您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 定点数转浮点运算

  2. 本软件实现定点数转化为浮点数的运算。
  3. 所属分类:专业指导

    • 发布日期:2007-12-14
    • 文件大小:462kb
    • 提供者:hunzhiafei2008
  1. 16位之内的Qn计算公式

  2. Qn,n小于16,注意使用范围,里面含公式。
  3. 所属分类:IT管理

    • 发布日期:2013-01-21
    • 文件大小:11kb
    • 提供者:nike27
  1. DSP浮点运算转定点处理

  2. DSP浮点运算转定点处理 DSP浮点运算转定点处理DSP浮点运算转定点处理
  3. 所属分类:硬件开发

  1. 浮点数转定点数Verilog

  2. 浮点数转定点数 FPGA Verilog
  3. 所属分类:硬件开发

    • 发布日期:2014-08-25
    • 文件大小:2kb
    • 提供者:huangyc1988
  1. 用FPGA利用xilinx自带的IP核实现反正切运算

  2. 用FPGA利用xilinx自带的IP核实现反正切运算(其中包括浮点转定点,定点转浮点运算)
  3. 所属分类:硬件开发

    • 发布日期:2017-05-18
    • 文件大小:21mb
    • 提供者:sinat_25326461
  1. 浮点转定点原理及Matlab例码

  2. 本人正在学习浮点与定点转化,查阅了好多资源,包括硕士论文,其中讲解大都泛泛,并不适合初学者,而该文档是唯一让我眼前一亮的好文档。原理讲述特别清楚。
  3. 所属分类:其它

    • 发布日期:2017-05-18
    • 文件大小:218kb
    • 提供者:haoshumiao
  1. 浮点运算转定点运算

  2. 浮点与定点概述,浮点数的存储格式,定点数的加减乘除运算,定点数模拟浮点数运算及常见的策略,举例及编程中的心得
  3. 所属分类:C

    • 发布日期:2018-06-18
    • 文件大小:48kb
    • 提供者:hjfdg
  1. Verilog利用IP核实现定点转浮点运算

  2. Verilog利用IP核实现定点转浮点运算,quartus直接调用ip,内附有modulesim仿真测试模块,testbench文件和仿真波形
  3. 所属分类:其它

  1. DSP中浮点转定点运算--定点数的加减乘除运算

  2. 本文主要介绍DSP中定点数的加减乘除运算,很值得学习一下,需要的朋友可以参考一下。
  3. 所属分类:其它

    • 发布日期:2020-09-02
    • 文件大小:40kb
    • 提供者:weixin_38712548
  1. DSP中浮点转定点运算--浮点与定点概述

  2. 本文主要介绍DSP中浮点与定点概述,很值得学习一下,需要的朋友可以参考一下。
  3. 所属分类:其它

    • 发布日期:2020-09-02
    • 文件大小:47kb
    • 提供者:weixin_38660359
  1. DSP中浮点转定点运算--举例及编程中的心得

  2. 本文主要讲解DSP浮点转定点运算举例及编程中的心得 ,具有参考价值,需要的朋友可以参考一下。
  3. 所属分类:其它

    • 发布日期:2020-09-02
    • 文件大小:59kb
    • 提供者:weixin_38673924
  1. DSP中浮点转定点运算--浮点数的存储格式

  2. 本文主要介绍DSP中浮点数的存储格式,很值得学习一下,需要的朋友可以参考一下。
  3. 所属分类:其它

    • 发布日期:2020-09-02
    • 文件大小:245kb
    • 提供者:weixin_38548394
  1. DSP中浮点转定点运算--定点数模拟浮点数运算及常见的策略

  2. 本文主要讲解DSP中定点数模拟浮点数运算及常见的策略,具有参考价值,需要的朋友可以参考一下。
  3. 所属分类:其它

    • 发布日期:2020-09-02
    • 文件大小:46kb
    • 提供者:weixin_38635794
  1. 解决了个困扰了2天的问题,定点运算问题

  2. 分母变小了,相当于左移了 代码如下:a=1-b/c; |b|<pow n|c|=pow(2,26) |a| u4ee3码如下:a<>=6; b<<=8; a=1<<14-b/c; //相当于 a<<14,保证了a的精度 分子不能左移太多位,分母右移,解决问题了。 发散思维说起来很容易,做起来不容易呀! 您可能感兴趣的文章:DSP中浮点转定点
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:29kb
    • 提供者:weixin_38617846
  1. DSP中浮点转定点运算–浮点与定点概述

  2. 一:浮点与定点概述  1.1相关定义说明   定点数:通俗的说,小数点固定的数。以人民币为例,我们日常经常说到的如123.45¥,789.34¥等等,默认的情况下,小数点后面有两位小数,即角,分。如果小数点在最高有效位的前面,则这样的数称为纯小数的定点数,如0.12345,0.78934等。如果小数点在最低有效位的后面,则这样的数称为纯整数的定点数,如12345,78934等。   浮点数:一般说来,小数点不固定的数。比较容易的理解方式是,考虑以下我们日常见到的科学记数法,拿我们上面的数字举例
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:49kb
    • 提供者:weixin_38720322
  1. DSP中浮点转定点运算–浮点数的存储格式

  2. 二:浮点数的存储格式 2.1 IEEE floating point standard   上面我们说了,浮点数的小数点是不固定的,如果每个人都按照自己的爱好存储在电脑里,那不就乱套了吗?那么怎么在计算机中存储这种类型的数字呢?象这类古老的问题前人早都为我们做好了相应的规范,无规矩不成方圆吗。我们平时所说的浮点数的存储规范,就是由IEEE指定的,具体的规范文件是:IEEE Standard 754 for Binary Floating-Point Arithmetic。大家可以很容易的从网络
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:247kb
    • 提供者:weixin_38616139
  1. DSP中浮点转定点运算–举例及编程中的心得

  2. 5.举例及编程中的心得 5.1举例   “第3章  DSP芯片的定点运算.doc”这篇文章中给了一个很简单有能说明问题的例子,不想动大脑了,直接引用过来如下。   这是一个对语音信号(0.3kHz~3.4kHz)进行低通滤波的C语言程序,低通滤波的截止频率为800Hz,滤波器采用19点的有限冲击响应FIR滤波。语音信号的采样频率为8kHz,每个语音样值按16位整型数存放在insp.dat文件中。 例3.7  语音信号800Hz 19点FIR低通滤波C语言浮点程序 代码如下:#include
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:60kb
    • 提供者:weixin_38590784
  1. DSP中浮点转定点运算–定点数模拟浮点数运算及常见的策略

  2. 4.定点数模拟浮点数运算及常见的策略   相信大家到现在已经大致明白了浮点数转换成定点数运算的概貌。其实,原理讲起来很简单,真正应用到实际的项目中,可能会遇到各种各样的问题。具我的经验,常见的策略有如下几条: 1)除法转换为乘法或移位运算 我们知道,不管硬件平台如果变换,除法运算所需要的时钟周期都远远多于乘法运算和加减移位运算,尤其是在嵌入式应用中,“效率”显得尤为重要。以笔者的经验,其实,项目中的很大一部分除法运算是可以转换成乘法和移位运算,效率还是有很大提升空间的。 2)查表计算 有些运算表
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:48kb
    • 提供者:weixin_38655309
  1. DSP芯片浮点转定点运算

  2. DSP芯片浮点转顶点运算
  3. 所属分类:嵌入式

    • 发布日期:2021-03-24
    • 文件大小:326kb
    • 提供者:zhouweilong
  1. DSP中浮点转定点运算–定点数的加减乘除运算

  2. 3.定点数的加减乘除运算 简单的说,各种运算的原则就是先把待运算的数据放大一定的倍数,在运算的过程中使用的放大的数据,在最终需要输出结果的时候再调整回去。 举个例来说,有如下运算: 代码如下:… // coefs1 = 0.023423; coefs2=0.2131 float coefs1,coefs2; int result; … result = 34* coefs1+72* coefs2; … 代码的意思是,该模块需要输出一个整型的结果,但计算的过程中有浮点的运算。如果在定点的DSP中
  3. 所属分类:其它

    • 发布日期:2021-01-21
    • 文件大小:41kb
    • 提供者:weixin_38524139
« 12 »