您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 浮点LMS算法的fpga实现

  2. 浮点LMS算法的fpga实现浮点LMS算法的fpga实现
  3. 所属分类:硬件开发

    • 发布日期:2011-07-31
    • 文件大小:148480
    • 提供者:majijuncekong
  1. 浮点LMS算法的FPGA实现

  2. 本文正是基于这种高效结构的多输入FPA,在FPGA上成功实现了基于浮点运算的LMS算法。测试结果表明,实现后的LMS算法硬件资源消耗少、运算速度快且收敛性能与理论值相近。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:86016
    • 提供者:weixin_38659646
  1. EDA/PLD中的浮点LMS算法的FPGA实现

  2. 引言   LMS(最小均方)算法因其收敛速度快及算法实现简单等特点在自适应滤波器、自适应天线阵技术等领域得到了十分广泛的应用。为了发挥算法的最佳性能,必须采用具有大动态范围及运算精度的浮点运算,而浮点运算的运算步骤远比定点运算繁琐,运算速度慢且所需硬件资源大大增加,因此基于浮点运算的LMS算法的硬件实现一直以来是学者们研究的难点和热点。   文献[1]提出了一种适合于FPGA(现场可编程门阵列)实现的自定义24位浮点格式和一种高效结构的多输入FPA(浮点加法器),这种结构的多输入FPA与传
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:87040
    • 提供者:weixin_38749305
  1. 浮点LMS算法的FPGA实现

  2. 引言   LMS(均方)算法因其收敛速度快及算法实现简单等特点在自适应滤波器、自适应天线阵技术等领域得到了十分广泛的应用。为了发挥算法的性能,必须采用具有大动态范围及运算精度的浮点运算,而浮点运算的运算步骤远比定点运算繁琐,运算速度慢且所需硬件资源大大增加,因此基于浮点运算的LMS算法的硬件实现一直以来是学者们研究的难点和热点。   文献[1]提出了一种适合于FPGA(现场可编程门阵列)实现的自定义24位浮点格式和一种高效结构的多输入FPA(浮点加法器),这种结构的多输入FPA与传统的级联
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:86016
    • 提供者:weixin_38655496