您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 17阶FIR滤波器VHDL代码,滤波器FPGA实现

  2. 17阶FIR滤波器VHDL代码,滤波器FPGA实现 阶数你自己可根据自己的意愿修改
  3. 所属分类:硬件开发

    • 发布日期:2009-05-12
    • 文件大小:744448
    • 提供者:qgl220
  1. 自适应滤波器的FPGA实现

  2. 自适应滤波器的FPGA实现 ,选择FIR滤波器的结构
  3. 所属分类:硬件开发

    • 发布日期:2009-06-09
    • 文件大小:203776
    • 提供者:cxl801
  1. FIR数字滤波器分布式算法的原理及FPGA实现

  2. 在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。
  3. 所属分类:其它

    • 发布日期:2010-01-07
    • 文件大小:595968
    • 提供者:zxzbxd
  1. 匹配滤波器的FPGA实现

  2. 匹配滤波器的FPGA实现,搞通信的同学可以看看哦
  3. 所属分类:硬件开发

    • 发布日期:2010-05-10
    • 文件大小:317440
    • 提供者:mlswowgame
  1. LMS自适应滤波器FPGA实现的新方法

  2. LMS自适应滤波器FPGA实现的新方法,是用硬件的方式实现LMS算法,速度比在DSP上实现快的多,不错的论文
  3. 所属分类:硬件开发

    • 发布日期:2010-07-13
    • 文件大小:307200
    • 提供者:shang91
  1. 数字滤波器的FPGA实现

  2. 基于FPGA实现数字滤波器的方法和技巧,有实例
  3. 所属分类:硬件开发

    • 发布日期:2011-01-19
    • 文件大小:3145728
    • 提供者:guowei680
  1. 基于FPGA实现FIR数字滤波器的研究

  2. 基于FPGA实现FIR数字滤波器的研究 基于FPGA实现FIR数字滤波器的研究
  3. 所属分类:硬件开发

    • 发布日期:2011-04-06
    • 文件大小:2097152
    • 提供者:Augusdi
  1. FIR数字滤波器的FPGA实现技术研究

  2. FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究
  3. 所属分类:网页制作

    • 发布日期:2011-05-04
    • 文件大小:3145728
    • 提供者:wanglan900507
  1. FIR数字滤波器的FPGA实现

  2. 为了研究不同结构的 FIR 数字滤波器 FPGA 实现对数字多普勒接收机中 FPGA 器件资源消耗及其实现的滤波 器的速度性能 在 Xilinx ISE10.1 开发平台中 采用 Verilog HDL 语言分别实现了 FIR 数字滤波器的改进的串行结构 并行结构以及 DA 结构,并在 ModelSim 仿真验证平台中仿真了实现设计 结果表明 改进串行结构的实现消耗资源少 但滤波速度慢 并行结构的实现滤波速度快但消耗资源多 而 DA 算法的实现速度仅取决于输入数据的宽度 所以滤 波速度通常较快
  3. 所属分类:电信

    • 发布日期:2011-05-26
    • 文件大小:447488
    • 提供者:hudiemama
  1. FIR数字滤波器的FPGA实现研究.pdf

  2. 为了研究不同结构的nR数字滤波器FPGA实现对数字多普勒接收机中n,GA器件资源消耗及其实现的滤波器的速度性能,在Xilinx ISEIO.1开发平台中,采用Verilog HDL语言分剐实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构,并在ModelSim仿真验证平台中仿真了实现设
  3. 所属分类:硬件开发

    • 发布日期:2011-07-26
    • 文件大小:397312
    • 提供者:fnrover
  1. IIR数字滤波器的Matlab和FPGA实现

  2. IIR数字滤波器 的Matlab和FPGA实现
  3. 所属分类:嵌入式

    • 发布日期:2012-04-04
    • 文件大小:234496
    • 提供者:b07030507
  1. FIR数字滤波器的FPGA实现研究

  2. 如今,FPGA已成为数字信号处理系统的核心器件,尤其在数字通信、网络、视频和图像处理等领域。现在的FPGA不仅包含查找表、寄存器、多路复用器、分布式块存储器,而且还嵌入专用的快速加法器、乘法器和输入,输出设备。FPGA具有实现高速并行运算的能力,因而成为高性能数字信号处理的理想器件。此外,与专用集成电路(ASIC)相比,FPGA具有可重复编程的优点。   根据单位脉冲响应的不同,数字滤波器主要分为有限脉冲响应(FIR)和无限脉冲响应(IIR)2大类。在同样的设计要求下,IIR方式计算工作量较小
  3. 所属分类:硬件开发

    • 发布日期:2012-12-11
    • 文件大小:505856
    • 提供者:noodles5320
  1. 高速并行FIR滤波器的FPGA实现

  2. 高速并行FIR滤波器的FPGA实现,高速并行FIR滤波器的FPGA实现
  3. 所属分类:硬件开发

    • 发布日期:2013-01-26
    • 文件大小:320512
    • 提供者:firstfly_7
  1. WCDMA系统中匹配滤波器的FPGA实现

  2. WCDMA系统中匹配滤波器的FPGA实现,对于FPGA相关系统开发有很大的参考价值。
  3. 所属分类:硬件开发

    • 发布日期:2014-01-24
    • 文件大小:314368
    • 提供者:kim39172210
  1. 纯方位目标跟踪的伪线性卡尔曼滤波器FPGA实现

  2. 纯方位目标跟踪的伪线性卡尔曼滤波器FPGA实现,对于FPGA相关系统开发有很大的帮助。
  3. 所属分类:硬件开发

    • 发布日期:2014-01-24
    • 文件大小:410624
    • 提供者:kim39172210
  1. Savitzky-Golay平滑滤波器FPGA实现

  2. Savitzky-Golay平滑滤波器FPGA实现,verilog代码,需要的开发环境为Quartus13.0版本,Simulation文件夹里面有原始的仿真数据和仿真脚本testbench。
  3. 所属分类:硬件开发

    • 发布日期:2017-03-09
    • 文件大小:1048576
    • 提供者:u012736162
  1. FIR数字滤波器分布式算法的原理及FPGA实现

  2. FIR数字滤波器分布式算法的原理及FPGA实现 很好的资料
  3. 所属分类:硬件开发

    • 发布日期:2009-04-16
    • 文件大小:351232
    • 提供者:gyf1988
  1. Savitzky-Golay平滑滤波器FPGA实现

  2. Savitzky-Golay平滑滤波器FPGA实现,verilog代码,需要的开发环境为Quartus13.0版本,Simulation文件夹里面有原始的仿真数据和仿真脚本testbench
  3. 所属分类:硬件开发

    • 发布日期:2020-05-26
    • 文件大小:1048576
    • 提供者:zhaohaixv
  1. 根升余弦脉冲成形滤波器FPGA实现

  2. 文中所述的基于电路分割技术的查表法,实现通信系统发送端根升余弦滚降成形滤波器的FPGA实现方法简单可行,且当截断码元数目增多时或码内样点数目增加时,仅通过改变地址移位寄存器的长度或计数器的长度与ROM的长度即可,不至于使电路的复杂度成倍增加。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:282624
    • 提供者:weixin_38689551
  1. FIR数字滤波器的FPGA实现研究

  2. 为了研究不同结构的FIR数字滤波器FPGA实现对数字多普勒接收机中FPGA器件资源消耗及其实现的滤波器的速度性能,在Xilinx ISE10.1开发平台中,采用Verilog HDL语言分别实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构,并在ModelSim仿真验证平台中仿真了实现设计。结果表明,改进串行结构的实现消耗资源少但滤波速度慢,并行结构的实现滤波速度快但消耗资源多,而DA算法的实现速度仅取决于输入数据的宽度,所以滤波速度通常较快且消耗的资源较少。
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:811008
    • 提供者:weixin_38635979
« 12 3 4 5 6 7 8 9 10 ... 33 »