您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. SystemC片上系统介绍

  2. 1 SystemC的基本知识   深亚微米半导体技术的进展与成熟使复杂的片上系统(SoC)设计变得越来越普遍,同时对传统的ASIC设计方法和流程提出了挑战。一些新的设计语言被开发出来以支持这些设计技术,例如SystemC[1]、SystemVerilog[6]等。Open SystemC Initive(OSCI)提出的基于C++的SystemC语言,已经逐渐被许多设计者用来对SoC体系结构进行建模以进行体系性能的分析及软硬件联合设计。SystemC的一个重要特性是它支持系统设计各个层次的模型
  3. 所属分类:硬件开发

    • 发布日期:2010-07-13
    • 文件大小:51kb
    • 提供者:cookie114
  1. 片上系统(SOC)设计与EDA

  2. 片上系统(SOC)设计与EDA,介绍SoC的。
  3. 所属分类:专业指导

    • 发布日期:2010-10-12
    • 文件大小:41kb
    • 提供者:ccxncu2010
  1. 2019三级嵌入式官方参考书课后习题

  2. 一、嵌入式系统概论 1. 与通用计算机相比,嵌入式系统具有许多不同之处。不是其特点是(D): A. 嵌入式系统与应用紧密结合,具有很强的专用性 B. 嵌入式大多数面向应用,可靠性十分重要 C. 应用于过程控制、数据采集、通讯传输等领域的嵌入式系统对实时性有一定要求 D. 用户可以方便对嵌入式系统的软件进行修改、升级和扩充 2.关于嵌入式系统CPU叙述中错误的是(C): A.嵌入式系统中目前仍大量使用8位、16位的CPU B.使用32位CPU仍是嵌入式系统发展的主潮流 C. 数字信号处理器不能用
  3. 所属分类:嵌入式

    • 发布日期:2019-03-28
    • 文件大小:129kb
    • 提供者:qq_26129413
  1. EDA/PLD中的一种智能压力传感器系统中FPGA的实现

  2. 传统气体压力测量仪器的传感器部分与数据采集系统是分离的,抗干扰的能力较差,并且通常被测对象的压力变化较快。因此不仅要求系统具有较快的数据吞吐速率,而且要能够适应复杂多变的工业环境,具有较好抗干扰性能、自我检测和数据传输的功能。   在此,利用FPGA具有扩展灵活,可实现片上系统(SoC),同时具有多种IP核可供使用等优点,设计了能够控制多路模拟开关、A/D转换、快速数据处理与传输、误差校正、温度补偿的智能传感器系统;同时将传感器与数据采集处理控制系统集成在一起,使系统更加紧凑,提高了系统适应工
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:243kb
    • 提供者:weixin_38674124
  1. EDA/PLD中的基于FPGA的SOC设计与实现

  2. 为减少在印制电路板(PCB)设计中的面积开销,介绍一种Flash结构的现 场可编程门阵列(FPGA)器件,进而介绍采用该器件搭建基于先进精简指令集机器(ARM)的片上系统(SOC)电路的设计方法,该方法按照高级微控制器总线架构(AMBA),设计ARM7处理器微系统及其外设电路,通过用搭建的系统对片外存储器进行擦写,以及通过编写软硬件代码定制符合ARM7外围低速总线协议的用户逻辑外设,验证了系统的准确性,该系统可用于验证SOC设计系统。   近年来,SOC技术得到了快速的发展,逐渐 成为微电子行
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:258kb
    • 提供者:weixin_38555229
  1. EDA/PLD中的基于FPGA的SOPC的几个概念

  2. 作者:李秋凤,华清远见嵌入式学院讲师。   1、SOC(System On Chip)   a):片上系统,单片上集成系统级、多元化的大功能模块,构成一个能够处理各种信息的集成系统 b):集成了许多功能模块的微处理器核的单芯片电路系统。   c):可以大大缩小系统所占的面积,提高系统的性能和健壮性。   d):已嵌入式系统为核心,集软硬于一体,并追求最高的集成度,是电子系统设计发展的必然趋势和最终目标。   e):由硬件和软件协同完成   2、SOPC(System On a Pro
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:55kb
    • 提供者:weixin_38589795
  1. EDA/PLD中的基于FPGA的高精度时间数字转换电路设计

  2. 摘要:本文介绍一种基于 FPGA高精度时间数字转换电路的设计方法,利用片内锁相环(PLL)和环形移位寄存器,采用不高的系统时钟便可得到很高的时间分辨率,且占用较少逻辑资源。可作为功能电路独立使用,也可作为 IP核方便地移植到其他片上系统(SOC)中。在 Altera公司的 Stratix和 Cyclone系列芯片上实现时,时间分辨率昀高可达 3.3ns。时序仿真和硬件测试表明该方法的可行性和准确性。   1.引言   时间数字转换电路 TDC (Time to Digital Convert
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:169kb
    • 提供者:weixin_38666823
  1. 嵌入式系统/ARM技术中的基于Nios II的数字音频录放系统的设计

  2. 前言   SOPC( System On Programmable Chip)技术是SOC( System On Chip)技术和电子设计自动化(EDA)技术结合的产物。它可以将处理器、存储器、I/O接口、硬件协处理器和普通的用户逻辑等系统设计需要的功能模块都集成到一个FPGA 芯片里, 构建一个可编程的片上系统[1]。它还具有灵活的设计方式,可裁减、可扩充、可升级,具备系统可编程等功能,是一种优秀的嵌入式系统设计技术[2]。本文研究了一种基于SOPC技术的嵌入式数字音频录放系统的设计方案。系
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:166kb
    • 提供者:weixin_38737144
  1. EDA/PLD中的飞思卡尔和Altera携手在FPGA上推出首款软ColdFire内核

  2. 为了满足高度定制化半导体解决方案的市场需求,飞思卡尔在Altera Cyclone III系列FPGA上推出32位V1 ColdFire内核的首款现场可编程栅格阵列(FPGA)。半导体知识产权(IP)许可专家IPextreme公司将通过其在线Core Store市场免费为Cyclone III客户提供V1内核许可。   V1 ColdFire内核许可为那些不能通过标准嵌入式处理器和片上系统(SOC)器件解决其设计问题的工程师提供一款灵活、经济高效的解决方案。例如,工程师可能需要额外的定制
  3. 所属分类:其它

    • 发布日期:2020-11-20
    • 文件大小:72kb
    • 提供者:weixin_38516491
  1. EDA/PLD中的使用PLD内部锁相环解决系统设计难题

  2. 摘要:从整个应用系统的角度,理解和分析PLD内部锁相环;在此基础上,深入剖析锁相环的相移结构,同时用这个技术解决系统设计难题。 关键词:PLD 内嵌锁相环 FIFO XBUS引言微电子技术的发展趋势是片上系统(SoC),也就是在一块芯片上实现整个系统,包括模拟部分和数字部分。作为IC产业中重要的一个分支,可编程逻辑器件(PLD)也在努力向这个方向发展。无论是Xilinx还是Altera,它们最新的PLD产品中都集成了诸如PCI接口、乘法器、MCU核以及DSP核等部件,有的甚至集成了完整的
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:84kb
    • 提供者:weixin_38716590
  1. EDA/PLD中的可复用SPI模块IP核的设计与验证

  2. 摘要:SoC是超大规模集成电路的发展趋势和新世纪集成电路的主流。其复杂性以及快速完成设计、降低成本等要求,决定了系统级芯片的设计必须采用IP(Intellectual Property)复用的方法。本文介绍以可复用IP设计方法,设计串行外设接口SPI(Serial Peripheral Interface)模块IP核的思路,用Verilog语言实现,并经FPGA验证,通过TSMC(台湾集成电路制造公司)的0.25μm工艺生产线流水实现,完成预期功能。 关键词:SoC 可复用IP SPI A
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:115kb
    • 提供者:weixin_38587924
  1. EDA/PLD中的基于FPGA 的高阶全数字锁相环的设计与实现

  2. 1 引言   锁相环在通信、雷达、测量和自动化控制等领域应用极为广泛,已经成为各种电子设备中必不可少的基本部件。随着电子技术向数字化方向发展,需要采用数字方式实现信号的锁相处理。因此,对全数字锁相环的研究和应用得到了越来越多的关注。   传统的数字锁相环系统是希望通过采用具有低通特性的环路滤波器,获得稳定的振荡控制数据。对于高阶全数字锁相环,其数字滤波器常常采用基于DSP 的运算电路。这种结构的锁相环,当环路带宽很窄时,环路滤波器的实现将需要很大的电路量,这给专用集成电路的应用和片上系统S
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:105kb
    • 提供者:weixin_38747144
  1. EDA/PLD中的FPGA成为替代ASIC的最佳选择

  2. 多年来,Xilinx公司的可编程逻辑技术始终扮演着ASIC替代解决方案的角色。过去十多年来,每次当ASIC技术实现摩尔定律的预期,Xilinx FPGA和CPLD都迅速填补了由此而留下的间隙。最近,有些ASIC制造商推出了称为结构化ASIC(Structured ASIC)的改进ASIC结构,试图解决与基于标准单元的ASIC和门阵列相关的一些问题。但最终,人们都会问到这一决定性问题,"如果我们需要100万门至500万门的设计,到底哪种技术最佳地结合了硬件、软件和设计支持,从而可最好地满足我们的需
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:83kb
    • 提供者:weixin_38723753