您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. WCDMA系统物理层设计 于澄 詹菲编著

  2. 本书围绕3GPP标准规范,结合相应的科研成果,并参考了国内外大量的最新文献对WCDMA系统作了详尽的描述。全书共有八章,主要内容包括WCDMA系统的网络结构和上层信令的处理、基带信号处理、无线信道的分析及该系统所涉及的前沿技术和网络资源管理等。 本书的读者对象是移动通信技术研发人员和信息通信专业的本科生、研究生和教师。 第1章 WCDMA协议标准 1 1.1 第三代移动通信系统标准化 1 1.1.1 标准的制订 1 1.1.2 WCDMA的物理层协议 9 1.2 扩频通信的关键技术 9 1.2
  3. 所属分类:网络攻防

    • 发布日期:2010-09-13
    • 文件大小:9mb
    • 提供者:haonewniu
  1. 基于FPGA的误码检测

  2. FPGA采用FPGA作为系统的核心控制器件。将物理层上的各协议层的功能集中在FPGA内部实现,不仅提高了通信系统的集成,
  3. 所属分类:硬件开发

    • 发布日期:2011-01-07
    • 文件大小:286kb
    • 提供者:ligen840524
  1. 10-100M以太网MAC的FPGA设计

  2. 以太网是局域网中应用最广泛的联网技术,其速率已经从最初的 l O Mb i t / s发 展到现在的I O Gb i t / s ,而且其应用领域也己经从最初的局域网延伸到城域网、广域 网。介质访问控制 ( MAC)子层是以太网的核心,以太网的操作是基于 MAC协 议的。 本文的主要内容是以太网MA C的F P G A设计, 设计的MA C符合I E E E 8 0 2 . 3 规范,可以通过Mi l 或R MI I 连到物理层, 并且提供流量控制、统计信息收集、内 部寄存器配置等功能。 本论
  3. 所属分类:嵌入式

    • 发布日期:2011-03-28
    • 文件大小:3mb
    • 提供者:ppcust
  1. 基于FPGA技术的以太网物理层信号处理器的研究与开发

  2. 以FPGA为硬件平台,来设计以太网的物理层信号的研究与开发系统,为了在硬件平台上实现网络测试。
  3. 所属分类:硬件开发

  1. 基于FPGA 的DDR2 SDRAM 控制器的设计与实现

  2. 深入分析了当前国际上存储控制器的技术发展趋势和DDR2 SDRAM 控制器的详细技术规范,在参考国际主流DDR2 内存控制器实现方式的基础上,按照传输层和物理层方式,基于FPGA 设计并实现了DDR2 SDRAM 控制器。
  3. 所属分类:其它

    • 发布日期:2011-07-10
    • 文件大小:1mb
    • 提供者:sophy688
  1. 基于FPGA的以太网MAC控制器设计

  2. 介绍了10 M/100 M以太网MAC控制器的设计,主要实现了半双工模式下CSMA/CD协议、全~r&-r模式下Pause帧的收发,以及对物理层芯片中寄存器的读写访问,整个设计采用VHDL语言实现。
  3. 所属分类:其它

    • 发布日期:2012-01-06
    • 文件大小:300kb
    • 提供者:manchukehan
  1. SATA协议分析及其FPGA实现

  2. 本论文对协议进行了详细的分析,建立了SATA IP CORE的层次结构,将设 备端SATA IP CORE划分成应用层、传输层、链路层和物理层;介绍了实现该IP CORE所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议IP CORE的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综合和测试。
  3. 所属分类:硬件开发

    • 发布日期:2013-02-26
    • 文件大小:4mb
    • 提供者:ysfkppysf
  1. ATSC物理层设计

  2. ATSC标准设计 硬件电路仿真设计 滤波等环节 详细说明
  3. 所属分类:其它

    • 发布日期:2013-04-22
    • 文件大小:2mb
    • 提供者:mikehh
  1. SATA协议分析及其FPGA实现

  2. 本论文对协议进行了详细的分析,建立了 SATA IP CORE 的层次结构,将设 备端 SATA IP CORE 划分成应用层、传输层、链路层和物理层;介绍了实现该 IP CORE 所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议 IP CORE 的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综 合和测试。
  3. 所属分类:其它

    • 发布日期:2014-11-08
    • 文件大小:1mb
    • 提供者:bbs_vip
  1. 基于FPGA的sata3.0实现及其协议介绍

  2. FPGA对sata3.0物理层,传输层,链路层,应用层的实现详细介绍,sata3.0协议原版文档。
  3. 所属分类:硬件开发

    • 发布日期:2017-10-30
    • 文件大小:22mb
    • 提供者:qq_40318907
  1. SATA协议分析及其FPGA实现

  2. 本论文对协议进行了详细的分析,建立了SATA IP CORE的层次结构,将设 备端SATA IP CORE划分成应用层、传输层、链路层和物理层;介绍了实现该IP CORE所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议 IP CORE的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综 合和测试。
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:4mb
    • 提供者:qq_21539875
  1. 以太网MAC的FPGA设计

  2. 本文描述了如何使用FPGA设计MAC的方法,有时序的分析、有以太网物理层和链路层的分析
  3. 所属分类:硬件开发

    • 发布日期:2018-06-29
    • 文件大小:2mb
    • 提供者:jjdd0616
  1. PCIe总线物理层的设计与验证

  2. PCIe总线物理层的设计与验证PCIe总线物理层的设计与验证
  3. 所属分类:硬件开发

    • 发布日期:2018-02-11
    • 文件大小:759kb
    • 提供者:cliff_ustc
  1. FPGA基础入门-局域网物理层芯片通信LAN8720A工程文件

  2. 与教程--FPGA基础入门【10】开发板Ethernet PHY局域网配置--相应的源代码。 根目录包含: 1. 相关文档,nexys4ddr_rm.pdf是开发板文档;8720a.pdf是PHY芯片LAN8720A文档 2. src/包含所有源代码 3. sim/包含所有仿真所需文件 4. ethernet/包含Vivado 工程文件
  3. 所属分类:其它

    • 发布日期:2019-08-17
    • 文件大小:2mb
    • 提供者:qimodiy
  1. 通信与网络中的TD2SCDMA终端综合测试仪物理层的软硬件设计

  2. 摘 要: 针对TD-SCDMA  终端综合测试仪功能特点,着重介绍了仪器物理层部分的软硬件设计。给出了硬件原理图以及关键硬件设计技术。在此基础上,详细阐述了不同于传统方案的FPGA 程序设计以及DSP 程序流程设计方案。该物理层用于TD 终端射频一致性测试,最后简要介绍了测试结果。目前采用该设计的综合测试仪已经被TD-SCDMA  产业界广泛使用。   1  引  言   最近,TD-SCDMA 综合测试仪引起国内研究机构和国外测试仪表业巨头很大兴趣。文献[1]指出了TD2SC2DMA 综合
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:262kb
    • 提供者:weixin_38656103
  1. USB3.0物理层仿真,Verilog编程.rar

  2. FPGA编程Verilog实现USB3.0物理层PHY仿真
  3. 所属分类:硬件开发

    • 发布日期:2020-11-22
    • 文件大小:11kb
    • 提供者:MiSiLeOS
  1. 嵌入式系统/ARM技术中的ChipX推出结构化ASIC器件嵌入式PCI Express物理层

  2. ChipX推出一种新型结构化ASIC系列,可代替传统ASIC和FPGA器件。CX6100系列中有12种器件,密度范围在240K至1.8M ASIC门之间,嵌入式SRAM容量达1.1Mb,最大工作频率为250MHz。四个片载可配置低抖动PLL支持10MHz至1GHz输出频率。      CX6100结构化ASIC系列具有嵌入式PCI Express物理层(PHY),该器件采用一般架构,其中包括逻辑门、可编程I/O和一些快速PLL。ChipX为客户集成了整个系统,在PCIe PHY中增加了核心架构。
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:29kb
    • 提供者:weixin_38586942
  1. APON系统网络终端物理层的设计原理与实现

  2. 在分析了基于异步传输模式(ATM)技术的无源光接入网(PON)的分层模型以及下行数据流的数据格式的基础上,给出了APON系统网络终端(ONT)物理层的设计原理,以及在设计中所使用到的信元定界、分布式扰码以及可编程门阵列(FPGA)芯片的编程和优化等关键技术;介绍了系统网络终端物理层的设计实现,给出了传输汇聚(TC)层部分同步信号的时序图,阐述了该设计完成了G.983.1协议所规定的物理层功能,达到了预定的设计目的。
  3. 所属分类:其它

  1. TD2SCDMA终端综合测试仪物理层的软硬件设计

  2. 摘 要: 针对TD-SCDMA  终端综合测试仪功能特点,着重介绍了仪器物理层部分的软硬件设计。给出了硬件原理图以及关键硬件设计技术。在此基础上,详细阐述了不同于传统方案的FPGA 程序设计以及DSP 程序流程设计方案。该物理层用于TD 终端射频一致性测试,简要介绍了测试结果。目前采用该设计的综合测试仪已经被TD-SCDMA  产业界广泛使用。   1  引  言   近,TD-SCDMA 综合测试仪引起国内研究机构和国外测试仪表业巨头很大兴趣。文献[1]指出了TD2SC2DMA 综合测试仪
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:341kb
    • 提供者:weixin_38675232
  1. 3G/4G基站物理层黑匣子验证方法

  2. 基站所面临的挑战是如何让每个相关方不与其它进行交互,即能测试自己的解决方案。本文着重介绍了一款通用框架解决方案,用于测试该系统物理层(L1)并确保其运作符合标准规范。   引言   电信时代尚未达到顶峰。预计到 2016年用户数据传输速率将达到每月 6 EB.新通信技术的发展旨在确保满足日益增加的数据传输速率要求。3GPP 标准逐步发展,以确保满足这些要求。与此同时,运营商为提供良好的用户覆盖体验而引入了小型蜂窝需求,蜂窝拓扑也发生了改变。   在这种有利的情况下,半导体公司提供了广泛的产
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:277kb
    • 提供者:weixin_38712908
« 12 3 4 5 6 »