您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字和DSP系统设计与实现

  2. 数字系统设计数字和DSP系软硬件开发和硬件描述语统硬件实现的平台的熟悉言基础知识、基本概念和原理和使用 FPGA基本原理
  3. 所属分类:硬件开发

    • 发布日期:2009-12-24
    • 文件大小:9mb
    • 提供者:tyyaolili
  1. CDMA技术的研究与设计【直接扩频】

  2. 本论文以开发一个通信实验综合系统为目的,从硬件实现和系统仿真两个方面对直接扩频工作方式进行了研究。在硬件方面设计并实现了一个简单的直接扩频系统,鉴于m序列具有许多优良特性,是最常用的扩频序列,因此本设计选用m序列作为扩频序列,信号调制选用二进制移相键控方式。在系统仿真中采用System View作为仿真平台,得到了系统的误码特性,并与理论值进行了比较,同时简单分析了系统的多址能力。
  3. 所属分类:3G/移动开发

    • 发布日期:2011-05-15
    • 文件大小:66kb
    • 提供者:chxnin0011
  1. DSP算法应用与设计(七).pdf.pdf

  2. DSP算法应用与设计(七).pdfpdf,DSP算法应用与设计(七).pdf342第二部分DSP算法工具萄 四点的DFT也享有两点DFT的无须乘法的特性。所以如果N是4的次方的话,可以采用听 请的基4算法。分解的办法和7.38小节肀的一样。和基2的情况一样,可以定义基4的蝶形结, 该蝶形结包括与旅转因子相乘的4点DFT。图732是基4蝶形结的图示。对于一个16点的DFT, 需要32个2点DFT,也可以只需要8个4点DFT还可以采用多基和混合基的FFT。但是由于对 可用N的限制以及速度提升得不明显
  3. 所属分类:其它

  1. DSP算法应用与设计(2.1).pdf.pdf

  2. DSP算法应用与设计(2.1).pdfpdf,DSP算法应用与设计(2.1).pdf42第一部分DP其使用 DRAM far TDRAM 工RA阿 白y1enx工DRAM ⑦,闩举程序怎样开始?谁调这个爿举程序? 儇设写好了一个C程序,编译-汇编并链唼后,把它下载到DSF或一块与DSP相连的ROM 屮,然后按下复位键,发生了什么?它怎样开始? 程序员必须确信自举强序调用了,其广法是提供一个揞向自举函数c_ intto的中断向量 特别是与DSP复位关联的中断向量必须设置成指向举函数,参考图2-19
  3. 所属分类:其它

  1. 802.11ax接收机硬件设计实现与模块优化_黄勇.caj

  2. 本文实现了802.11ax协议中接收机高速VITERBI译码的硬件实现
  3. 所属分类:硬件开发

    • 发布日期:2019-07-20
    • 文件大小:2mb
    • 提供者:xujunying2016
  1. MT-ZigBee硬件平台的设计

  2. 在设计开发ZigBee协议之前必须要有相应硬件平台的支撑,这里为ZigBee协议栈的实现提供了相应的硬件平台设计。在此主要介绍了MT-ZigBee硬件平台的设计与各硬件模块的测试。硬件平台的设计主要包括硬件平台的选型、ZigBee控制电路的硬件设计和ZigBee射频电路部分的硬件设计;硬件平台的测试主要包括各个硬件模块的测试。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:97kb
    • 提供者:weixin_38546622
  1. 无线通信SCADA系统的实现与应用

  2. 绍了城市路灯无线通信SCADA系统的实现方法,包括监控中心组成与功能、无线通信方式及RTU硬件电路模块设计。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:147kb
    • 提供者:weixin_38685793
  1. 基于PXI和GPIB总线电路测试系统的开发与设计

  2. 该测试系统在硬件设计上采用PXI和GPIB总线接口、数据采集卡和相应的继电器控制电路,实现工控机对各种测试仪器的实时控制。在软件设计上通过 LabVIEW开发平台,采用虚拟仪器的软件设计方法,将工控机硬件资源与仪器硬件有机地融合为一体,并通过软件实现对数据的分析、显示以及存储,解决了在LabVIEW中实现数据库管理的技术问题。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:113kb
    • 提供者:weixin_38609732
  1. 基于FPGA的音乐硬件演奏电路设计与实现(二)

  2. 该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体复位、按键选择演奏方式、循环演奏以及数码管显示乐谱的功能。系统能自动从头开始循环播放,也可随时起停、、按键选择播放、循环播放播放中切换歌曲以及发光二极管动态显示播放的音符。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:409kb
    • 提供者:weixin_38674627
  1. 基于FPGA的音乐硬件演奏电路设计与实现(一)

  2. 该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体复位、按键选择演奏方式、循环演奏以及数码管显示乐谱的功能。系统能自动从头开始循环播放,也可随时起停、、按键选择播放、循环播放播放中切换歌曲以及发光二极管动态显示播放的音符。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:202kb
    • 提供者:weixin_38518668
  1. 基于FPGA的SCL译码算法优化与设计

  2. 由于极化码被指出在二进制离散无记忆信道中具有实现其极限容量的理论性能,近年来极化码在通信领域的贡献日渐凸显。极化码的译码系统可采用软件或者硬件方式实现,其中使用软件方式时译码效率受限于CPU的串行处理模式,因此在具有并行工作模式的FPGA上进行极化码的译码实现对于通信系统来说具有非常大的意义。首先介绍了极化码的SCL译码算法;然后针对该算法进行优化从而提高译码效率,以及针对该算法在FPGA上的实现进行了定点量化的改进;最后对译码器进行硬件仿真,以及在FPGA上进行了实现与性能分析。实验结果表明该
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:774kb
    • 提供者:weixin_38677806
  1. 单片机与DSP中的基于C8051F系列单片机的低功耗技术分析与设计

  2. 在控制终端系统设计中,当系统要求整体功耗偏低时,C8051F系列单片机是一个最佳的选择。它们拥有灵活的时钟硬件,使系统能够方便地在高效运作模式与低功耗模式问进行转换,智能的电源管理模式能够在正常工作及待机状态自由切换,从而降低整个系统的能量损耗;当工作频率低于10kHz时,时钟丢失检测器(MCD)能够引发系统产生复位,确保系统工作的安全可靠。   1 C8051F各部分组件的功耗   当一个系统对功耗要求严格时,可以在硬件电路建立前首先粗略计算一下整个系统所需的功耗。由于C8051F系列单片机为
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:116kb
    • 提供者:weixin_38570145
  1. 嵌入式系统/ARM技术中的基于FPGA的音乐硬件演奏电路设计与实现(二)

  2. 相关资料: 基于FPGA的音乐硬件演奏电路设计与实现(一)       3 系统的方案实现   3.1 各模块仿真及描述   notetabs作为音符rom的地址发生器,此模块中设置了一个8位2进制计数器,频率为4hz,即为4个音符一秒时间四四拍的4分音符。notetabs计数器计数器按4hz时钟频率做加法计数,当stop为高电平时停止加法运算,而当change可设置rom中数据的跳转,rom通过toneindex[30]端口输向tonetaba模块。乐曲就演奏起来了。   由
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:314kb
    • 提供者:weixin_38499349
  1. 嵌入式系统/ARM技术中的基于FPGA的音乐硬件演奏电路设计与实现(一)

  2. 摘要:该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体复位、按键选择演奏方式、循环演奏以及数码管显示乐谱的功能。系统能自动从头开始循环播放,也可随时起停、、按键选择播放、循环播放播放中切换歌曲以及发光二极管动态显示播放的音符。经过实际电路测试验证,达到了设计要求。   1 系统的设计要求   应用VHDL硬件描述语言,设计一个乐曲硬件演奏电路,它能
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:173kb
    • 提供者:weixin_38531210
  1. 飞机外部照明系统的硬件电路的设计与实现

  2. 以国产FX555芯片为核心,设计了飞机外部照明系统的硬件电路,利用功能强大的数模混合软件saber对该电路进行了模拟仿真,仿真结果显示该电路能很好地实现飞机外部照明系统的功能,同时也证明了该电路的正确性和实用性,对今后飞机外部照明系统的研究与设计提供了借鉴经验。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:140kb
    • 提供者:weixin_38727087
  1. 基于S3C2440的WinCE Bootloader的分析与设计

  2. 基于S3C2440的WinCEBootloader的分析与设计,摘要:针对BootLoader严格依赖于具体的嵌入式硬件系统,并且从头开发一套适合特定硬件系统的BootLoader又相当复杂这一问题,分析设计了基于S3C2440的WinCE操作系统的引导程序的实现方法。结合飞凌公司的嵌入式产品TE
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:215kb
    • 提供者:weixin_38609765
  1. 一种AES密码算法的硬件实现

  2. 介绍了一种适用于较小面积应用场合AES密码算法的实现方案。结合该算法的特点,在常规轮变换中提出一种加/解密列混合变换集成化的硬件结构设计,通过选择使用同一个模块,可以实现加密和解密中的线性变换,既整合了部分加/解密硬件结构,又节约了大量的硬件资源。仿真与综合结果表明,加/解密运算模块面积不超过25000个等效门,有效地减小了硬件实现面积,同时该设计方案也满足实际应用性能的需求。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:274kb
    • 提供者:weixin_38630463
  1. 嵌入式系统/ARM技术中的关于高可用性系统的硬件和软件设计模式

  2. 嵌入式系统设计人员经常需要实现那些能在99.999%的业务时间内可靠运行的系统,这意味着一天内系统故障的时间将少于一秒。这些系统称为高可用性系统。高可用性系统的设计通过对冗余硬件和软件进行组合,无需人为干预即可管理故障检测和纠错。本文首先简要回顾了与高可用性系统和故障管理相关的一些概念,然后研究了容错系统的一些硬件和软件设计模式。   故障与失效   在设计高可用性系统时,需要重点关注“故障”和“失效”。为了更好地说明,这里将“失效”定义为系统提供的业务与设计规范不符的情况。故障则是与系统相
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:170kb
    • 提供者:weixin_38557370
  1. 通信与网络中的MT-ZigBee硬件平台的设计

  2. 0 引 言   ZigBee技术是一种具有统一技术标准的短距离、低速率的无线通信技术,其物理层和媒体访问控制层协议为IEEE 802.15.4协议标准,网络层由ZigBee技术联盟制定,应用层的开发根据用户的实际应用需求,对其进行开发设计。   在设计开发ZigBee协议之前必须要有相应硬件平台的支撑,这里为ZigBee协议栈的实现提供了相应的硬件平台设计。在此主要介绍了MT-ZigBee硬件平台的设计与各硬件模块的测试。硬件平台的设计主要包括硬件平台的选型、ZigBee控制电路的硬件设计和
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:239kb
    • 提供者:weixin_38631599
  1. 电子测量中的超短波频段脉冲产生器的设计及硬件实现

  2. 摘要:从频域角度考虑了产生脉冲的方法,通过滤波器对单位冲激响应进行频谱整形,达到将脉冲控制在固定频谱范围内的目的。通过ADS和Protel对电路进行仿真设计和硬件实现。测试结果表明,该脉冲产生器输出结果达到了预期要求,实测结果与仿真结果吻合得很好。最终输出脉冲峰峰值为1.17 V,拖尾抑制为-12 dB,具有良好的对称性,频谱基本控制在30~40 MHz之间。   0 引 言   运用超宽带的概念,在超短波频段上实现超宽带通信,能够满足在复杂电磁环境下抗干扰性能的要求。为了使超宽带技术和现有
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:333kb
    • 提供者:weixin_38658568
« 12 3 4 5 6 7 8 9 10 ... 50 »