您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 移位寄存器的设计与实现

  2. 组成原理 课程设计 移位寄存器的设计与实现
  3. 所属分类:专业指导

    • 发布日期:2009-06-19
    • 文件大小:434176
    • 提供者:yykable
  1. 组成原理课程设计——移位寄存器的设计与实现

  2. 组成原理的课程设计,设计并实现移位寄存器
  3. 所属分类:专业指导

    • 发布日期:2010-05-25
    • 文件大小:443392
    • 提供者:wujiguozhangna
  1. 计算机组成原理 课程设计报告

  2. 目录 一、实验目的 1 二、采用设备 1 三、设计安排 2 第一阶段:………………………………………………………………………………………2 第二阶段:……………………………………………………………………………………...2 第三阶段:………………………………………………………………………………….…..3 四、设计内容 2 4.1设计原理…………………………………………………………………….3 4.2主存储器的读、写和运行……………………………………………………3 4.3 指令寄存器介绍………
  3. 所属分类:专业指导

    • 发布日期:2010-06-23
    • 文件大小:3145728
    • 提供者:EagleOnes
  1. 8位双向移位寄存器的设计与实现

  2. 用MAX+PLUS 实现8位双向移位寄存器的设计与实现 完成 波形仿真 功能仿真
  3. 所属分类:嵌入式

  1. 移位寄存器的设计与实现

  2. 设计了移位寄存器的实现。有详细的文档以及核心代码!
  3. 所属分类:其它

    • 发布日期:2011-06-01
    • 文件大小:48128
    • 提供者:xuyuanisok321
  1. 移位寄存器的设计与实现

  2. 移位寄存器的设计与实现 课程设计 代码 文档
  3. 所属分类:硬件开发

    • 发布日期:2013-10-28
    • 文件大小:453632
    • 提供者:zs2010211251
  1. 请求分页存储管理系统设计与实现(顾翠)

  2. 经过一周的课程设计,加深了对请求分页存储管理系统的认识,掌握了三种页面置换算法,同时训练了编程能力。 最佳置换算法:是一种叫理想化的算法,性能在众多算法中最好的,其主要思想是淘汰页是以后永久不使用的或长时间不被访问的,采用该算法能是缺页率最低,但是因算法难以实现而存在一定的缺陷。 先进先出算法:算法直观,设计简单,但性能较差,缺页率比较高,通常不易采用该算法。 最近最久未使用算法:该算法解决了先进先出算法的不足,是一个比较好的算法,但是需要硬件支持,需要配置一个移位寄存器。
  3. 所属分类:其它

    • 发布日期:2008-10-25
    • 文件大小:434176
    • 提供者:gucui0801
  1. 8位双向移位寄存器的设计与实现

  2. 用MAX+PLUS 实现8位双向移位寄存器的设计与实现 完成 波形仿真 功能仿真
  3. 所属分类:嵌入式

    • 发布日期:2008-11-22
    • 文件大小:45056
    • 提供者:luodan24
  1. 乒乓球电路设计双向移位寄存器74L194

  2. 利用双向移位寄存器74L194组成乒乓球游戏机,通过控制S0与S1的高低电平从而达到对信号移位的控制。控制电路由门电路组合而成,用以控制S0和S1。显示电路由74393驱动数码显示管来实现。三部分电路即组成了要得到的乒乓球游戏机。
  3. 所属分类:专业指导

    • 发布日期:2010-07-03
    • 文件大小:382976
    • 提供者:xiaopl1989427
  1. 316RZI解码器的设计与实现.rar

  2. 采用移位寄存器并行输入的形式,将周期为16的高低电平送入寄存器中,唯一寄存器有16个D触发器组成,第一个D触发器接收信号,其余的每个触发器均与前面触发器的Q端相连。 3/16RZI解码器的编码规则为“0”对应的16个电平中第7,8,9位为高电平,其余为低电平。 “1”对应的16个电平均为高电平。我们通过解码,将其转化为“0”对应16个低电平,“1” 对应16个高电平。
  3. 所属分类:其它

    • 发布日期:2020-07-11
    • 文件大小:551936
    • 提供者:u012429555
  1. 基于FPGA的移位寄存器流水线结构FFT处理器设计与实现

  2. 本文设计的FFT处理器,基于FPGA技术,由于采用移位寄存器流水线结构,实现了两路数据的同时输入,相比传统的级联结构,提高了蝶形运算单元的运算效率,减小了输出延时,降低了芯片资源的使用。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:92160
    • 提供者:weixin_38518518
  1. 基于FPGA的真随机数发生器设计与实现

  2. 设计并实现了一种基于FPGA的真随机数发生器,利用一对振荡环路之间的相位漂移和抖动以及亚稳态作为随机源,使用线性反馈移位寄存器的输出与原始序列运算作为后续处理。在Xilinx Virtex-5平台的测试实验中,探讨了振荡器数量以及采样频率等参数对随机序列的统计特性的影响。测试结果表明本设计产生的随机序列能够通过DIEHARD测试,性能满足要求。由于仅使用了普通逻辑单元,使得本设计能够迅速移植到ASIC设计,大大缩短了开发周期。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:564224
    • 提供者:weixin_38522529
  1. 单片机与DSP中的PIC单片机或运算指令XORWF的设计和实现

  2. 大家都知道,PIC单片机的大多数寄存器,包括RAM数据存储器的每个存储单元都能实现移位、清位、位测试等系列复杂操作功能。然而,协调它们运行的(应用最广泛的基本级、中级)精简指令集中,却没有对寄存器的某"位"进行"取反"运作的现成指令,而在实际应用中对某些"位"进行取反运作是很需要的。如下图所示。单片机PIC16C622单片机的端口RB作为输出端口的8个引脚,分别控制着8个不同的电器设备。按动按钮AN一下,继电器J吸合,再按一下J释放,即按动AN一下,端口RB3引脚的输出状态改变一下,而RB口的其
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:81920
    • 提供者:weixin_38675232
  1. EDA/PLD中的基于FPGA的真随机数发生器设计与实现

  2. 摘要:设计并实现了一种基于FPGA的真随机数发生器,利用一对振荡环路之间的相位漂移和抖动以及亚稳态作为随机源,使用线性反馈移位寄存器的输出与原始序列运算作为后续处理。在Xilinx Virtex-5平台的测试实验中,探讨了振荡器数量以及采样频率等参数对随机序列的统计特性的影响。测试结果表明本设计产生的随机序列能够通过DIEHARD测试,性能满足要求。由于仅使用了普通逻辑单元,使得本设计能够迅速移植到ASIC设计,大大缩短了开发周期。   真随机数发生器(TRNG)在统计学、信息安全等领域有着广
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:437248
    • 提供者:weixin_38729399
  1. 一种基于FPGA的真随机数发生器设计与实现

  2. 设计并实现了一种基于FPGA的真随机数发生器,利用一对振荡环路之间的相位漂移和抖动以及亚稳态作为随机源,使用线性反馈移位寄存器的输出与原始序列运算作为后续处理。在XilinxVirtex-5平台的测试实验中,探讨了振荡器数量以及采样频率等参数对随机序列的统计特性的影响。测试结果表明本设计产生的随机序列能够通过DIEHARD测试,性能满足要求。由于仅使用了普通逻辑单元,使得本设计能够迅速移植到ASIC设计,大大缩短了开发周期。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:365568
    • 提供者:weixin_38617297
  1. 一种基于移位寄存器的CAM的Verilog HDL实现

  2. CAM(Content Addressable Memory,内容可寻址存储器)是一种特殊的存储阵列。它通过将输入数据与CAM中存储的所有数据项同时进行比较,迅速判断出输入数据是否与CAM中的存储数据项相匹配,并给出匹配数据项的对应地址和匹配信息。CAM以其高速查找、大容量等特点而被广泛地应用于电讯、网络等领域。   本文介绍一种用Verilog HDL设计CAM的方案。该方案以移位寄存器为核心,具有可重新置改变字长、易于扩展、匹配查找速度快等特点。   1 CAM功能描述   CAM的
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:80896
    • 提供者:weixin_38651365
  1. 二元给定序列非线性移位寄存器的综合与产生

  2. 摘要:依据非线性移位寄存器的原理,文中讨论二元给定序列非线性反馈移位寄存器的综合算法,用C语言编程,找到了产生该序列的非线性移位寄存器。借助EDA技术,以FPGA为硬件基础,经过设计优化构成定长序列和给定周期序列的伪随机序列发生器,并进行了仿直实验,用硬件实验证实了设计的合理性。 关键词:非线性伪随机序列 非线性移位寄存器 现场可编程门阵列 1 引言 伪随机序列具有良好的随机性,在伪码测距、导航、遥控和遥测、扩频通信、多址通信、分离多径、数据加乱、信号同步、误码测试、线性系统测量、天线方
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:69632
    • 提供者:weixin_38521831
  1. 一种基于移位寄存器的CAM的Verilog HDL实现

  2. 摘要:一种利用VerilogHDL设计CAM的方案,该方案以移位寄存器为核心,所实现的CAN具有可重新配置改变字长、易于扩展、匹配查找速度等特点,并在网络协处理器仿真中得到了应用。 CAM(ContentAddressableMemory,内容可寻址存储器)是一种特殊的存储阵列。它通过将输入数据与CAM中存储的所有数据项同时进行比较,迅速判断出输入数据是否与CAM中的存储数据项相匹配,并给出匹配数据项的对应地址和匹配信息。CAM以其高速查找、大容量等特点而被广泛地应用于电讯、网络等领域。本文介绍
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:144384
    • 提供者:weixin_38689551
  1. 一种基于移位寄存器的CAM的Verilog HDL实现

  2. 摘要:一种利用VerilogHDL设计CAM的方案,该方案以移位寄存器为核心,所实现的CAM具有可重新配置改变字长、易于扩展、匹配查找速度等特点,并在网络协处理器仿真中得到了应用。关键词:CAM移位寄存器VerilogHDLCAM(ContentAddressableMemory,内容可寻址存储器)是一种特殊的存储阵列。它通过将输入数据与CAM中存储的所有数据项同时进行比较,迅速判断出输入数据是否与CAM中的存储数据项相匹配,并给出匹配数据项的对应地址和匹配信息。CAM以其高速查找、大容量等特点
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:147456
    • 提供者:weixin_38670186
  1. 基于FPGA的真随机数发生器设计与实现

  2. 摘要:设计并实现了一种基于FPGA的真随机数发生器,利用一对振荡环路之间的相位漂移和抖动以及亚稳态作为随机源,使用线性反馈移位寄存器的输出与原始序列运算作为后续处理。在Xilinx Virtex-5平台的测试实验中,探讨了振荡器数量以及采样频率等参数对随机序列的统计特性的影响。测试结果表明本设计产生的随机序列能够通过DIEHARD测试,性能满足要求。由于仅使用了普通逻辑单元,使得本设计能够迅速移植到ASIC设计,大大缩短了开发周期。   真随机数发生器(TRNG)在统计学、信息安全等领域有着广
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:568320
    • 提供者:weixin_38644688
« 12 3 4 5 6 »