您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 八路抢答器的设计 应用于竞赛等

  2. 八路抢答器的简单设计,其逻辑电路应用了几款简单芯片,非常易于制备
  3. 所属分类:嵌入式

    • 发布日期:2009-05-25
    • 文件大小:95kb
    • 提供者:iwanttogo
  1. VHDL硬件描述语言与数字逻辑电路设计

  2. 内容概要    本书系统地介绍了一种硬件描述语言,即VHDL语言设计数字逻辑电路和数字系统的新方法。这是电子电路设计方法上一次革命性的变化,也是迈向21世纪的电子工程师所必须掌握的专门知识。本书共分12章,第1章~第8章主要介绍VHDL语言的基本知识和使用VHDL语言设计简单逻辑电路的基本方法;第9章和第10章分别以定时器和接口电路设计为例,详述了用VHDL语言设计复杂电路的步骤和过程;第11章简单介绍了VHDL语言93版和87版的主要区别;第12章介绍了MAX+PlusⅡ的使用说明。 本书以
  3. 所属分类:嵌入式

    • 发布日期:2009-06-29
    • 文件大小:3mb
    • 提供者:gobabby
  1. FPGA实验报告及程序 包括花样彩灯 流水灯 频率计 简单逻辑电路设计

  2. FPGA实验报告及程序 包括花样彩灯 流水灯 频率计 简单逻辑电路设计 FPGA实验报告及程序 包括花样彩灯 流水灯 频率计 简单逻辑电路设计
  3. 所属分类:硬件开发

    • 发布日期:2009-12-14
    • 文件大小:177kb
    • 提供者:w5nter
  1. 数字逻辑电路课程设计

  2. 数字逻辑电路课程设计WORD文档 虽然很简单 但是严格按照格式步骤来 得了个优
  3. 所属分类:专业指导

    • 发布日期:2010-01-10
    • 文件大小:204kb
    • 提供者:dinglina777
  1. 逻辑运算电路设计大作业

  2. 通过对简单逻辑电路的设计,熟悉掌握逻辑运算中各种运算,学会通过归纳的方法自行设计简单的逻辑电路,并且能用相关软件画出设计的电路图。
  3. 所属分类:专业指导

    • 发布日期:2010-02-20
    • 文件大小:93kb
    • 提供者:weihua417171437
  1. 简易抢答器的设计与制作.txt

  2. 抢答器电路设计方案很多,有用专用芯片设计的、有用复杂可编程逻辑电路设计的、有用单片机设计制作的、也有用可编程控制器完成的,但由于专用电路芯片通常是厂家特殊设计开发的,一般不易买到或价格较高,用其它方式设计的需要设计者具有相应的理论知识,并要通过仿真器、应用软件、计算机等辅助设备才能验证完成,不利于设计者的设计和制作。 而有些实际竞赛的场合,只要满足显示抢答有效和有效组别即可,故我打算不用所给的参考电路,而用一片74LS373(8位的数据锁存器)来实现此简易抢答器的功能。这是一个显示方式简单、价
  3. 所属分类:嵌入式

    • 发布日期:2010-05-03
    • 文件大小:8kb
    • 提供者:sjiap
  1. VHDL硬件描述语言与和数字逻辑电路设计

  2. 《VHDL硬件描述语言与数字逻辑电路设计(第3版)》系统地介绍了VHDL硬件描述语言以及用该语言设计数字逻辑电路和数字系统的新方法。全书共13章,第1、3、4、5、6、7、8、9章主要介绍VHDL语言的基本知识和用其设计简单逻辑电路的基本方法;第2、10章简单介绍数字系统设计的一些基本知识;第11章以洗衣机洗涤控制电路设计为例,详述一个小型数字系统设计的步骤和过程;第12章介绍常用微处理器接口芯片的设计实例;第13章介绍VHDL语言93版和87版的主要区别。《
  3. 所属分类:专业指导

    • 发布日期:2011-10-08
    • 文件大小:17mb
    • 提供者:ncepu062
  1. 简单CPU的设计

  2. 数字逻辑电路实验: lab15 简单CPU的设计实验包含代码,截图,报告等
  3. 所属分类:硬件开发

    • 发布日期:2011-11-01
    • 文件大小:1mb
    • 提供者:luonew91
  1. 数电实验实验1 组合逻辑电路设计一

  2. 数电实验 实验1 组合逻辑电路设计一 简单介绍了器件的基本用法
  3. 所属分类:专业指导

    • 发布日期:2012-03-10
    • 文件大小:2mb
    • 提供者:v0000bho
  1. 数字逻辑与计算机设计基础.刘真

  2. 《数字逻辑与计算机设计基础》以一个计算机硬件系统的设计为主线,先介绍数字电路设计的基本知识,然后使用这些知识和计算机结构的基本知识设计一个简单的计算机,最后利用已有的芯片设计完成一个较完整的计算机硬件系统。
  3. 所属分类:硬件开发

    • 发布日期:2013-07-21
    • 文件大小:3mb
    • 提供者:u011467448
  1. 数字电子系统设计

  2. 实验一 简单逻辑电路设计与仿真 实验二 译码与寄存器电路设计与仿真 实验三 全加器设计、仿真与下载 实验四 分频程序设计与12归1电路 实验五 利用硬件描述语言进行数字钟设计 实验六 串形扫描显示电路设计 实验七 BCD码转换电路设计 实验八 数据采集与显示电路设计 实验九 LPM使用及8*8乘法器的设计 实验十 CPLD间串行通信(单工) 综合实验一 数字系统设计与单片机接口实验一 综合实验二 数字系统设计与单片机接口实验二 综合实验三 数字系统设计与单片机接口实验三 综合实验四 数字系统设
  3. 所属分类:讲义

    • 发布日期:2014-09-03
    • 文件大小:5mb
    • 提供者:lymm2011
  1. 数字逻辑电路课程设计报告+课题:数字钟

  2. 用简单数字电路元件实现数字逻辑电路课程设计报告+课题:数字钟
  3. 所属分类:专业指导

    • 发布日期:2008-12-03
    • 文件大小:48kb
    • 提供者:shixizhi10
  1. CPU的逻辑电路设计方法.rar

  2. 本书详细介绍CPU的逻辑电路设计方法并给出实际的逻辑电路以及功能模拟结果。全书共分十章,首先从数字逻辑和CPU逻辑电路设计开始,以MIPS体系结构中比较典型的指令为样板,讨论了单周期和多周期的CPU设计技术;然后,讨论了系统控制协处理器的设计;最后讨论了较为复杂的存储管理设计技术、中断和例外管理设计技术和流水线CPU设计技术。书中还用MIPS汇编语言编写了用于CPU测试的简单程序,对所设计的CPU逻辑电路进行功能模拟,以验证CPU逻辑电路的正确性。这些电路和程序以及测试波形图均在书中给出。
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:14mb
    • 提供者:weixin_39840387
  1. SOC设计基础.docx

  2. 本文件包含了基础二进制的介绍,简单逻辑电路,如加法器的介绍,同时还包含有逻辑电路中的时序控制,以及常见的时序分析过程,介绍了建立时间与保持时间之间的关系,以及二者与其他时间延迟间的关系。
  3. 所属分类:其它

    • 发布日期:2020-03-11
    • 文件大小:761kb
    • 提供者:weixin_46022434
  1. 简单组合逻辑电路设计

  2. 用VHDL实现的简单逻辑电路,包含2位全加器、2位减法器以及其改进后的电路设计
  3. 所属分类:专业指导

    • 发布日期:2012-10-11
    • 文件大小:272kb
    • 提供者:lucst
  1. 简单拔河器逻辑电路设计

  2. 基于单片机软件的简单拔河机。DSN格式。。。。。。。。
  3. 所属分类:其它

    • 发布日期:2011-09-06
    • 文件大小:152kb
    • 提供者:anna90
  1. 基于FPGA的线阵CCD驱动时序电路设计

  2. 通过对TCDl50lD输出图像信号特征的简要分析,分别阐述了内、外2种除噪方法,并给出了相应的时序,再利用Quartus II 7.2软件平台对TCDl501D CCD驱动时序及AD9826的采样时序进行了设计及结果仿真,使CCD的驱动变得简单且易于处理,这是传统逻辑电路无法比拟的,对其他CCD时序驱动及后续处理提供了一定的参考价值。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:354kb
    • 提供者:weixin_38705014
  1. 电子密码锁单稳态电路设计攻略

  2. 随着人们生活水平的提高,如何实现家庭防盗这一问题也变的尤其的突出,传统机械锁因构造简单,被撬的事件屡见不鲜,电子锁由于其保密性高,使用灵活性好,安全系数高,受到了广大用户的青睐。设计本课题时构思了两种方案:一种是用以AT89C2051为核心的单片机控制方案;另一种是用以74LS112 双JK 触发器构成的数字逻辑电路控制方案。考虑到单片机方案原理复杂,而且调试较为繁琐,所以本文采用后一种方案。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:460kb
    • 提供者:weixin_38696922
  1. 基于UTMI协议的USB2.0收发器逻辑电路设计

  2. 通用串行总线USB(Universal Serial Bus)以其简单易用、连接灵活、高带宽等特点已经成为计算机连接外部设备最常用的一种方式[1]。如今,越来越多专用集成电路(ASIC)和嵌入式系统都内置了USB接口。很多公司采用其他公司生产的收发器(USB2.0 transceiver)IP核,再配合其他自行设计的电路模块来进行相关产品的开发。本文在SMIC 0.13 ?滋m CMOS工艺下采用Verilog HDL描述电路,通过仿真、综合、布局布线等流程完成收发器电路设计。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:255kb
    • 提供者:weixin_38515270
  1. 组合逻辑电路实验(全加器、监测信号灯、简单电话程控)

  2. Mutisim源文件,包含1、全加器实验 (1)按照组合逻辑电路的一般设计步骤,用与非门、异或门实现一位全加器。 (2)用74×138和四输入的与非门实现的全加器 2、设计一个监测信号灯工作状态的逻辑电路,每一组信号灯由红、黄、绿三盏构成,其正常工作状态如图所示,其余状态为故障状态,故障状态时要发出报警信号。 用74LS151和74LS138组成8通道传输系统(简单电话程控系统)。
  3. 所属分类:嵌入式

    • 发布日期:2020-12-04
    • 文件大小:373kb
    • 提供者:Constantiny
« 12 3 4 5 6 7 8 9 10 ... 25 »