您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 2007年数字示波器设计一等奖作品

  2. 本题设计一个数字存储示波器,以Xilinx公司20万门FPGA芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、A/D转换、D/A转换和I/O模块),利用VHDL语言编程,实现了任意波形的单次触发、连续触发和存储回放功能,并按要求进行了垂直灵敏度和扫描速度的挡位设置。信号采集时,将外部输入信号经信号调理模块调节到A/D电路输入范围,经A/D转换后送入FPGA内部的双口RAM进行高速缓存,并将结果通过D/A转换送给通用示波器进行显示,完成了对中、低频信号的实时采样和高频信号的等效
  3. 所属分类:硬件开发

    • 发布日期:2009-08-05
    • 文件大小:994kb
    • 提供者:shenggui4516
  1. 基于FPGA的高速数据存储系统中FIFO控制的设计

  2. 摘要:介绍了一种高速((:CD相机数据存储,},的FIFO缓存控制的方法。利川FPCA刘一高速数据存 黔系统,}’的FIFO缓存器进行控制,在(}uarLus Il开发平台上进行设计仿真,结果表明数据流和IDE硬 tu之间的存储速率得到匹配,数据实时存储到硬盘,},,为后期的数据处理提供了原始数据,同时也为存 黔系统的设计提供了参考。
  3. 所属分类:嵌入式

    • 发布日期:2010-08-24
    • 文件大小:655kb
    • 提供者:jzd19851102
  1. 异步FIFO的VHDL设计

  2. FIFO (先进先出队列)是一种在电子系统得到广泛应用的器件,通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。FIFO的实现通常是利用双口RAM和读写地址产生模块来实现的。FIFO的接口信号包括异步的写时钟(wr_clk)和读时钟(rd_clk)、与写时钟同步的写有效(wren)和写数据(wr_data)、与读时钟同步的读有效(rden)和读数据(rd_data)。为了实现正确的读写和避免FIFO的上溢或下溢,通常还应该给出与读时钟和写时钟同步的FIFO的空标志(empty)和满标志(
  3. 所属分类:其它

    • 发布日期:2012-12-18
    • 文件大小:56kb
    • 提供者:cjohyeah
  1. VHDL缓存设计

  2. 学习计算机原理入门的例子 用VHDL编写的cache
  3. 所属分类:硬件开发

    • 发布日期:2013-12-03
    • 文件大小:131kb
    • 提供者:u013036942
  1. 缓存VHDL设计

  2. 用VHDL编的简单的cache 应该是一个好的例子 学习计算机原理入门
  3. 所属分类:硬件开发

    • 发布日期:2013-12-03
    • 文件大小:131kb
    • 提供者:u013036942
  1. 基于VHDL和FPGA的非对称同步FIFO设计实现

  2. 基于VHDL和FPGA的非对称同步FIFO设计实现,FIFO是一种常用于数据缓存的电路器件,可应用于包括高速数据采集、多处理器接口和通信中的高速缓冲等各种领域。然而在某些应用,例如在某数据采集和处理系统中,需要通过同步FIFO来连接8位A/D和16位数据总线的MCU,但
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:74kb
    • 提供者:weixin_38650379
  1. 一种基于FPGA的32位ALU设计

  2. 随着计算机技术和大规模集成电路技术的发展,在涉及计算机应用、通信、自动化等领域的电子系统设计工作中,现场可编程技术的运用正以惊人的速度上升。特别是随着VHDL等硬件描述语言综合工具功能和性能的提高,计算机中许多重要的元件,包括CPU都可基于FP(认(现场可编程门阵列)用硬件描述语言来设计和表达,如8051单片机、硬核嵌入式系统ARM、软核嵌入式系统Nios、高速缓存设计、数据采集板等,乃至整个计算机系统都可用FPGA来实现。CPU核是SoC和SOPC技术的核心,开发出具有自主知识产权的CPU核对
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:146kb
    • 提供者:weixin_38547397
  1. EDA/PLD中的基于VHDL的SDRAM控制器的实现

  2. 在高速实时或者非实时信号处理系统当中,使用大容量存储器实现数据缓存是一个必不可少的环节,也是系统实现中的重点和难点之一。SDRAM(同步动态随机访问存储器)具有价格低廉、密度高、数据读写速度快的优点,从而成为数据缓存的首选存储介制裁。但是SDRAM存储体结构与RAM有较大差异,其控制时序和机制也较复杂,限制了SDRAM的使用。目前,虽然一些能家长微处理器提供了和SDRAM的透明接口,但其可扩展性和灵活性不够,难以满足现实系统的要求,限制了SDRAM的使用。   在详细阐读SDRAM数据文档的前
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:245kb
    • 提供者:weixin_38632488
  1. 存储/缓存技术中的基于FPGA的SPI Flash控制器的设计方案

  2. 摘要:传统的Flash读写是通过CPU软件编程实现,其读写速度较慢,且占用CPU资源,另外由于Flash芯片本身功能指令较多,使得对芯片进行直接操作变得非常困难。   本文提出一个基于FPGA的SPI Flash读写硬件实现方案,该方案利用硬件对SPI Flash进行控制,能够非常方便地完成Flash的读写、擦除、刷新及预充电等操作,同时编写的SPI Flash控制器IP核能够进行移植和复用,作为SOC芯片的功能模块。SPI Flash控制器采用VHDL语言进行编写,在Modelsim 6.5
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:203kb
    • 提供者:weixin_38690522
  1. 基于FPGA的非对称同步FIFO设计

  2. FIFO是一种常用于数据缓存的电路器件,可应用于包括高速数据采集、多处理器接口和通信中的高速缓冲等各种领域。然而在某些应用,例如在某数据采集和处理系统中,需要通过同步FIFO来连接8位A/D和16位数据总线的MCU,但是由于目前同步FIFO器件的输入与输出数据总线宽度相等,不能满足这种应用,因此通常采用输入与输出数据总线宽度均为8位的同步FIFO作为它们之间的数据缓冲,并对MCU数据总线的高8位采用软件进行屏蔽,或是在同步FIFO外围增加数据锁存器及逻辑控制器件的方法解决。为了提高效率和降低系统
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:67kb
    • 提供者:weixin_38562026
  1. 电子测量中的CCD时序电路与数据缓存器的一体化设计

  2. 摘要:在分析了 Sarnoff公司的 VCCD512H面阵型 CCD图像传感器驱动时序关系的基础上,结合某 CCD相机电子系统的总体要求,完成了基于 FPGA驱动时序发生器与数据缓存器的一体化设计。选用 Xilinx公司的 XQ2V3000系列FPGA作为硬件设计平台,运用 VHDL语言对驱动时序电路和数据缓存子系统进行了描述,并采用Alter公司的Quartus II集成设计软件对设计进行了 RTL级仿真及配置。仿真结果表明,所设计的基于 FPGA一体化时序与数据缓存子系统不仅可以满足 CCD
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:224kb
    • 提供者:weixin_38595850
  1. EDA/PLD中的SDRAM接口的VHDL设计

  2. RAM(随机存取存储器 是一种在电子系统中应用广泛的器件,通常用于数据和程序的缓存。随着半导体工业的发展,RAM获得了飞速的发展,从RAM、DRAM(Dynamic RAM,即动态RAM)发展到SDRAM(Synchronous Dynamic RAM,即同步动态RAM),RAM的容量越来越大、速度越来越高,可以说存储器的容量和速度已经成为半导体工业水平的标志。 1 任务背景   SDRAM具有大容量和高速的优点,目前其存取速度可以达到100~133MHz,单片容量可以达到64Mbit或更高,
  3. 所属分类:其它

    • 发布日期:2020-11-20
    • 文件大小:111kb
    • 提供者:weixin_38731979
  1. EDA/PLD中的SDRAM控制器的设备与VHDL实现

  2. 在高速实时或者非实时信号处理系统当中,使用大容量存储器实现数据缓存是一个必不可少的环节,也是系统实现中的重点和难点之一。SDRAM(同步动态随机访问存储器)具有价格低廉、密度高、数据读写速度快的优点,从而成为数据缓存的首选存储介制裁。但是SDRAM存储体结构与RAM有较大差异,其控制时序和机制也较复杂,限制了SDRAM的使用。目前,虽然一些能家长微处理器提供了和SDRAM的透明接口,但其可扩展性和灵活性不够,难以满足现实系统的要求,限制了SDRAM的使用。 在详细阐读SDRAM数据文档的前提
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:93kb
    • 提供者:weixin_38727579
  1. coen316-cpu:使用VHDL实现的MIPS处理器。 包含20条指令,分为三类:R(寄存器),I(立即)和J(跳转)指令-源码

  2. MIPS CPU 该项目包括使用VHDL的MIPS处理器的设计和开发。 处理器包含20条指令,分为三类:R(寄存器),I(立即)和J(跳转)指令。 指令格式 注册说明 立即指示 无条件跳转指令 标志扩展名格式 一些MIPS指令要求将I格式指令的16位立即数字段(存储在位0到15中)符号扩展为完整的32位宽度。 符号扩展的确切方式取决于要执行的指令类型,如下所示。 数据路径设计 组件说明 PC寄存器 程序计数器寄存器是具有异步复位的32位宽的寄存器。 PC寄存器的输入是下一个地址单元的输出。 P
  3. 所属分类:其它

    • 发布日期:2021-02-15
    • 文件大小:570kb
    • 提供者:weixin_42116681
  1. 异步FIFO的VHDL设计

  2. 摘要:给出了一个利用格雷码对地址编码的羿步FIFO的实现方法,并给出了VHDL程序,以解决异步读写时钟引起的问题。   关键词:FIFO双口RAM格雷码VHDLFIFO(先进先出队列)是一种在电子系统得到广泛应用的器件,通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。FIFO的实现通常是利用双口RAM和读写地址产生模块来实现的。FIFO的接口信号包括异步的写时钟(wr_clk)和读时钟(rd_clk)、与写时钟同步的写有效(wren)和写数据(wr_data)、与读时钟同步的读有效(rd
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:83kb
    • 提供者:weixin_38552305
  1. 基于FPGA的非对称同步FIFO设计

  2. 本文在分析了非对称同步FIFO的结构特点及其设计难点的基础上,采用VHDL描述语言,并结合FPGA,实现了一种非对称同步FIFO的设计。  关键词:非对称同步FIFO;VHDL;FPGA;DLL;BlockRAM  引言  FIFO是一种常用于数据缓存的电路器件,可应用于包括高速数据采集、多处理器接口和通信中的高速缓冲等各种领域。然而在某些应用,例如在某数据采集和处理系统中,需要通过同步FIFO来连接8位A/D和16位数据总线的MCU,但是由于目前同步FIFO器件的输入与输出数据总线宽度相等,不
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:78kb
    • 提供者:weixin_38727453
  1. CCD时序电路与数据缓存器的一体化设计

  2. 摘要:在分析了 Sarnoff公司的 VCCD512H面阵型 CCD图像传感器驱动时序关系的基础上,结合某 CCD相机电子系统的总体要求,完成了基于 FPGA驱动时序发生器与数据缓存器的一体化设计。选用 Xilinx公司的 XQ2V3000系列FPGA作为硬件设计平台,运用 VHDL语言对驱动时序电路和数据缓存子系统进行了描述,并采用Alter公司的Quartus II集成设计软件对设计进行了 RTL级仿真及配置。仿真结果表明,所设计的基于 FPGA一体化时序与数据缓存子系统不仅可以满足 CCD
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:301kb
    • 提供者:weixin_38606639
  1. 异步FIFO的VHDL设计

  2. FIFO (先进先出队列)是一种在电子系统得到广泛应用的器件,通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。FIFO的实现通常是利用双口RAM和读写地址产生模块来实现的。FIFO的接口信号包括异步的写时钟(wr_clk)和读时钟(rd_clk)、与写时钟同步的写有效(wren)和写数据(wr_data)、与读时钟同步的读有效(rden)和读数据(rd_data)。为了实现正确的读写和避免FIFO的上溢或下溢,通常还应该给出与读时钟和写时钟同步的FIFO的空标志(empty)和满标志(f
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:88kb
    • 提供者:weixin_38502639
  1. SDRAM接口的VHDL设计

  2. RAM(随机存取存储器 是一种在电子系统中应用广泛的器件,通常用于数据和程序的缓存。随着半导体工业的发展,RAM获得了飞速的发展,从RAM、DRAM(Dynamic RAM,即动态RAM)发展到SDRAM(Synchronous Dynamic RAM,即同步动态RAM),RAM的容量越来越大、速度越来越高,可以说存储器的容量和速度已经成为半导体工业水平的标志。 1 任务背景   SDRAM具有大容量和高速的优点,目前其存取速度可以达到100~133MHz,单片容量可以达到64Mbit或更高,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:109kb
    • 提供者:weixin_38553478
  1. 基于VHDL的SDRAM控制器的实现

  2. 在高速实时或者非实时信号处理系统当中,使用大容量存储器实现数据缓存是一个必不可少的环节,也是系统实现中的重点和难点之一。SDRAM(同步动态随机访问存储器)具有价格低廉、密度高、数据读写速度快的优点,从而成为数据缓存的存储介制裁。但是SDRAM存储体结构与RAM有较大差异,其控制时序和机制也较复杂,限制了SDRAM的使用。目前,虽然一些能家长微处理器提供了和SDRAM的透明接口,但其可扩展性和灵活性不够,难以满足现实系统的要求,限制了SDRAM的使用。   在详细阐读SDRAM数据文档的前提下
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:229kb
    • 提供者:weixin_38530536
« 12 »