您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于c语言的信号发生器程序及仿真

  2. DDFS由相位累加器、正弦查找表、DAC和低通滤波器组成。参考时钟是一个稳定的晶振,相位累加器类似计数器,在每个时钟脉冲输入时,它就输出一个相位增量,即把频率控制字FSW的数据变成相位抽样来确定输出频率。相位增量随指令FSW的不同而不同,用这数据寻址时,正弦查表就把存储的抽样值转换成正弦波幅度的数字量。DAC把数字量变成模拟量,低通滤波平滑并滤掉带外杂散后,得到所需波形。
  3. 所属分类:C

  1. 单片机期末考试题目及答案详解

  2. 很好很详细的资料,看了考试应该没问题的,大家快来下吧!单片机原理复习资料(一)  填空题: 1.MCS—51单片机引脚信号中,信号名称带上划线的表示该信号 或 有效。 2.通过堆栈操作实现子程序调用,首先要把 的内容入栈,以进行断点保护。调用返回时再进行出栈操作,把保护的断点送回 。 3.某程序初始化时使(SP)=40H,则此堆栈地址范围为 ,若使(SP)=50H,则此堆栈深度为 。 4.在相对寻址方式中, “相对”两字是指相对于 ,寻址得到的结果是 。在寄存器寻址方式中,指令中指定寄存器的内
  3. 所属分类:C

    • 发布日期:2009-06-23
    • 文件大小:281600
    • 提供者:charlesdingding
  1. 74系列芯片名称及解释

  2. 74系列芯片名称及解释 型号 内容 ---------------------------------------------------- 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动 器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09
  3. 所属分类:嵌入式

    • 发布日期:2009-07-27
    • 文件大小:11264
    • 提供者:txwlltt
  1. 三种测脉冲测速程序,改分频参数和模数常数以得到精确定时

  2. 8位累加器测速程序(PACN3累加器),PT3口输入脉冲 //每次记录脉冲时间可修改宏:TIME_INTER //说明此程序用于总线时钟在32M情况下,若总线时钟有变化,改分频参数和模数常数以得到精确定时
  3. 所属分类:专业指导

    • 发布日期:2009-09-19
    • 文件大小:1048576
    • 提供者:jiannanchun521
  1. S12的ECT详解,增强型捕捉定时器

  2. Freescale S12 ECT模块详解,一个16位向上带可编程预分频的主计数器. 一个16位的带可编程预分频的模数向下计数器 8个独立的定时器通道,每个通道具备输入捕捉和输出比较功能 4个8位脉冲累加器,也可设置成2个16位脉冲累加器. 通过对寄存器编程可以实现不同的功能
  3. 所属分类:其它

    • 发布日期:2009-10-27
    • 文件大小:377856
    • 提供者:wonsame
  1. 微机原理试题(选择。填空。解答)

  2. 练习题 单项选择题 1.定点8位字长的字,采用2的补码形式表示时,一个字能表示的整数范围是( )。 A、–127—+127 B、–128—+128 C、–129—+128 D、–128—+127 2.8086CPU工作在最大方式时,产生 、 信号的器件是( )。 A 8086 B 8255 C 8288 D 8251 3.8086CPU对存储器操作的总线周期的T1状态, AD0__AD15引脚上出现的信号是( )。 A、地址信号 B、数据信号 C、控制信号 D、状态信号 4.立即寻址方式,操作
  3. 所属分类:C

    • 发布日期:2009-12-07
    • 文件大小:84992
    • 提供者:haha792221324
  1. 液晶lcd1602介绍

  2. DS18B20的主要特性 1.1、适应电压范围更宽,电压范围:3.0~5.5V,在寄生电源方式下可由数据线供电 1.2、独特的单线接口方式,DS18B20在与微处理器连接时仅需要一条口线即可实现微处理器与DS18B20的双向通讯 1.3、DS18B20支持多点组网功能,多个DS18B20可以并联在唯一的三线上,实现组网多点测温 1.4、DS18B20在使用中不需要任何外围元件,全部传感元件及转换电路集成在形如一只三极管的集成电路内 1.5、温范围-55℃~+125℃,在-10~+85℃时精度为
  3. 所属分类:硬件开发

    • 发布日期:2009-12-09
    • 文件大小:2097152
    • 提供者:sagashaka
  1. 单片机中的ds18b20资料

  2. DS18B20的主要特性 1.1、适应电压范围更宽,电压范围:3.0~5.5V,在寄生电源方式下可由数据线供电 1.2、独特的单线接口方式,DS18B20在与微处理器连接时仅需要一条口线即可实现微处理器与DS18B20的双向通讯 1.3、DS18B20支持多点组网功能,多个DS18B20可以并联在唯一的三线上,实现组网多点测温 1.4、DS18B20在使用中不需要任何外围元件,全部传感元件及转换电路集成在形如一只三极管的集成电路内 1.5、温范围-55℃~+125℃,在-10~+85℃时精度为
  3. 所属分类:硬件开发

    • 发布日期:2009-12-09
    • 文件大小:262144
    • 提供者:sagashaka
  1. 74LS系列集成块功能介绍

  2. 74LS系列集成块功能介绍 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc
  3. 所属分类:其它

    • 发布日期:2010-03-29
    • 文件大小:14680064
    • 提供者:xue041480
  1. 单片机期末考试真题 大家快来转载

  2. 单片机真题,大家快来啊 单片机期末考试试题 01、单片机是将微处理器、一定容量的 RAM 和ROM以及 I/O 口、定时器等电路集成在一块芯片上而构成的微型计算机。 2、单片机89C51片内集成了 4 KB的FLASH ROM,共有 5 个中断源。 3、两位十六进制数最多可以表示 256 个存储单元。 4、89C51是以下哪个公司的产品?( C ) A、INTEL B、AMD C、ATMEL D、PHILIPS 5、在89C51中,只有当EA引脚接 高 电平时,CPU才访问片内的Flash R
  3. 所属分类:C

    • 发布日期:2010-06-13
    • 文件大小:64512
    • 提供者:muzili08
  1. 用pit的pt7测速程序

  2. 这是一段好的测速程序,使用的是pit7口,用脉冲累加器对脉冲进行计数,达到测速的效果!
  3. 所属分类:C

    • 发布日期:2011-05-23
    • 文件大小:116736
    • 提供者:likailong0
  1. 组成原理作业1-10章答案(唐朔飞

  2. 第一章 计算机系统概论 1. 什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要? 解:P3 计算机系统:由计算机硬件系统和软件系统组成的综合体。 计算机硬件:指计算机中的电子线路和物理装置。 计算机软件:计算机运行所需的程序及相关资料。 硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。 5. 冯•诺依曼计算机的特点是什么? 解:冯•诺依曼计算机的特点是:P8 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同同等地位存放于存储器内,并可以按
  3. 所属分类:专业指导

    • 发布日期:2011-10-24
    • 文件大小:1048576
    • 提供者:wangyi110cs
  1. S12单片机的脉冲累加器

  2. 详细的介绍了MC9S12单片机的脉冲累加器,讲的真的很详细哦
  3. 所属分类:C

    • 发布日期:2011-11-10
    • 文件大小:162816
    • 提供者:a1002890625
  1. u盘维修细图

  2. DDS技术的工作原理 是一种把一系列数字形式的信号通过数/模转换器转换成模拟量形式的信号合成技术。 有两种基本合成方式:一种是根据正弦函数关系式,按照一定的时间间隔利用计算机进行数字递推关系计算,求解瞬时正弦函数幅值并实时的送入数/模变换器,从而合成出所要求的频率的正弦波信号,这种合成方式具有电路简单、成本低的特点,并且合成信号的频率分辨率可以做到很高;另一种就是利用硬件电路取代计算机软件运算过程,即利用高速存储器做查询表,通过高速数/模转换器产生已经用数字形式存入的正弦波,这是目前使用最广泛
  3. 所属分类:其它

    • 发布日期:2012-01-05
    • 文件大小:2097152
    • 提供者:liujiahao1206
  1. 脉冲累加器测速

  2. 飞思卡尔编码器测速,主要用于初学者参考用,不保证一定适用
  3. 所属分类:C

    • 发布日期:2013-03-26
    • 文件大小:161792
    • 提供者:u010041626
  1. 脉冲累加器测速

  2. 脉冲累加器测速代码,及其说明很详细的,适合大家使用。
  3. 所属分类:硬件开发

    • 发布日期:2013-03-29
    • 文件大小:266240
    • 提供者:wangxun7995
  1. 编码器与程序

  2. 输入捕捉定时器和脉冲累加器可以实现旋转编码器的脉冲计数。
  3. 所属分类:C

    • 发布日期:2013-10-08
    • 文件大小:33792
    • 提供者:u012193795
  1. 直接数字频率合成+白居宪编著 淘宝买的,网上找不到

  2. 一本好书,研究dds数字频率合成必读! 内容简介 《直接数字频率合成》共6章,比较全面、深入地讨论了DDS的理论与应用。主要内容包括DDS的基本概念、相位累加器、正弦查表、D/A变换器的噪声分析;拟周期脉冲删除;级数展开、连分式展开;DDS相位噪声和杂散产生的机理及其降低;DDS与PLL的组合;分数-N频率合成器原理;低噪声微波频率合成器的设计原理;新的DDS结构等。 《直接数字频率合成》的特点是:内容新,反映了现在的研究和发展水平;抓住问题的主要方面,把理论与应用结合在一起;可供无线电通信领
  3. 所属分类:嵌入式

    • 发布日期:2013-12-03
    • 文件大小:14680064
    • 提供者:weilei331
  1. Counter.zipFPGA累加器

  2. FPGA累加器。 用D触发器(或74LS74)构成的4位二进制计数器(分频器) 1)建立波形文件,对所设计电路进行波形仿真。并记录Q0、Q1、Q2、Q3的状态。 2)对所设计电路进行器件编程。将CLK引脚连接到实验系统的单脉冲输出插孔,4位二进制计数器输出端Q0、Q1、Q2、Q3连接到LED显示灯,CLR、PRN端分别连接到实验系统两个开关的输出插孔。 3)由时钟CLK输入单脉冲,记录输入的脉冲数,同时观测 Q0、Q1、Q2、Q3对应LED显示灯的变化情况。
  3. 所属分类:硬件开发

    • 发布日期:2019-06-01
    • 文件大小:1048576
    • 提供者:sandalphon4869
  1. 串行级联脉冲位置调制码辅助的时隙同步技术

  2. 针对深空光脉冲位置调制(PPM)通信,基于最大期望(EM)定时误差估计原理,研究了一种基于串行级联脉冲位置调制(SCPPM)码辅助的光PPM时隙同步的解决方案。由于标准的SCPPM译码方法无法获得EM估计时所需的期望值,因此提出一种将SCPPM译码输出的软信息转换为PPM各时隙期望值的方法。由SCPPM译码输出先进行硬判决,再通过累加模块获得累加器状态;根据该状态选择下一个PPM映射方式,进而获得各PPM时隙的概率及期望;最后利用EM算法预测时钟偏差值从而获得最佳采样点。仿真结果表明,对于2倍P
  3. 所属分类:其它

    • 发布日期:2021-02-04
    • 文件大小:5242880
    • 提供者:weixin_38636983
« 12 3 »