您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 串行FLASH数据缓冲区的管理

  2. 对于串行FLASH芯片的存取操作,内核能够通过直接对芯片的读写来实现,但是较慢的芯片响应速度会使用读写响应时间加长,吞吐率降低。因此,内核通过保持一个称为数据缓冲区高速缓冲的内部数据缓冲区来减小对芯片的存取频度。高速缓冲含有最近被使用过的串行Flash的数据。 当从芯片中读数据的时候,内核试图先从高速缓冲中读取。如果数据已经在该高速缓冲中,则内核可以不必从芯片中读取数据。如果数据不在该高速缓冲中,则内核从芯片上读数据,并将其缓冲起来,这样下次使用时就不需要再从芯片中读取了。 但是,由于串行Fl
  3. 所属分类:嵌入式

    • 发布日期:2010-09-14
    • 文件大小:4096
    • 提供者:newguworld
  1. VFP9.0行缓冲方式操作Grid数据

  2. VFP9.0,行缓冲方式,操作Grid数据,表单只有按钮和Grid,增加和修改直接在Grid中操作
  3. 所属分类:其它

    • 发布日期:2011-04-21
    • 文件大小:4096
    • 提供者:apple_8180
  1. 父子窗口间传值、CListCtrl隔行变色

  2. 1、CListCtrl控件:设置CListCtrl网格,内容项隔行变色,插入一行数据,删除数据,选中整行,双缓冲技术解决闪烁问题等。。 2、模态对话框及非模态对话框的使用 3、父子窗口间传值
  3. 所属分类:C++

    • 发布日期:2013-04-10
    • 文件大小:50176
    • 提供者:ajioy
  1. 双缓冲画图

  2. //适合新手参考,讲原理网上一大推但是具体实现起来又云里雾里 我在定时器里面模拟不停的画直线,清除原来的直线。背景不闪烁 里面有我觉得新手不好理解的地方的我的解释(因为我也是刚接触双缓冲^_^) 代码就20行左右。
  3. 所属分类:C++

    • 发布日期:2013-10-15
    • 文件大小:41984
    • 提供者:sstya
  1. Q系列串行口通信模块基础.pdf

  2. Q系列串行口通信模块基础pdf,Q系列串行口通信模块基础i设计说明 △小心 不要将控制线或通讯电缆捆扎到主回路或电源线上,安装时也不要使它们靠得太近 安装时,它们应彼此间隔100mm(3in.)或更远。 不这样做可能会产生噪声,引起故障。 ●当闪存冇RoM中寄冇了某些值,如缓冲冇储器设定值,那么在使用模块时,不要断开安装了模 块的站的电源,也不要复位 PLC CPU 当闪存ROM中寄存了某些值,此时如果断开安装了模块的站的电源,或者复位 PLC CPU,那 么內存ROM中的数据内容将前后矛盾,结
  3. 所属分类:其它

    • 发布日期:2019-10-15
    • 文件大小:35651584
    • 提供者:weixin_38743737
  1. 如何实现DSP与PC机之间的串行通信

  2. 1 引言DSP 既是Digital Signal Pricessing 的缩写,也是Digital Signal Pricessor 的缩写。前者是指数字信号处理的理论和方法,后者则是指用于数字信号处理的可编程微处理器。TMS320F240 系列是在TMS320F2000TM 平台下的一种定点DSP 芯片,是专为数字电机控制和其他控制应用系统而设计的16位定点运算的DSP。它集合了DSP 的高速运算功能与电机的强大控制能力,为控制系统应用提供了一种理想的解决方案。TMS320F240 片内外设有
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:208896
    • 提供者:weixin_38746701
  1. 程控交换机呼叫信息缓冲系统的设计

  2. 本文以AT89C52单片机为核心,采用Intel Strata系列闪速存储器作缓存,设计开发的新一代程控交换机呼叫信息缓冲系统,用于串行数据的接收、缓存和读出,具有多任务工作特性,而且实时性好,读出速度快,数据存储可靠性高,使用灵活方便。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:72704
    • 提供者:weixin_38621312
  1. TMS320F28335与串行A/D转换器ADS7863的接口设计

  2. 为了实现DSP芯片与串行A/D芯片的多信号通信,设计了TMS320F28335的多通道缓冲串口(McBSP)与串行A/D转换器ADS7863的硬件与软件接口。该设计中A/D转换器与McBSP串口直接相连,不需要占用并行数据总线,避免了总线冲突。通过在CCS环境下鳊程、调试,得到了满意的实验结果,验证了该接口设计的正确性。
  3. 所属分类:其它

    • 发布日期:2020-07-28
    • 文件大小:90112
    • 提供者:weixin_38690089
  1. C/C++的全缓冲、行缓冲和无缓冲

  2. 主要介绍了C/C++的全缓冲、行缓冲和无缓冲的相关知识,帮助大家更好的理解和学习c/c++,感兴趣的朋友可以了解下
  3. 所属分类:其它

    • 发布日期:2020-08-18
    • 文件大小:61440
    • 提供者:weixin_38734008
  1. DSP中的DSP的SPI口和串行EEPROM在变频器中的应用分析

  2. 1 引言   变频器是利用电力半导体器件的通断作用将工频电源变换为另一频率的电能控制装置。我们现在使用的变频器主要采用交-直-交方式(VVVF变频或矢量控制变频),先把工频交流电源通过整流器转换成直流电源,然后再把直流电源转换成频率、电压均可控制的交流电源以供给电动机。变频器的电路一般由整流、中间直流环节、逆变和控制4个部分组成。整流部分为三相桥式不可控整流器,逆变部分为IGBT三相桥式逆变器,且输出为PWM波形,中间直流环节为滤波、直流储能和缓冲无功功率。   变频器的开发中我们选用TMS32
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:203776
    • 提供者:weixin_38586279
  1. 接口/总线/驱动中的实现USB3.0物理层中弹性缓冲的设计方案

  2. 1.引言   弹性缓冲由Maurice Karnaugh在电话网络中传输PCM信号中提出来的。随后人们在很多不同的应用中采用了弹性缓冲技术来同步数据,很多协议例如USB、PCIE、以太网等。   USB3.0是一个高速,串行,源同步数据传输协议。但是数据经过传输线与原数据发生了很大的偏差。本文从USB3.0的角度分析了弹性缓冲机制,解释了与其他设计的不同,并采用指针控制与握手的设计方法实现。   2.弹性缓冲作用   2.1 USB3.0弹性缓冲作用域   在USB3.0中数据传输采用
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:655360
    • 提供者:weixin_38545768
  1. 实现USB3.0物理层中弹性缓冲的设计方案

  2. USB3.0是一个高速,串行,源同步数据传输协议。但是数据经过传输线与原数据发生了很大的偏差。本文从USB3.0的角度分析了弹性缓冲机制,解释了与其他设计的不同,并采用指针控制与握手的设计方法实现。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:659456
    • 提供者:weixin_38501363
  1. TMS320F28335与串行A/D转换器ADS7863的接口设计

  2. 为了实现DSP芯片与串行A/D芯片的多信号通信,设计了TMS320F28335的多通道缓冲串口(McBSP)与串行A/D转换器ADS7863的硬件与软件接口。该设计中A/D转换器与McBSP串口直接相连,不需要占用并行数据总线,避免了总线冲突。通过在CCS环境下鳊程、调试,得到了满意的实验结果,验证了该接口设计的正确性。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:448512
    • 提供者:weixin_38720390
  1. EDA/PLD中的基于FPGA的双缓冲模式PCI Express总线设计方案

  2. 引言   近年来软件无线电(SDR)得到了飞速的发展,在很多领域已显示出其优越性。本文的项目背景是通过软件无线电方式实现数字音频广播(DAB)的基带信号处理,这要求软件无线电平台具有高速实时数字信号处理与传输能力。高速可编程逻辑器件(FPGA)和丰富的IP核提供了能高效实现软件无线电技术的理想平台。   1  PCIE总线方案论证   PCIE是第3代I/O总线互联技术,如今已成为个人电脑和工业设备中主要的标准互联总线。与传统的并行PCI总线相比,PCIE采用串行总线点对点连接,具有更高的
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:261120
    • 提供者:weixin_38699551
  1. 脚本控制三行三列自适应高度DIV布局的代码

  2. 用脚本控制div高度,慢慢缓冲效果不错
  3. 所属分类:其它

    • 发布日期:2020-10-30
    • 文件大小:43008
    • 提供者:weixin_38732519
  1. 电源技术中的单通道无缓冲电压输出DAC—AD5791

  2. AD5791是一款单通道、20位、无缓冲电压输出DAC,采用最高33V的双极性电源供电。正基准电压输入范围为4V至VDD – 2.5V,负基准电压输入范围为VSS + 2.5 V至0V。相对精度最大值为±1 LSB,保证工作单调性,微分非线性(DNL)最大值为±1 LSB。   这款器件采用多功能三线式串行接口,能够以最高50 MHz的时钟速率工作,并与标准SPI:trade_mark:、QSPI:trade_mark:、MICROWIRE:trade_mark:、DSP接口标准兼容。它内置上
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:69632
    • 提供者:weixin_38717143
  1. SPI串行发送缓冲寄存器(SPITXBUF)

  2. SPITXBUF存储下一个数据是为了发送,向该寄存器写入数据会设置TXBUF FULLFLAG位(SPISTS.5)。当目前的数据发送结束时,寄存器的内容会自动地装入SPIDAT中且TX BUF FULL FLAG位被清除。如果当前没有发送,写到该位的数据将会传送到SPIDAT寄存器中且TX BUF FULL标志位不被设置。   在主动模式下,如果当前发送没有被激活,则向该位写人数据将启动发送,同时数据被写人到SPIDAT寄存器中。如图1和表1所示(地址:7048h)。   图 SPI发
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:78848
    • 提供者:weixin_38625184
  1. C/C++的全缓冲、行缓冲和无缓冲

  2. 1.简介 C/C++中,基于I/O流的操作最终会调用系统接口read()和write()完成I/O操作。为了使程序的运行效率最高,流对象通常会提供缓冲区,以减少调用系统I/O接口的调用次数。 缓冲方式存在三种,分别是:  (1)全缓冲。输入或输出缓冲区被填满,会进行实际I/O操作。其他情况,如强制刷新、进程结束也会进行实际I/O操作。 对于读操作来说,当读入内容的字节数等于缓冲区大小或者文件已经到达结尾,或者强制刷新,会进行实际的I/O操作,将外存文件内容读入缓冲区;对于写操作来说,当缓冲区被
  3. 所属分类:其它

    • 发布日期:2020-12-17
    • 文件大小:62464
    • 提供者:weixin_38653155
  1. 网络控制串行输入/输出接口的选择

  2. 采用最新计算机技术来改进企业生产管理时,不可忽视的是需要在设备之间提供低电平控制和检测的可靠的通信功能。这些设备的接口通常是串行接口,往往需要选择一个适当的输入/输出卡(I/O)用来扩展所选择的计算机系统。  选择I/O扩展卡应事前考虑好,因为这样做对于任何数据的获取和系统的控制都是至关重要的。在对多个硬件和软件进行比较的前提下再选择何种主流串行I/O。特别要加以注意的是,正确地选择电气接口、电路保护、串行缓冲口容量,以及软件驱动程序可根本上决定设计的成功与否。电气接口的选择  目前应用最广泛的
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:91136
    • 提供者:weixin_38705640
  1. 对python文件读写的缓冲行为详解

  2. 文件的io操作的缓冲行为分为 全缓冲:同系统及磁盘块大小有关,n个字节后执行一次写入操作 行缓冲:遇到换行符执行一次写操作 无缓冲:立刻执行写操作 open()函数 help(open) Help on built-in function open in module io: open(...) open(file, mode='r', buffering=-1, encoding=None, errors=None, newline=None, closefd=True, op
  3. 所属分类:其它

    • 发布日期:2021-01-21
    • 文件大小:30720
    • 提供者:weixin_38545961
« 12 3 4 5 6 7 8 9 10 ... 35 »