点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 设计规则检查
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
Tanner教程 国家晶片系统设计中心(CIC)
学IC设计的童鞋会感兴趣的。这是台湾国科会晶片中心(CIC)的一个教程,里面包括从电路图设计,模拟,到版图设计到设计规则检查各个方面。
所属分类:
专业指导
发布日期:2009-11-06
文件大小:6mb
提供者:
Fansco3
Protel99电路设计与应用
本书以电路板设计过程为主线,详细讲解了Protel 99软件的使用方法,电路板设计的步骤与设计构思以及如何提高设计效率、并插入了很多独到的技巧、说明和注意事项。涉及软件内容有电路原理图设计、印制电路板设计、无网格布线、可编程逻辑器件设计、电路模拟/仿真等。 目录 前言 第1章 Protel 99简介 1.1 Protel 99特点 1.1.1 Protel 99的主要功能模块 1.1.2 Protel 99的主要特点 1.2 Protel 99的工和环境 1.2.1 启动Protel 99 1
所属分类:
嵌入式
发布日期:2010-03-18
文件大小:7mb
提供者:
zgf1027
PCB图的设计规则检查
PCB图的设计规则检查,设计规则的设置,设计规则检查
所属分类:
嵌入式
发布日期:2012-05-28
文件大小:933kb
提供者:
ldseraph
PCB设计流程检查表
1 《PCB检查表》内容包括设计规则,层定义、线宽、间距、焊盘、过孔设置,还要重点复查器件布局的合理性,电源、地线网络的走线,高速时钟网络的走线与屏蔽,去耦电容的摆放和连接等,在表中有些说到了,有些能量化的指标尽量量化。 2 每次修改过走线和过孔之后,都要重新覆铜,检查。. 3 布线方向:从焊接面看,元件的排列方位尽可能保持与原理图相一致,布线方向最好与电路图走线方向相一致,因生产过程中通常需要在焊接面进行各种参数的检测,故这样做便于生产中的检查,调试及检修。 4 电路板的最佳形状矩形,长宽比
所属分类:
硬件开发
发布日期:2013-03-20
文件大小:120kb
提供者:
tmboy_11
原理图设计检查表
在电子线路设计中,原理图设计占重要的章节。对于系统来所,电源,系统,各个环节都有特殊的要求,对常用的器件分类,做原理图设计的检查。谢谢
所属分类:
硬件开发
发布日期:2018-07-15
文件大小:927kb
提供者:
zf8098
小型PCB设计团队如何利用设计规则检查来化解高速设计挑战.pdf
对于PCB设计工程师和小型团队而言,解决SI(信号完整性)和EMI(电磁干扰)问题是一项每天都要面对的挑战。通过使用设计规则检查 (DRC),避免辐射测试失败或信号完整性相关故障等最终产品问题。本白皮书回顾了 SI/EMI 挑战的常见原因以及如何轻松应对这些挑战。
所属分类:
其它
发布日期:2019-07-23
文件大小:1mb
提供者:
weixin_39840914
编写PCB设计规则检查器的技巧
本文阐述了一种编写PCB设计规则检查器(DRC)系统方法。利用电路图生成工具得到PCB设计后,即可运行DRC以找到任何违反设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数设计人员都能轻松掌握DRC工具。
所属分类:
其它
发布日期:2020-07-25
文件大小:75kb
提供者:
weixin_38628362
PCB布线设计规则检查
PCB板布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合PCB板生产工艺的需求,一般检查有如下几个方面
所属分类:
其它
发布日期:2020-07-31
文件大小:35kb
提供者:
weixin_38553791
PCB设计,如何对线间距3W规则进行规则检查?
为了尽量减小单板设计的串扰问题,PCB设计完成之后一般要对线间距3W规则进行规则检查。一般的处理方法是直接设置线与线的间距规则,但是这种方法的一个弊端是差分线间距(间距设置大小不满足3W规则的设置)也会DRC报错,产生很多DRC,难以分辨,如图12-23所示。 图12-23 DRC 如何解决这个问题呢?可以利用Altium Designer的规则编辑功能,对差分线进行过滤。 (1)按快捷键“DR”,进入PCB规则及约束编辑器,新建一个间距规则,并把优先级设置到位。 (2)如图12-2
所属分类:
其它
发布日期:2020-08-17
文件大小:119kb
提供者:
weixin_38538585
Altium Designer 集设计规则检查(DRC)
设计规则检查 (DRC) 是一项强大的自动功能,它可以检查设计逻辑和物理的完整性。检查是针对任何或所有启用的设计规则,并且可以在您设计时在线检查,并/或以批量的方式检查,这样结果会列在 消息 面板中,并生成一个报告文件。
所属分类:
其它
发布日期:2020-08-15
文件大小:255kb
提供者:
weixin_38537689
车载网络:应用自动化设计与合成工具
AUTOSAR提供了用于车载网络和ECU设计的预定义标准方法。但设计人员在如何提高设计的效率和性能上仍面临难题。通过使用设计自动化辅助工具来计算时序并生成车载通信体系,可以极大提升宝贵的网络带宽的利用率,同时保持汽车性能的安全范围。随着CAN、FlexRay和以太网融合复杂性的增加,使用自动化设计规则检查和时序性能合成工具将有助于缩短设计时间,避免繁琐的人工验证过程。
所属分类:
其它
发布日期:2020-08-30
文件大小:417kb
提供者:
weixin_38625184
PCB技术中的编写PCB设计规则检查器技巧
本文阐述了一种编写PCB设计规则检查器(DRC)系统方法。利用电路图生成工具得到PCB设计后,即可运行DRC以找到任何违反设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数设计人员都能轻松掌握DRC工具。 编写属于自己PCB设计规则检查器具有很多优点,尽管设计检查器并不那么简单,但也并非高不可攀,因为任何熟悉现有编程或脚本语言设计人员完全能够设计检查器,这项工作好处是不可估量。 然而,市场销售通用工具通常不具备足够灵活性以满足特定设计需要。因
所属分类:
其它
发布日期:2020-11-11
文件大小:77kb
提供者:
weixin_38680957
PCB技术中的PCB设计规则检查器编写技巧
本文简单阐述一种编写PCB设计规则检查器(DRC)系统方法。利用电路图生成工具得到PCB设计后,即可运行DRC以找到任何违反PCB设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数PCB设计人员都能轻松掌握DRC工具。 编写属于自己PCB设计规则检查器具有很多优点,尽管PCB设计检查器并不那么简单,但也并非高不可攀,因为任何熟悉现有编程或脚本语言PCB设计人员完全能够PCB设计检查器,这项工作好处是不可估量。 然而,市场销售通用工具通常不具备
所属分类:
其它
发布日期:2020-11-06
文件大小:77kb
提供者:
weixin_38632006
版图设计及其验证--ERC(电学规则检查)
ERC文件一般存放在 ./data/runsets 目录下,ERC的主要功能就是查出有无器件悬空,或者短接的错误。 做ERC的方法如下: (1) 写gds 在icfb窗口点击File->Export->Stream,即弹出Stream Out窗口(各项设置参照插图)。 (2)打开runsets目录下的ERC文件,在INDISK项中输入gds文件所在目录,在PRIMARY项中输入需要检查的文件名,然后存盘退出(:wq) 。 点击右上方Option
所属分类:
其它
发布日期:2020-12-09
文件大小:35kb
提供者:
weixin_38714509
集成电路的无生产线设计与代工制造之间的关系
首先,代工单位将经过前期开发确定的一套工艺设计文件PDK (Process Design Kits)通过因特网传送(或光盘等媒质邮寄)给设计单位,这是一次信息流过程。PDK文件包括工艺电路模拟用的器件的SPICE参数,版图设计用的层次定义,设计规则,晶体管、电阻、电容等元件和通孔(via)、焊盘等基本结构的版图,与设计工具关联的设计规则检查DRC (Design Rule Check)、参数提取(EXTraction)和版图电路图对照LVS (Layout-vc-Schematic)用的文件。设
所属分类:
其它
发布日期:2020-12-09
文件大小:44kb
提供者:
weixin_38581992
ET:用于复杂原理图和布局的ECAD设计工具-源码
系统ET 用于复杂原理图和布局的ECAD工具 背后的想法 大多数ECAD工具不允许同时打开,检查和编辑多个设计。 我们需要真正的分层和模块化设计。 我们需要基于文本的,机器和人类可读的格式的设计文件。 通用ECAD工具提供的设计检查过于肤浅和琐碎。 必须检查样式指南。 该工具必须具有高度的脚本编写能力。 我们想要进行敏捷的硬件开发,这需要上面提到的功能。 该工具必须是开源的。 目前,GUI正在构建中。 非常欢迎您的反馈和合作! 突出特点 本机Linux支持 基于ASCII /文
所属分类:
其它
发布日期:2021-03-04
文件大小:1mb
提供者:
weixin_42144604
自动化ML论文综述(清华汪玉等电子设计)
电子设计自动化(electronic design automation, EDA)是指利用计算机辅助设计(CAD)软件,来完成超大规模集成电路(VLSI)芯片的功能设计、综合、验证、物理设计(包括布局、布线、版图、设计规则检查等)等流程的设计方式。
所属分类:
机器学习
发布日期:2021-02-12
文件大小:3mb
提供者:
syp_net
编写PCB设计规则检查器技巧
本文阐述了一种编写pcb设计规则检查器(DRC)系统方法。利用电路图生成工具得到PCB设计后,即可运行DRC以找到任何违反设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数设计人员都能轻松掌握DRC工具。 编写属于自己PCB设计规则检查器具有很多优点,尽管设计检查器并不那么简单,但也并非高不可攀,因为任何熟悉现有编程或脚本语言设计人员完够设计检查器,这项工作好处是不可估量。 然而,市场销售通用工具通常不具备足够灵活性以满足特定设计需要。因此,
所属分类:
其它
发布日期:2021-01-19
文件大小:76kb
提供者:
weixin_38675777
PCB设计规则检查器编写技巧
本文简单阐述一种编写pcb设计规则检查器(DRC)系统方法。利用电路图生成工具得到PCB设计后,即可运行DRC以找到任何违反PCB设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数PCB设计人员都能轻松掌握DRC工具。 编写属于自己PCB设计规则检查器具有很多优点,尽管PCB设计检查器并不那么简单,但也并非高不可攀,因为任何熟悉现有编程或脚本语言PCB设计人员完够PCB设计检查器,这项工作好处是不可估量。 然而,市场销售通用工具通常不具备足够
所属分类:
其它
发布日期:2021-01-19
文件大小:76kb
提供者:
weixin_38508497
PCB设计,如何对线间距3W规则进行规则检查?
为了尽量减小单板设计的串扰问题,PCB设计完成之后一般要对线间距3W规则进行规则检查。一般的处理方法是直接设置线与线的间距规则,但是这种方法的一个弊端是差分线间距(间距设置大小不满足3W规则的设置)也会DRC报错,产生很多DRC,难以分辨,如图12-23所示。 图12-23 DRC 如何解决这个问题呢?可以利用Altium Designer的规则编辑功能,对差分线进行过滤。 (1)按快捷键“DR”,进入PCB规则及约束编辑器,新建一个间距规则,并把优先级设置到位。 (2)如图12-24所
所属分类:
其它
发布日期:2021-01-19
文件大小:119kb
提供者:
weixin_38682076
«
1
2
3
4
5
6
7
8
9
10
...
28
»