您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. LINGO软件的学习

  2. LINGO是用来求解线性和非线性优化问题的简易工具。LINGO内置了一种建立最优化模型的语言,可以简便地表达大规模问题,利用LINGO高效的求解器可快速求解并分析结果。 §1 LINGO快速入门 当你在windows下开始运行LINGO系统时,会得到类似下面的一个窗口: 外层是主框架窗口,包含了所有菜单命令和工具条,其它所有的窗口将被包含在主窗口之下。在主窗口内的标题为LINGO Model – LINGO1的窗口是LINGO的默认模型窗口,建立的模型都都要 在该窗口内编码实现。下面举两个例子
  3. 所属分类:C

    • 发布日期:2009-08-08
    • 文件大小:312kb
    • 提供者:huxlaylyx
  1. uboott移植实验手册及技术文档

  2. 实验三 移植U-Boot-1.3.1 实验 【实验目的】 了解 U-Boot-1.3.1 的代码结构,掌握其移植方法。 【实验环境】 1、Ubuntu 7.0.4发行版 2、u-boot-1.3.1 3、FS2410平台 4、交叉编译器 arm-softfloat-linux-gnu-gcc-3.4.5 【实验步骤】 一、建立自己的平台类型 (1)解压文件 #tar jxvf u-boot-1.3.1.tar.bz2 (2)进入 U-Boot源码目录 #cd u-boot-1.3.1 (3)创
  3. 所属分类:Flash

    • 发布日期:2010-01-28
    • 文件大小:2mb
    • 提供者:yequnanren
  1. 如何读单片机的时序图

  2. 很实用的读单片机的时序图的方法。强烈推荐大家看看。。。 很实用的读单片机的时序图的方法。强烈推荐大家看看。。。
  3. 所属分类:硬件开发

    • 发布日期:2010-03-04
    • 文件大小:678kb
    • 提供者:beyond987654321
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8mb
    • 提供者:zt839486421
  1. 读时序图的好方法,比较经典!

  2. 教会你如何读芯片的时序图,好好学!比较经典!
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:169kb
    • 提供者:greg_8588
  1. 教你如何读 懂时序图

  2. 教授 读时序图的方法 是新手们入门数字电子世界的敲门砖 特别是单片机的时序
  3. 所属分类:硬件开发

    • 发布日期:2010-09-02
    • 文件大小:679kb
    • 提供者:my_friend_ship
  1. 编程卓越之道:卷一/二

  2. 目录回到顶部↑1 编写卓越代码须知. 1.1 编程卓越之道系列 1 1.2 本卷内容 3 1.3 本卷所做的假设 5 1.4 卓越代码的各项特征 6 1.5 本卷涉及的环境 7 1.6 获取更多信息 8 2 数值表示 2.1 什么是数 10 2.2 计数系统(Numbering System) 11 2.2.1 十进制位值计数系统 11 2.2.2 进制(基数) 12 2.2.3 二进制计数系统 13 2.2.4 十六进制计数系统 15 2.2.5 八进制(基数为8)计数系统 18 2.3 数
  3. 所属分类:硬件开发

    • 发布日期:2010-10-10
    • 文件大小:38mb
    • 提供者:xqq524148626
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8mb
    • 提供者:sundyqt
  1. 代码优化:有效使用内存.part3

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:4mb
    • 提供者:eureky
  1. 代码优化:有效使用内存.part1

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:14mb
    • 提供者:eureky
  1. 招生管理数据库系统(sql)

  2. 招生管理系统概要设计 招生管理系统详细设计说明书 一、需求分析 1.1系统总功能需求 首先需要对招生管理系统进行详细的了解和分析,一个功能完全满足基本需要的系统需要包括以下几个模块: 1.1.1考生数据提取功能模块 在这个功能模块中,提供了使用者从各省招办获取数据并添加至数据库服务器的途径。比如在这个模块中可以提取考生的信息,也可以对这些信息做修改、更新。 1.1.2基本业务功能模块 这个功能模块主要实现对考生通知书打印和网上信息发布的管理,比如根据通知书模版生成考生通知书。如果通知书已打印或
  3. 所属分类:SQLServer

    • 发布日期:2011-07-03
    • 文件大小:330kb
    • 提供者:jisiloveyou
  1. EEPROM器件读写例程设计

  2. EEPROM器件读写例程设计1. 学习使用ZG211硬件综合实验平台,程序设计集成开发环境; 2. 根据课程设计题目,进行需求分析,搞清楚课程设计需要设计需求和需要解决的设计内容。 3. 查阅和学习课程设计题目需要的接口芯片资料,掌握I2C接口芯片的使用方法和编程要领。查阅和学习课程设计题目需要的辅助芯片以及器件资料。 4. 设计接口芯片和辅助芯片以及器件与8051单片机连接硬件电路原理图。 5. 设计与硬件电路原理图对应的C语言程序(或8051汇编语言)。给出程序流程图。在集成开发环境中调试
  3. 所属分类:C++

    • 发布日期:2012-06-25
    • 文件大小:38kb
    • 提供者:jackieehe
  1. 如何读单片机的时序图

  2. 如何读单片机的时序图,详细讲解单片机读写时序方法。
  3. 所属分类:硬件开发

    • 发布日期:2008-10-28
    • 文件大小:679kb
    • 提供者:coool29
  1. SD卡读写规范、时序图、FAT32文件系统【资料大全】

  2. 本资源包含以下部分: 1、SD卡读写规范.pdf 详细描述SD卡的读写,规范以及方法,包括命令,数据保护擦除总线拓扑结构。 2、SD卡的传输协议和读写程序.pdf 3、SD卡SPI读写中文资料.pdf 4、SD卡读写时序图。pdf 5、SD卡FAT32文件系统学习手册.pdf 6、Micro_SD卡读写时序及程序调试关键.doc
  3. 所属分类:硬件开发

  1. espressif_常见问题p18有两种SDK的区别.pdf

  2. 8266两种编程方式的介绍,常见问题, if ((WDEV_NOW() - tick_now2) >= 1000000) { static u32 idx = 1; tick_now2 = WDEV_NOW(); os_printf("b%u:%d\n", idx++, j); j = 0; }目录 1.应用 为什么云端升级需要2个B|N文件?“user1bn”和“user2bn”有什么区别? 如何生成“use1.bn
  3. 所属分类:C

  1. 变风量空调系统多参数测量方法.pdf

  2. 变风量空调系统多参数测量方法pdf,变风量空调系统多参数测量方法15mAT89C52 TTL PC RS232 SHT1I MAX232E SHTII TTL RS232 SHTIl SHT11 SCK vO DATA VO Cl+ ⅤCC GND V+ MAX232 RS 232C TIout n十 O n Rlin RXD TXD IO RXD Tlin SHTII 1n Rout GND GND 图3PC与单片机的硬件连接电路图 2 3 SHT11 SCK P1.0, DATA P1.1.
  3. 所属分类:其它

    • 发布日期:2019-10-09
    • 文件大小:258kb
    • 提供者:weixin_38743481
  1. NOR闪速存储器的读周期的概要

  2. 下面我们来看看闪速存储器读周期的时序。基本的存取方法的思路如图所示。   图  闪速存储器的读操作   将希望访问的地址提供给A0~A16,一旦瓦、醌效(低电平),则由闪速存储器开始读出数据(因为是读操作,所以WE保持高电平)。   数据在何时被确定是由地址.CE.OE各自确定后的延迟时间(存取时间)规定的,是由最迟的时间确定数据的。   例如,Am29F010A-55由地址及GE的存取时间为55ns,由“的存取时间为30ns。如果地址确定了的同时,CE、OE同时有效,则55ns后将出现
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:70kb
    • 提供者:weixin_38699784
  1. DRAM的惟RAS有效刷新

  2. 正如在DRAM的存取操作中所说明的,如果进行DRAM的读操作,则因为读出放大器的输出被返回到电容器,所以可兼容刷新操作。但是,如果只考虑刷新操作,那么就不需要赋予列地址读出数据,因此,不赋予列地址,只赋予行地址的方法就是惟RAS有效刷新。   惟RAS有效刷新操作如图所示。设定行地址(刷新地址)后RAS有效,然后只要设定列地址、CAS有效,就是读操作,如果此时CAS无效,RAS无效,就是刷新操作。   图 惟RAS有效刷新   DRAM内部不需要进行特殊的设计,而且作为DRAM控制器端,
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:63kb
    • 提供者:weixin_38688745
  1. 应用于SoC设计中IP核的接口技术

  2. 引言   随着半导体技术的发展,深亚微米工艺加工技术允许开发上百万门级的单芯片,已能够将系统级设计集成到单个芯片中即实现片上系统SoC。IP核的复用是SoC设计的关键,但困难在于缺乏IP核与系统的接口标准,因此,开发统一的IP核接口标准对提高IP核的复用意义重大。本文简单介绍IP核概念,然后从接口标准的角度讨论在SoC设计中提高IP核的复用度,从而简化系统设计和验证的方法,主要讨论OCP(开放核协议)。   图1 OCP工作原理示意图   图2  读/写操作的时序   图3  读/
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:138kb
    • 提供者:weixin_38690830
  1. 数据采集系统中SDRAM控制器的FPGA设计

  2. 针对SDRAM时序控制复杂等设计难点,提出了一种基于现场可编程门阵列 (FPGA) 设计SDRAM控制器的方法。使用状态机的设计思想, 采用Verilog 硬件描述语言对时序控制程序进行了设计。通过Modelsim SE 6.0开发平台进行了时序仿真,得到的SDRAM读写仿真波形图时序合理、逻辑正确。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:720kb
    • 提供者:weixin_38647517
« 12 3 4 »