您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 中国电信网络视频监控业务技术规范(V2[1].0).pdf

  2. 【摘要或目录】: 1、 编制说明..........................................................................................................................................7 2、 引用标准......................................................................................
  3. 所属分类:网络基础

    • 发布日期:2010-05-24
    • 文件大小:2mb
    • 提供者:zpp100
  1. ASIC系统中跨时钟域配置模块的设计与实现.pdf

  2. 一篇论文,介绍了ASIC系统中跨时钟域的情况如何处理
  3. 所属分类:硬件开发

    • 发布日期:2011-04-14
    • 文件大小:902kb
    • 提供者:fenixzheng
  1. ActionScript开发人员指南中文版

  2. actionscr ipt 3.0开发人员指南中文版,总共67章,955页。学习actionscr ipt不错的书籍。 目录: 目录 第章:使用日期和时间 管理日历日期和时间 控制时间间隔 日期和时间示例:简单模拟时钟 第章:使用字符串 字符串基础知识 创建字符串 length属性 处理字符串中的字符 比较字符串 获取其他对象的字符串表示形式 连接字符串 在字符串中查找子字符串和模式 转换字符串的大小写 字符串示例:ASCII图表 第章:使用数组 数组基础知识 索引数组 关联数组 多维数组 克
  3. 所属分类:Actionscript

    • 发布日期:2012-05-07
    • 文件大小:5mb
    • 提供者:xinxin19881112
  1. 跨时钟域设计.pdf

  2. FPGA跨时钟域设计,深入理解跨时钟域的设计,实际工程经验
  3. 所属分类:硬件开发

    • 发布日期:2019-07-18
    • 文件大小:566kb
    • 提供者:weixin_43431236
  1. 基于FPGA的跨时钟域信号处理同步设计的重要.pdf

  2. 上次提出了一个处于异步时钟域的MCU与FPGA直接通信的实现方式,其实在这之前,特权同学想列举一个异步时钟域中出现的很典型的问
  3. 所属分类:其它

    • 发布日期:2019-09-05
    • 文件大小:199kb
    • 提供者:weixin_38743506
  1. CummingsSNUG2002SJ_FIFO1_rev1_1.pdf

  2. 经典的fifo设计文档,了解fifo的设计原理,跨时钟域技巧,芯片开发者必读
  3. 所属分类:硬件开发

    • 发布日期:2019-10-18
    • 文件大小:137kb
    • 提供者:zlmailbox2000
  1. 跨时钟域设计.pdf

  2. ic设计的一些夸时钟设计指导 Logic circuits having a single clock are the most elementary type of digital design. The reality is that modern digital designs are increasingly sophisticated; having multiple clocks driving different circuits and circuits that must r
  3. 所属分类:其它

    • 发布日期:2020-02-19
    • 文件大小:564kb
    • 提供者:jianzhen9371
  1. Questa_CDC_User_Guide.pdf

  2. 这个文档对IC设计中的跨时钟域处理写的比较详细,对常用的会出现亚稳态的设计都举了一些例子,还是非常不错的,给大家分享一下
  3. 所属分类:嵌入式

    • 发布日期:2020-01-18
    • 文件大小:3mb
    • 提供者:qq_32346451
  1. XDC 约束技巧之时钟篇.pdf

  2. XDC 约束技巧之时钟篇推荐的做法是,由用户来指定这类衍生时钟的名字,其余频率等都由 自动推 导。这样就只需写明 的三个,其余不写即可。如上所示 当然,此类情况下用户也可以选择完全由自己定义衍生时钟,只需补上其余表示频 率相位关系的,包括 等等。需要注意的是,一旦 在 的输出检测到用户自定义的衍生时钟,就会报告一个 提 醒用户这个约束会覆盖工具自动推导出的衍生时钟(例外的情况见文章下半段重叠时钟部 分的描述),用户须保证自己创建的衍生钟的频率等属性正确 用户自定义的衍生时钟 工具不能自动推导出衍
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:930kb
    • 提供者:td345
  1. FPGA入门教程.pdf

  2. 1、数字电路设计入门 2、FPGA简介 3、FPGA开发流程 4、RTL设计 5、Quartus II 设计实例 6、ModelSim和Testbench112时序逻辑电路 时序逻辑电路由时钟的上升沿或下降沿驱动工作,其实真正被时钟沿驱动的是电路中的 触发器( Register),也称为寄存器。触发器的工作原理和参数如下图 Register的原理和参数 T DQ Clk Clk old tsu:建立时间,在时钟有效沿到来之前触发器数据输入应保持稳定的时间,如果建立时 间不够,数据将不能在这个时钟
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:6mb
    • 提供者:smart_devil
  1. 跨时钟域信号同步解决方案.pdf

  2. 该文件主要内容是包括了在FPGA或者数字IC设计中产生的跨时钟域的各种问题,并有详细的解决方案,可以应对面试过程中所包含的知识点。
  3. 所属分类:硬件开发

    • 发布日期:2020-06-25
    • 文件大小:1mb
    • 提供者:XXQ121
  1. 西南交大FPGA慕课核心内容总结文档.pdf

  2. 主要是FIFO,状态机,静态时序分析入门,跨时钟域设计等内容,想要进阶Verilog的可以下载来看。内容来源于对MOOC文档的整理。
  3. 所属分类:互联网

    • 发布日期:2021-01-28
    • 文件大小:2mb
    • 提供者:qq_42235129