您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog_HDL教程

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:4mb
    • 提供者:yanlihui13579
  1. 硬件、软件译码输出实验-嵌入式完整的实验报告

  2. 掌握软、硬件译码原理,利用单片机实现软、硬件译码功能。P1口的高4位即P1.7~P1.4作为输出端口,输出BCD码,LED共阳数码管U42显示P1口的高4位输出,U29 74HC247是共阳七段数码管的译码驱动电路芯片,输入端D、C、B、A输入BCD码000~1001,对应显示字型0~9,其输入端RBI、LT、BI在这里可以悬空。P1口的低4位P1.3~P1.0作为输入端口,输入BCD码,DIP开关SK2作为开关量输入。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-27
    • 文件大小:97kb
    • 提供者:jiaoyang521
  1. 8088微处理器硬件系统设计

  2. 微型计算机控制系统硬件电路是由中央处理器CPU、存储器、I/O(输入/输出)设备及其接口电路组成,微处理器是微型计算机的运算及控制部件,它本身不够独立的工作系统,因而它也不能独立的执行程序。为了软件完全兼容,硬件差别不大,本设计环节的中央处理器采用8088. 而当CPU在正常运行时由于程序的预先安排或内外部事件引起CPU暂行正在运行的程序,我们设计了中断。锁存器采用的是8282 。 存储器是计算机的主要组成部分。它既可以用来储存数据,也可以用以存放计算机的运行程序。为了把给定的代码进行“翻译”
  3. 所属分类:嵌入式

  1. 基于AT89S51模拟多通道压力系

  2. 近年来随着计算机在社会领域的渗透, 单片机的应用正在不断地走向深入,同时带动传统控制检测日新月益更新。在实时检测和自动控制的单片机应用系统中,单片机往往是作为一个核心部件来使用,仅单片机方面知识是不够的,还应根据具体硬件结构,以及针对具体应用对象特点的软件结合,以作完善。 模拟多通道压力系统是利用压力传感器采集当前压力并反映在显示器上,它可以分析压力过量程,并发出报警。并采用电子秤原理可根据输入单价准确的计算出物体的金额。本篇论文讨论了简单的倒计时器的设计与制作 ,对于倒计时器中的四位LED数
  3. 所属分类:硬件开发

    • 发布日期:2010-09-12
    • 文件大小:656kb
    • 提供者:rongyaop
  1. 微机课后题目答案 答案

  2. 微机课后题目答案啊 微机接口技术练习题解 第1章 绪论 1. 计算机分那几类?各有什么特点? 答:传统上分为三类:大型主机、小型机、微型机。大型主机一般为高性能的并行处理系统, 存储容量大,事物处理能力强,可为众多用户提供服务。小型机具有一定的数据处理能力,提供一定用户规模的信息服务,作为部门的信息服务中心。微型机一般指在办公室或家庭的桌面或可移动的计算系统,体积小、价格低、具有工业化标准体系结构,兼容性好。 2. 简述微处理器、微计算机及微计算机系统三个术语的内涵。 答:微处理器是微计算机系
  3. 所属分类:软件测试

    • 发布日期:2011-04-20
    • 文件大小:192kb
    • 提供者:wwwwgg123
  1. 西安理工大学 微机原理课件

  2. 西安理工大学 微机原理课件 顾恒 各章知识要点、小结 第一章 微型计算机系统概述 本章知识要点: • 微型计算机的发展。 • 微型计算机的特点。 • 微型计算机系统的组成。 • 微型计算机的主要性能指标。 本章小结: 本章首先介绍了微型计算机的发展、组成。然后对计算机的结构进行了简单介绍,并介绍了微型计算机的3种不同的总线结构。最后,介绍了计算机的软、硬件的概念,区别和联系以及计算机的主要性能指标。 在学习完本章内容之后,需要掌握如下内容。 • 微型计算机的发展阶段和特点。 • 微型计算机属于
  3. 所属分类:专业指导

    • 发布日期:2011-04-25
    • 文件大小:5mb
    • 提供者:nonlan
  1. 基于FPGA的LDPC码译码器的实现

  2. 低密度奇偶校验码即LDPC码是Gallager于1962年提出的一种性能接近香农限的好码。随着LDPC码被重新提出,LDPC码的优异性能在信息可靠传输中的良好应用前景,又广泛被IT业界、学术界重视起来。LDPC码被应用在光通信、卫星通信、深空通信、第4代移动通信系统、高速与甚高速率数字用户线、光和磁记录系统等。LDPC码已经成为当今信道编码领域最受瞩目的研究热点之一,在更多应用前景下取代Turbo码的趋势已经十分明显。基于LDPC码的良好性能表现,LDPC编码将更多地运用在高速高质量环境下,目
  3. 所属分类:硬件开发

    • 发布日期:2011-06-07
    • 文件大小:3mb
    • 提供者:hf346714895
  1. 组成原理作业1-10章答案(唐朔飞

  2. 第一章 计算机系统概论 1. 什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要? 解:P3 计算机系统:由计算机硬件系统和软件系统组成的综合体。 计算机硬件:指计算机中的电子线路和物理装置。 计算机软件:计算机运行所需的程序及相关资料。 硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。 5. 冯•诺依曼计算机的特点是什么? 解:冯•诺依曼计算机的特点是:P8 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同同等地位存放于存储器内,并可以按
  3. 所属分类:专业指导

    • 发布日期:2011-10-24
    • 文件大小:1mb
    • 提供者:wangyi110cs
  1. 数字时钟毕业设计

  2. 近年来随着计算机在社会领域的渗透和大规模集成电路的发展,单片机的应用正在不断地走向深入,由于它具有功能强,体积小,功耗低,价格便宜,工作可靠,使用方便等特点,因此特别适合于与控制有关的系统,越来越广泛地应用于自动控制,智能化仪器,仪表,数据采集,军工产品以及家用电器等各个领域,单片机往往是作为一个核心部件来使用,在根据具体硬件结构,以及针对具体应用对象特点的软件结合,以作完善。本次做的数字钟是以单片机(AT89C51)为核心,结合相关的元器件(共阴极LED数码显示器、BCD-锁存/7段译码/驱
  3. 所属分类:专业指导

    • 发布日期:2011-11-11
    • 文件大小:460kb
    • 提供者:xyp099
  1. Verilog_HDL教程.pdf

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2012-03-12
    • 文件大小:4mb
    • 提供者:lzj1987
  1. 微机原理实验指导(DMU2010)

  2. 第一部分 系统介绍 3 一、系统特点 3 二、系统概述 3 地址分配 4 硬件实验说明 4 第二部分 基本电路介绍 6 硬件介绍 6 (一)整机介绍 6 (二)硬件资源 6 (三)整机测试 7 (四)单元电路原理及测试 7 1、单脉冲发生器电路 7 2、脉冲产生电路 8 3、开关量输入输出电路 8 4、简单I/O口扩展电路 9 5、CPLD译码电路 10 6、8279键盘、显示电路 10 7、8250串行接口电路 11 8、8255并行接口电路 11 9、8237 DMA传输电路 12 10、
  3. 所属分类:嵌入式

    • 发布日期:2012-06-26
    • 文件大小:2mb
    • 提供者:xu1164048200
  1. EDA课程设计报告(数字电子时钟)

  2. EDA技术在硬件实现方面融合了大规模集成电路制造技术,IC版图设计技术、ASIC测 试与封装技术、FPGA /CPLD编程下载技术、自动检测技术等;EDA技术为现代电子理论和设计的表达与实现提供了可能性。在现代技术的所有领域中,纵观许多得以飞速发展的科学技术,多为计算机辅助设计,而非自动化设计。显然,最早进入设计自动化的技术领域之一是电子技术,这就是为什么电子技术始终处于所有科学技术发展最前列的原因之一。不难理解,EDA技术已不是某一学科的分支,或某种新的技能技术,应该是一门综合性学科。它融合
  3. 所属分类:讲义

    • 发布日期:2017-12-29
    • 文件大小:314kb
    • 提供者:love__remember
  1. DSP技术的发展与应用

  2. 第一章简略地讨论数字信号处理的基本思想及其优越性。第二章介绍世界各大公司DSP处理器的最新发展,以及系统设计工程师们最为关心的如何评价和选择DSP处理器的问题。第三章比较系统地介绍目前在国内外应用最为广泛的TI的TMS320C2000、C5000和C6000系列DSP处理器的硬件和软件结构。第四章讨论DSP的开发环境与工具。第五章至第七章讨论常用的数字信号处理算法及其DSP实现,并讨论DSP系统设计中最常见的A/D和D/A,信号调理,接口,硬件和软件设计、调试等工程问题。第八章以正弦发生器,D
  3. 所属分类:硬件开发

    • 发布日期:2009-02-22
    • 文件大小:18mb
    • 提供者:duankongzhu1
  1. 智能去电控制器的设计

  2. 本项目主要是单片机控制去电电话,即根据主叫所拔的号码,通过检测存储器预设的黑名单或者白名单控制某个电话的能够打出或者禁止,或者控制某一局向号,来确定能否打出。该系统采用了单片机AT89C51作为CPU,它是系统的控制核心。系统同时利用74LS373缓冲器、74LS138译码器、7404反相器、DAC0832 D/A转换器完成对黑白名单的区分和限制。系统的软件采用汇编语言编写,主要由主程序、去电信号产生子程序、黑白名单区分子程序、D/A转换及去电输出子程序组成。在完成硬件设计和软件编制后,对系统
  3. 所属分类:硬件开发

    • 发布日期:2009-03-14
    • 文件大小:3mb
    • 提供者:xuliangchun
  1. 软考中级软件设计师笔记.zip

  2. 软考中级软件设计师学习笔记 World版本 下载后可直接打印作为2020年上半年考试的复习资料用 1.CPU 的功能的功能:程序控制、操作控制、时间控制、数据处理。 2.计算机系统组成示意图计算机系统组成示意图: 3.数据表示数据表示:原码、反码、补码、移码。(0 为正,1 为负) 4.移码移码:如果机器字长为 N,偏移量为 2N-1,则[X]移=2N-1+[X]补(X 为纯整数)。[X]移=1+X(X为纯小数)。 5.IEEE754:符号位(1 位,0 正 1 负)+阶码(8 位,+1
  3. 所属分类:软考等考

    • 发布日期:2020-02-08
    • 文件大小:736kb
    • 提供者:qq_41445580
  1. 基于硬件仲裁和串行总线的多机通信

  2. 多个单片机通过串行总线度串行接口(I2C、SPI)存储芯片可以构成简捷、高效的多主机系统。多主机系统需要解决好共用串行总线的仲裁问题,本文给出利用优先编码器74HCl48和译码器74HCl38实现硬件仲裁的解决方法。与软件实现总线仲裁相比,该方法简单可靠,实时性高,可实现总线的预约功能,适用于由各种不同类型的CPU构成的多机系统,进一步提高多主机系统的性能。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:72kb
    • 提供者:weixin_38636461
  1. RS编译码的硬件解决方案

  2. 差错控制编码技术对改善误码率、提高通信的可靠性具重要作用。RS码既可以纠正随机错误,又可以纠正突发错误,具有很强的纠错能力,在通信系统中应用广泛。由于RS码的译码复杂度高,数字运算量大,常见的硬件及软件译码方案大多不能满足高速率的传输需求,一般适用于10Mbps以下。本文提出的欧氏算法和频谱结构分析相结合的RS硬件解码方案,适用于FPGA单片实现,速率高、延迟小、通用性强、使用灵活。笔者在FPGA芯片上实现了GF(2 8)上符号速率为50Mbps的流式解码方案,最大延时为640ns,参数可以根据
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:363kb
    • 提供者:weixin_38612304
  1. 基于G3-PLC的RS译码器的设计与实现

  2. 针对G3-PLC物理层信道编码的要求,设计了一种RS译码器。为了解决译码过程中有限域乘法器存在的连线复杂、运算速度慢等问题,设计了一种查表运算。采用该查表运算可以快速实现有限域的乘法运算,并且可以简化BerlekampMassey (BM)迭代过程中的求逆运算,使得用传统的BM迭代就可以高效地实现RS译码。结合FPGA平台,利用Verilog硬件描述语言和Vivado软件对译码器进行设计与实现。时序仿真结果与综合结果表明,该译码器资源占用率低,能够在100 MHz系统时钟下进行有效译码。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:256kb
    • 提供者:weixin_38601499
  1. 通信与网络中的RS编译码的一种硬件解决方案

  2. 摘要:提出了基于欧氏算法和频谱分析相结合的RS码硬件编译码方法;利用FPGA芯片实现了GF(2 8)上最高速率为50Mbps、最大延时为640ns的流式译码方案,满足了高速率的RS编译码需求。     关键词:RS码 FPGA 伴随式 关键方程 IDFT 差错控制编码技术对改善误码率、提高通信的可靠性具重要作用。RS码既可以纠正随机错误,又可以纠正突发错误,具有很强的纠错能力,在通信系统中应用广泛。由于RS码的译码复杂度高,数字运算量大,常见的硬件及软件译码方案大多不能满足高速率的传输需求
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:220kb
    • 提供者:weixin_38659646
  1. 硬件仲裁和串行总线的多机通信

  2. 摘要多个单片机通过串行总线度串行接口(I2C、SPI)存储芯片可以构成简捷、高效的多主机系统。多主机系统需要解决好共用串行总线的仲裁问题,本文给出利用优先编码器74HCl48和译码器74HCl38实现硬件仲裁的解决方法。与软件实现总线仲裁相比,该方法简单可靠,实时性高,可实现总线的预约功能,适用于由各种不同类型的CPU构成的多机系统,进一步提高多主机系统的性能。关键词多主机系统串行总线I2CSPI硬件仲裁优先编码器引言   随着单片机技术的发展和单片机芯片价格的下降,利用多个相同类型或不同类型的
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:459kb
    • 提供者:weixin_38717359
« 12 3 4 5 6 »