您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. c++ 面试题 总结

  2. C++面试题 1.是不是一个父类写了一个virtual 函数,如果子类覆盖它的函数不加virtual ,也能实现多态? virtual修饰符会被隐形继承的。 private 也被集成,只事派生类没有访问权限而已 virtual可加可不加 子类的空间里有父类的所有变量(static除外) 同一个函数只存在一个实体(inline除外) 子类覆盖它的函数不加virtual ,也能实现多态。 在子类的空间里,有父类的私有变量。私有变量不能直接访问。 --------------------------
  3. 所属分类:C

    • 发布日期:2009-09-16
    • 文件大小:155kb
    • 提供者:rzvs8275161
  1. Xlinx ISE 9.X FPGA_CPLD设计指南

  2. Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第1页到76页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virtex-
  3. 所属分类:硬件开发

    • 发布日期:2009-11-27
    • 文件大小:18mb
    • 提供者:jiemizhe000
  1. Xlinx ISE 9.X FPGA_CPLD设计指南

  2. Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第77页到140页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virte
  3. 所属分类:硬件开发

    • 发布日期:2009-11-27
    • 文件大小:19mb
    • 提供者:jiemizhe000
  1. ANSA Shellassembly 教程

  2. 本教程详细介绍了如何处理一个由两部分组成的 T 型装配件,从CAD 数据导入ANSA, 到NASTRAN 有限元模型输出。 具体步骤包括: ● 分别读取两个零件的IGES 文件并保存为ANSA 格式 ● 打开一个新的ANSA 数据库并将两个零件组装成装配件 ● 用Part Manager 管理装配件 ● 清理几何体,删除小孔和其他细节 ● 偏移面至中面处 ● 生成关联面 ● 从存在的焊点和新建的焊点处建立连接点 ● 管理连接点,建立依靠网格的焊接单元 ● 用20mm 的单元网格长度生成零件网格
  3. 所属分类:专业指导

    • 发布日期:2011-02-12
    • 文件大小:3mb
    • 提供者:jieligood
  1. 微机课后题目答案 答案

  2. 微机课后题目答案啊 微机接口技术练习题解 第1章 绪论 1. 计算机分那几类?各有什么特点? 答:传统上分为三类:大型主机、小型机、微型机。大型主机一般为高性能的并行处理系统, 存储容量大,事物处理能力强,可为众多用户提供服务。小型机具有一定的数据处理能力,提供一定用户规模的信息服务,作为部门的信息服务中心。微型机一般指在办公室或家庭的桌面或可移动的计算系统,体积小、价格低、具有工业化标准体系结构,兼容性好。 2. 简述微处理器、微计算机及微计算机系统三个术语的内涵。 答:微处理器是微计算机系
  3. 所属分类:软件测试

    • 发布日期:2011-04-20
    • 文件大小:192kb
    • 提供者:wwwwgg123
  1. 【matlab】基于BP算法和遗传算法的自适应噪声抵消器

  2. 一、引言自适应噪声抵消技术是一种能够很好的消除背景噪声影响的信号处理技术,应用自适应噪声抵消技术,可在未知外界干扰源特征,传递途径不断变化,背景噪声和被测对象声波相似的情况下,能够有效地消除外界声源的干扰获得高信噪比的对象信号。 从理论上讲,自适应干扰抵消器是基于自适应滤波原理的一种扩展,简单的说,把自适应滤波器的期望信号输入端改为信号加噪声干扰的原始输入端,而它的输入端改为噪声干扰端,由横向滤波器的参数调节输出以将原始输入中的噪声干扰抵消掉,这时误差输出就是有用信号了。在数字信号采集、处理中
  3. 所属分类:硬件开发

    • 发布日期:2012-12-30
    • 文件大小:2kb
    • 提供者:mmfile
  1. 国家通信工程师(互联网)培训讲义

  2. 第一章 数据通信基础 1.解释数据传输速率所使用的3种不同的定义的主要内容 码元速率:每秒传输的码元数,又称波特率单位为DB,如码元持续时间为T(S),则码元速率为NBD=1/t(s) 数据传信速率:每秒传输二进制码的速率,又称比特率,单位为比特/秒(bit/s) 数据传送速率:单位时间内在数据传输系统中的相应设备之间实际传送的比特,字符或码组平均数,单位为比特/秒,字符/秒或码组/秒 2.常用的信号复用方法有哪些 按时间区分信号的复用方法为时分复用TDM,按空间分为空分复用SDM,按频率或波
  3. 所属分类:软考等考

    • 发布日期:2015-07-09
    • 文件大小:886kb
    • 提供者:njupt1314
  1. MySql基本查询、连接查询、子查询、正则表达查询讲解

  2. 查询数据指从数据库中获取所需要的数据。查询数据是数据库操作中最常用,也是最重要的操作。用户可以根据自己对数据的需求,使用不同的查询方式。通过不同的查询方式,可以获得不同的数据。MySQL中是使用SELECT语句来查询数据的。在这一章中将讲解的内容包括。 1、查询语句的基本语法 2、在单表上查询数据 3、使用聚合函数查询数据 4、多表上联合查询 5、子查询 6、合并查询结果 7、为表和字段取别名 8、使用正则表达式查询 什么是查询? 怎么查的? 数据的准备如下: [sql] view plain
  3. 所属分类:Java

    • 发布日期:2017-08-24
    • 文件大小:619kb
    • 提供者:che10080
  1. 【通信工程师中级】2018年通信中级互联网技术实务真题-解析+答案+最终完整版.pdf

  2. 【通信工程师中级】2018年通信中级互联网技术实务真题-解析+答案+最终完整版.pdf试题二(20分) 阅读下列说明,回答问题1至问题4,请解答填入答题纸的以应栏内。 [说明 图2是一个包括三个子网的网络拓扑,图屮标注了各个设备的P地址、各子网的网络地址和子网掩码, 并示意性给出了路由器R1的路由表。 R1的路由表(未给出默认路由) 日的网络地址子网掩码下一跳 128.30.33.13 子网1 网终地址128.30.33.0 分 H1 子网掩码25.255.255.128 128.30.33.0
  3. 所属分类:其它

    • 发布日期:2019-10-20
    • 文件大小:803kb
    • 提供者:ownskin
  1. VL53L0X中文数据手册.pdf

  2. 文档所有内容均为本人独自翻译,英语水平欠佳,可以会有翻译出现偏差的地方,但是对于通过iic进行操作本芯片,本人已经能通过本翻译档进行成功操作,如有错误,欢迎各位指正谢谢!UM2039 Contents 51.1仅开始测量 15 5.12开始测量且等待数据准各就绪 15 5.1.3开始测量,等待数据准备就绪并报告数据... 52停止一次测量 15 53取待结果 16 5.3.1主机轮询以获得结果状态. 16 532取得测量结果 .16 AP有用的附加功能 n17 61总体时间预算 17 62限制设
  3. 所属分类:硬件开发

    • 发布日期:2019-10-07
    • 文件大小:2mb
    • 提供者:qq_38654238
  1. FPGA入门教程.pdf

  2. 1、数字电路设计入门 2、FPGA简介 3、FPGA开发流程 4、RTL设计 5、Quartus II 设计实例 6、ModelSim和Testbench112时序逻辑电路 时序逻辑电路由时钟的上升沿或下降沿驱动工作,其实真正被时钟沿驱动的是电路中的 触发器( Register),也称为寄存器。触发器的工作原理和参数如下图 Register的原理和参数 T DQ Clk Clk old tsu:建立时间,在时钟有效沿到来之前触发器数据输入应保持稳定的时间,如果建立时 间不够,数据将不能在这个时钟
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:6mb
    • 提供者:smart_devil
  1. Modbus协议中文版【完整版】.pdf

  2. modbus通信协议中文完整书签版,三大部分,第一部分:Modbus 协议,第二部分:Modbus 协议在串行链路上的实现指南,第三部分:Modbus 协议在 TCP/IP 上的实现指南。×××一××× 地址域 功能码 数据 差错校验 图:通用 帧 启动 事务处理的客户机创建 应用数据单元。功能码向服务器指示将执行哪 种操作。 协议建立∫客户机启动的请求格式 用一个字节编码 数据单元的功能码域。有效的码字范围是十进制 为 异常响应保留)。当从客户机向服务器设备发送报文时,功能码域通知服务器执行哪
  3. 所属分类:嵌入式

    • 发布日期:2019-07-12
    • 文件大小:1mb
    • 提供者:u011251940
  1. Modbus协议资料 中文版.pdf

  2. Modbus协议资料 中文版,通俗易懂,是工控学习的第一手资料,新手必备!×××一××× 地址域 功能码 数据 差错校验 图:通用 帧 启动 事务处理的客户机创建 应用数据单元。功能码向服务器指示将执行哪 种操作。 协议建立∫客户机启动的请求格式 用一个字节编码 数据单元的功能码域。有效的码字范围是十进制 为 异常响应保留)。当从客户机向服务器设备发送报文时,功能码域通知服务器执行哪种操作。 向一些功能码加入子功能码来定义多项操作。 从客户机向服务器设备发送的报文数据域包括附加信息,服务器使用这
  3. 所属分类:硬件开发

    • 发布日期:2019-07-03
    • 文件大小:1mb
    • 提供者:qq_21207607
  1. Modbus协议中文版.pdf

  2. Modbus协议中文版【完整版】 Modbus是工业控制中常用的通讯协议,常用于PLC与DCS之间的通讯及其他设备间的通讯×××一×××× 高级数据链路控制 人机界面 因特网工程工作组 输入输出设备 互连网协议 介质访问控制 协议 协议 协议数据单元 可编程逻辑控制器 传输控制协议 背景概要 办议允许在各种网络体系结构内进行简单通信 通信 驱动器 网关 网关 网关 驱动器 驱动器 驱动器 图 网络体系结构的实例 每种设备(、、控制面板、驱动程序、动作控制、输入输岀设备)都能使用 协议来启动远程操
  3. 所属分类:硬件开发

    • 发布日期:2019-03-23
    • 文件大小:1mb
    • 提供者:jinpengqi
  1. EDA/PLD中的输出偏移约束

  2. 输出偏移约束的情况相对输入要简单得多,图1所示是一个输出电路的模型,时钟路径上包含相位调整单元,如DCM。时钟到输出的延时(Clock To Output Delay)指的是从FPGA时钟输入引脚开始,经过相位调整单元到输出寄存器再到数据输出引脚的延时。输出偏移约束即约束这段路径允许的最大时间。UCF例子如下:   图1 输出偏移约束示意  图中的SYS_Clk泌须是FPGA引脚上的时钟, 不能用内部时钟来做输出偏移约束.在Timing Analyzer 中会得到图2所示的报告。其中,灰色
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:177kb
    • 提供者:weixin_38630463
  1. 高功率激光系统空间滤波的离焦容限分析

  2. 在惯性约束聚变高功率激光装置中,严重的低频波前畸变会引起空间滤波的小孔截断,降低光束质量。采用相位调制的离焦波前来分析不同程度的离焦对空间滤波过孔和输出光束质量的影响,得到了空间滤波器对波前离焦的容限。在这种模型下的计算结果表明,球面相位因子入射光聚焦光斑焦点位置的偏移距离与其曲率半径成反比,光束质量随着输入光束曲率半径的绝对值减小而降低。对于等焦距11.8 m、小孔半径角200 μrad的空间滤波器,临界频率处畸变波前的球面相位因子曲率半径绝对值不能小于3.5 km。曲率半径为3 km时,相位
  3. 所属分类:其它

  1. 输出偏移约束

  2. 输出偏移约束的情况相对输入要简单得多,图1所示是一个输出电路的模型,时钟路径上包含相位调整单元,如DCM。时钟到输出的延时(Clock To Output Delay)指的是从FPGA时钟输入引脚开始,经过相位调整单元到输出寄存器再到数据输出引脚的延时。输出偏移约束即约束这段路径允许的时间。UCF例子如下:   图1 输出偏移约束示意  图中的SYS_Clk泌须是FPGA引脚上的时钟, 不能用内部时钟来做输出偏移约束.在Timing Analyzer 中会得到图2所示的。其中,灰色显示的部
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:274kb
    • 提供者:weixin_38535428