您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA 技术实用教程

  2. 目 录 第1 章 概述.......................................................................................................................... 1 1.1 EDA 技术及其发展................................................................................................ 1
  3. 所属分类:硬件开发

    • 发布日期:2009-08-24
    • 文件大小:6mb
    • 提供者:sfhgky
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8mb
    • 提供者:zt839486421
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8mb
    • 提供者:sundyqt
  1. FPGAIP核的设计.pdf

  2. FPGA能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护 升级成本,广泛地应用在电子系统中。随着集成电路向着片上系统 ( S o c)的发 展,需要设计出FPGA I P核用于Soc芯片的设计。     本论文的工作围绕FPGA I P核的设计进行,在F PGA结构设计优化和F PGA I P接口方案设计两方面进行了研究。设计改进了适用于数据通路的FPGA新结 构一 — FDP。设计改进了可编程逻辑单元 ( LC) ;对可编程连线作为 “2层2类” 的层次结构进行组织,进行了改进并
  3. 所属分类:其它

  1. LATTICE开发板原理图测试代码软件使用以及中文资料2.pdf

  2. [原创] LATTICE开发板原理图测试代码软件使用以及中文资料 [复制链接]器件的主要特性 非易失,无限次重构 瞬时上电,数微秒 单片,无外部配置存储器 很高的设计安全性,不能戳取位流 用数毫秒重构基于SRM的逻辑 通过系统配置和JTAG口对SRM和非易失存储器编程 支持非易失存储跽的后台编程 睡眠模式 静态电流减小100倍 TransFR重构 系统正常工作时,可进行现场更新逻辑 大量I/0 -256到2280查找表 73到271个I/(0,有多种封装选择 支持密度迂移 无铅的、符合ROHS标
  3. 所属分类:专业指导

    • 发布日期:2019-08-31
    • 文件大小:446kb
    • 提供者:drjiachen
  1. 基于单片VLSI的边界扫描主控器的设计与实现

  2. 针对边界扫描主控器常规实现方案执行速度慢,与通用处理器配合的专用边界扫描接口芯片仍然是依靠处理器运行边界扫描软件,测试速度不高,设计灵活性受到了接口芯片的限制的问题,提出了一种基于VHDL语言描述、FPGA实现的边界扫描主控器的硬件实现方法,设计了边界扫描主控器的基本结构,完成了主控器的VHDL模块化设计,并通过Quartus II开发平台,对各模块进行时序与功能仿真,实现了边界扫描主控器的单片集成。结果表明:用FPGA实现边界扫描主控器,时序验证方便,测试码加载速度快,修改灵活、系统集成度高,
  3. 所属分类:其它

    • 发布日期:2020-06-23
    • 文件大小:574kb
    • 提供者:weixin_38689824
  1. 边界扫描结构的FPGA实现

  2. 本文利用Altera公司的FPGA和EDA工具MAX+plusⅡ和实现了基本的边界扫描结构电路,利用此设计可以满足数字电路系统可测性设计和在系统配置(In-System Configuration)的要求。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:76kb
    • 提供者:weixin_38637144
  1. 基于USB接口的通用测试仪的设计与实现

  2. 引 言   随着片上系统(SoC,System on Chip)时代的到来,包括复杂可编程逻辑器件(CPLD,Complex ProgrammableLogic Devi(e)和现场可编程门阵列(FPGA,Field Programmable Gate Array)的可编程逻辑器件(具有在系统可再编程的独特优点),应用越来越广泛。这给用于可编程逻辑器件编程的下载电缆提出了更高的要求。   本文研究基于IEEEll49.1标准的USB下载接口电路的设计及实现。针对Altera公司的FPGA器件
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:159kb
    • 提供者:weixin_38590738
  1. 基础电子中的边界扫描测试技术

  2. 扩展到系统级的基础结构是提供单点接入到多扫描链,以支持隔离的诊断能力。这可以用于CPLD和FPGA系统内配置的最佳化,以及编程闪存时存储器读/写周期的最佳化。   它也支持板到板内连测试(用于背投内连失效诊断)到端口连接器引脚级。另一个优点是在产品装运前提供系统测试,这包括固件检验和简化固件更新。   扩展边界扫描到系统级提供执行嵌入式测试结构(即器件级BIST)的基础结构,这可在EPGA、ASIC和SoC中实现。   另外,它提供单点接入能力来支持环境重点测试和精确的引脚级诊断。  
  3. 所属分类:其它

    • 发布日期:2020-11-22
    • 文件大小:158kb
    • 提供者:weixin_38593738
  1. EDA/PLD中的基于CPLD的USB下载电缆设计

  2. 引 言 随着片上系统(SoC,System on Chip)时代的到来,包括复杂可编程逻辑器件(CPLD,Complex ProgrammableLogic Device)和现场可编程门阵列(FPGA,Field Pro-grammable Gate Array)的可编程逻辑器件(具有在系统可再编程的独特优点),应用越来越广泛。这给用于可编程逻辑器件编程的下载电缆提出了更高的要求。 本文研究基于IEEE1149.1标准的U5SB下载接口电路的设计及实现。针对Altera公司的FPGA器件C
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:150kb
    • 提供者:weixin_38603259