您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 在单片机中锁相环功能

  2. 帮助大家更好的理解锁相环的功能锁相环是指一种电路或者模块,它用于在通信的接收机中,其作用是对接收 到的信号进行处理,并从其中提取某个时钟的相位信息。或者说,对于接收 到的信号,仿制一个时钟信号,使得这两个信号从某种角度来看是同步的( 或者说,相干的)。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-14
    • 文件大小:6kb
    • 提供者:greywolfman
  1. 可快速锁定的数字锁相环结构

  2. 用于无线通信的可快速锁定的数字锁相环结构
  3. 所属分类:专业指导

    • 发布日期:2009-07-15
    • 文件大小:567kb
    • 提供者:bloodworld
  1. 基于锁相环CD4046倍频器的设计与实现

  2. 用锁相环实现的频率合成器既有频率稳定度高又有改换频率方便的优点。实现输出频率N倍于输入频率(fo=N•fi),且在一定频率范围内其输出信号的稳定度完全跟踪输入信号。因而在现代通信和嵌入式系统中获得广泛应用。 电源+5V;集成电路芯片4046、74LS191(各一片);输入信号由信号发生器提供;输入信号频率范围10HZ~1kHZ;
  3. 所属分类:嵌入式

    • 发布日期:2010-03-29
    • 文件大小:710kb
    • 提供者:wlp822
  1. 基于Multisim 的锁相环应用电路仿真

  2. 锁相环及其应用电路是“通信电子电路”课程教学中的重点内容。本文设计了基于Multisim 的锁相环应用仿真电路,并将其引入课堂 教学和课后实验。文中首先给出了锁相环的仿真模型,然后构建了由其构成的锁相环调频、鉴频和接收仿真电路,并给出了仿真波形。实践证 明,采用这种方式可以帮助学生对相关内容的理解,并为今后进行系统设计工作打下良好的基础。
  3. 所属分类:嵌入式

    • 发布日期:2010-05-18
    • 文件大小:1mb
    • 提供者:lwjee
  1. 宽频带数字锁相环的设计及基于FPGA的实现

  2. 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。随着集成电路技术的发展,不仅能够制成频率较高的单片集成锁相环路,而且可以把整个系统集成到一个芯片上去。在基于FPGA的通信电路中,可以把全数字锁相环路作为一个功能模块嵌入FPGA中,构成片内锁相环。
  3. 所属分类:硬件开发

    • 发布日期:2010-09-20
    • 文件大小:350kb
    • 提供者:AAA12505
  1. 软件锁相环的设计与仿真

  2. 近年来数字通信便得越来越重要,甚至在传统的模拟领域如电话、收音机和电视机中也是如此。因为只要有数字数据传输,同步就是一个极其重要的任务,所以锁相环和相关电路或得了广泛的应用。如今,锁相环路正朝着数字化、功能化、系列化的方向发展,目前已有各种不同性能,不同频段,通用或专用的单片机成锁相环路系列产品,其应用范围越来越宽,在雷达、制导、导航、遥控、仪器、计算机领域都有不同应用。 锁相环路分为模拟锁相环和数字锁相环两大类,数字锁相环路是从20世纪60年代开始发展起来的。目前已成为全数字相干通信、跟踪接
  3. 所属分类:专业指导

    • 发布日期:2011-05-29
    • 文件大小:299kb
    • 提供者:b07022533
  1. 锁相环CD4046应用手册

  2. 基于TI公司生产的锁相环CD4046,可用于通信、信号处理等领域,功能强大。
  3. 所属分类:电信

    • 发布日期:2011-08-28
    • 文件大小:326kb
    • 提供者:xz1101427756
  1. 锁相环设计仿真与应用第六版(英文)

  2. Best仍然是最好的。Roland E.Best博士这本经典参考书《锁相环设计、仿真与应用》也许是世界上使用最为广泛的PLL的参考书。如今,第5版终于面世了,本书系统地讲述了基本的锁相环理论、电路模块和锁相环系统结构以及详细的设计过程。包括锁相环的概况,混合信号锁相环,锁相环频率综合器,高阶锁相环路,混合信号频率综合器的计算机辅助设计和模拟,全数字锁相环,全数字锁相环的计算机辅助设计和仿真,软件锁相环,锁相环在通信中的应用,最先进的商业化集成锁相环,锁相环的参数测试等,涉及到控制理论,通信理论
  3. 所属分类:硬件开发

    • 发布日期:2012-03-25
    • 文件大小:10mb
    • 提供者:naughtywl
  1. 锁相环 通信

  2. 英文通信系统,与锁相环相关,数字化接收机
  3. 所属分类:专业指导

    • 发布日期:2014-06-06
    • 文件大小:6mb
    • 提供者:jackwangjin
  1. 锁相环是指一种电路或者模块,它用于在通信的接收机中

  2. 锁相环是指一种电路或者模块,它用于在通信的接收机中,其作用是对接收到的信号进行处理,并从其中提取某个时钟的相位信息。
  3. 所属分类:专业指导

    • 发布日期:2008-10-20
    • 文件大小:3kb
    • 提供者:ggboy13
  1. 锁相环(PLL)电路

  2. 锁相环(PLL)电路 通信电路设计 射频模块设计 无线通信
  3. 所属分类:其它

    • 发布日期:2015-03-31
    • 文件大小:15mb
    • 提供者:litang981218
  1. FPGA内全数字延时锁相环的设计

  2. 现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:2mb
    • 提供者:drjiachen
  1. 应用于无线通信的全数字锁相环技术

  2. 本文从模拟锁相环、数字锁相环的理论出发,例举各类应用案例帮助读者吸收锁相环技术。
  3. 所属分类:硬件开发

    • 发布日期:2018-05-15
    • 文件大小:4mb
    • 提供者:glace12123
  1. QPSK与BPSK的锁相环仿真源码

  2. 自己编写的模拟鉴相器锁相环思路,希望可以帮助大家学习通信系统里的锁相环。
  3. 所属分类:C

  1. 数字锁相环参数设置

  2. 通信系统数字锁相环的参数化设置一直是比较困难的事,利用数字环路和模拟环路实现参数化设置
  3. 所属分类:专业指导

    • 发布日期:2018-10-29
    • 文件大小:194kb
    • 提供者:qq_16766451
  1. 锁相环频率合成器的实现及应用

  2. 介绍了锁相环频率合成器的构成模型及工作原理;结合其在矿井中频无线通信系统中的应用,提出了用单片机控制实现自动频道选择的方法。锁相环频率合成器的应用使得无线终端可在不同基站之间快速漫游切换,具有频率分辨率高、频率转换时间短、转换时信号相位连续等优点。
  3. 所属分类:其它

    • 发布日期:2020-05-02
    • 文件大小:409kb
    • 提供者:weixin_38721565
  1. 锁相环基本工作原理、技术简介

  2. 锁相环是一种控制晶振使其相对于参考信号保持恒定相位的电路,在数字通信系统中使用比较广泛,本文详细介绍了锁相环的基本原理。
  3. 所属分类:电子商务

    • 发布日期:2011-08-31
    • 文件大小:431kb
    • 提供者:ciershilei
  1. 各种电源管理要求的基本锁相环,如何影响相位噪声

  2. 锁相环(PLL)是现代通信系统的基本构建模块PLLs 通常用在无线电接收机或发射机中,主要提供"本振"(LO)功能;也可用于时钟信号分配和降噪,而且越来越多地用作高采样速率模数或数模转换的时钟源。
  3. 所属分类:其它

    • 发布日期:2020-07-12
    • 文件大小:643kb
    • 提供者:weixin_38744153
  1. 用于高频接收器和发射器的锁相环-第二部分

  2. 本系列文章的第一部分介绍了关于锁相环(PLL)的基本概念,说明了PLL架构和工作原理,同时以一个例子说明了PLL在通信系统中的用途。在第二部分中,我们将侧重于详细考察与PLL相关的两个关键技术规格:相位噪声和参考杂散。导致相位噪声和参考杂散的原因是什么,如何将其影响降至最低?讨论将涉及测量技术以及这些误差对系统性能的影响。我们还将考虑输出漏电流,举例说明其在开环调制方案中的重要意义。
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:116kb
    • 提供者:weixin_38600460
  1. 用于高频接收器和发射器的锁相环-第三部分

  2. 本系列第一部分介绍了锁相环(PLL),说明了其基本架构和工作原理。 另外举例说明了PLL在通信系统中的用途。 在第二部分中,我们详细考察了相位噪声、参考杂散、输出漏电流等关键性能规格,还考虑了它们对系统性能的影响。 在本部分中,我们将考察PLL频率合成器的主要构建模块。 我们还将比较整数N和小数N架构。 最后将总结市场上现有的VCO,同时列出ADI的现有频率合成器系列。
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:96kb
    • 提供者:weixin_38620314
« 12 3 4 5 6 7 8 9 10 ... 20 »