您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 开放式CPU实验代码 控制器、时钟等

  2. 所有的实验代码,包括存储器、通用寄存器组、时钟、硬布线控制器、微程序控制器、alu等
  3. 所属分类:专业指导

    • 发布日期:2009-11-24
    • 文件大小:3mb
    • 提供者:xxhuya
  1. 开放式CPU设计 实验程序 实验CPU:通用寄存器组

  2. 开放式CPU设计 实验程序 实验CPU:通用寄存器组 所有程序均编译测试通过 请放心下载
  3. 所属分类:专业指导

    • 发布日期:2009-12-02
    • 文件大小:278kb
    • 提供者:w405924507
  1. 组成原理 数据通路实验

  2. 数据通路组成实验 一、实验目的 (1)将双端口通用寄存器组和双端口存储器模块联机; (2)进一步熟悉计算机的数据通路; (3)掌握数字逻辑电路中故障的一般规律,以及排除故障的一般原则和方法; (4)锻炼分析问题与解决问题的能力,在出现故障的情况下,独立分析故障现象,并排除故障。 二、实验电路
  3. 所属分类:专业指导

    • 发布日期:2009-12-15
    • 文件大小:45kb
    • 提供者:wuliagan
  1. C语言通用范例开发金典

  2. 第1章 数据结构. 1 1.1 数组和字符串 2 1.1.1 一维数组的倒置 2 范例1-1 一维数组的倒置 2 ∷相关函数:fun函数 1.1.2 一维数组应用 3 范例1-2 一维数组应用 3 1.1.3 一维数组的高级应用 5 范例1-3 一维数组的高级应用 5 1.1.4 显示杨辉三角 7 范例1-4 显示杨辉三角 7 ∷相关函数:c函数 8 1.1.5 魔方阵 9 范例1-5 魔方阵 9 1.1.6 三维数组的表示 14 范例1-6 三维数组的表示 14 ∷相关函数:InitArra
  3. 所属分类:iOS

    • 发布日期:2009-12-17
    • 文件大小:4mb
    • 提供者:xqq524148626
  1. VHDL 通用寄存器组

  2. VHDL quartus VHDL 通用寄存器组
  3. 所属分类:其它

    • 发布日期:2010-04-17
    • 文件大小:347kb
    • 提供者:mdl0012
  1. 微型计算机技术及应用(第3版)习题答案——戴梅萼,史嘉权

  2. 第一章 微型计算机概述 1.1 微处理器、微型计算机和微型计算机系统三者之间有什么不同? 答:① 微处理器是微型计算机的核心,是微型计算机的一部分。它是集成在一块芯片上的CPU,由运算器和控制器组成。 ② 微型计算机包括微处理器、存储器、I/O接口和系统总线,是微型计算机系统的主体。 ③ 微型计算机系统包括微型计算机、外设及系统软件三部分。 1.2 CPU在内部结构上由哪几部分组成?CPU应具备哪些主要功能? 答:1.CPU在内部结构上由以下几部分组成: ① 算术逻辑部件(ALU); ② 累加
  3. 所属分类:嵌入式

    • 发布日期:2010-04-21
    • 文件大小:306kb
    • 提供者:ewanguan
  1. 计算机组成运算器相关课件

  2. 第一个组成部分是算逻运算部件ALU, 能完成 3 种算术运算和5 种逻辑运算功能 第二个组成部分是通用寄存器组由16个寄存器构成,并通过A口与B口地址选择被读的寄存器,B口地址还用于 指定写入寄存器通过B口地址、A口地址读出的数据将送到B、 A锁存器,要写入寄存器的数据由一个多路选择器送来。 第三个组成部分是乘商寄存器Q 它能对自己的内容完成左右移位 功能,其输出可以送往ALU,并 可接收ALU的输出结果。 第四个组成部分是 多路选通门
  3. 所属分类:专业指导

    • 发布日期:2010-09-28
    • 文件大小:2mb
    • 提供者:zjjee
  1. 微机原理与接口技术杭州电子科技大学自动化学院

  2. 微机原理与接口技术杭州电子科技大学自动化学院 微处理器只是一个中央处理器(CPU),由算术逻辑部件(ALU),累加器和通用寄存器组,程序计数器,时序和控制逻辑部件,内部总线等组成。微处理器不能构成独立工作的系统,也不能独立执行程序,必须配上存储器,外部输入、输出接口构成一台微型计算机方能工作。
  3. 所属分类:专业指导

    • 发布日期:2010-10-18
    • 文件大小:6mb
    • 提供者:liyafei2046
  1. 设计一个通用寄存器组,16位的寄存器。(含报告)

  2. 设计一个通用寄存器组,满足以下要求: ①通用寄存器组中有4个16位的寄存器。 ②当复位信号reset=0时,将通用寄存器组中的4个寄存器清零。 ③通用寄存器组中有1个写入端口,当DRWr=1时,在时钟clk的上升沿将数据总线上的数据写入DR[1..0]指定的寄存器。 ④通用寄存器组中有两个读出端口,由控制信IDC控制,分别对应算术逻辑单元的A口和B口。IDC=0选择目的操作数;IDC=1选择源操作数。 ⑤设计要求层次设计。底层的设计实体有3个:通用寄存器组数据输入模块包括4个16位寄存器,具有
  3. 所属分类:专业指导

    • 发布日期:2011-01-09
    • 文件大小:525kb
    • 提供者:jj070728
  1. 计算机系统结构试题题目答案一应俱全

  2. 一、单项选择题(本大题共 10 小题,每小题 1 分,共 10 分) 单项选择题 本大题共 小题, 1.计算机系列化的优点不包括( ) . A.有利于计算机的升级换代 B.便于组成多机系统和网络 C.同一系列内的软件一定是向下兼容的 D.在使用共同系统软件的基础上解决程序的兼容性 2.计算机的结构与组成不包括( . ) A.操作系统 B.硬联逻辑 C.微程序控制 D.所有硬件和固件的功能 3.在流水线系统结构中,取指令、执行等操作是( A.顺序 B.转移 C.中断 ) D.重叠 4.重叠机器局
  3. 所属分类:专业指导

  1. 微型计算机技术及应用习题答案

  2. 1.1 微处理器、微型计算机和微型计算机系统三者之间有什么不同? 答:① 微处理器是微型计算机的核心,是微型计算机的一部分。它是集成在一块芯片上的CPU,由运算器和控制器组成。 ② 微型计算机包括微处理器、存储器、I/O接口和系统总线,是微型计算机系统的主体。 ③ 微型计算机系统包括微型计算机、外设及系统软件三部分。 1.2 CPU在内部结构上由哪几部分组成?CPU应具备哪些主要功能? 答:1.CPU在内部结构上由以下几部分组成: ① 算术逻辑部件(ALU); ② 累加器和通用寄存器组; ③
  3. 所属分类:嵌入式

    • 发布日期:2011-10-16
    • 文件大小:893kb
    • 提供者:fengxin1314
  1. 通用寄存器组设计(VHDL)

  2. 按照题目要求设计一个通用寄存器组的逻辑,决定外部的端口(名称、有效电平)和内部各元件的连接,画出系统框图和逻辑图,设计仿真数据,用VHDL编程和仿真。 1.16位寄存器 功能要求:同步并行置数,异步复位(清零),三态输出,片选信号,读/写控制。 2.地址译码器 功能要求:3-8译码器。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-01
    • 文件大小:419kb
    • 提供者:ui_shero
  1. 通用寄存器组

  2. 寄存器组由8个16位寄存器以及一个3——8线译码器构成
  3. 所属分类:硬件开发

    • 发布日期:2012-10-09
    • 文件大小:964byte
    • 提供者:jj0513
  1. 通用寄存器组

  2. 通用寄存器组,完成对输入字符的存储并输出
  3. 所属分类:其它

    • 发布日期:2012-10-31
    • 文件大小:5kb
    • 提供者:manchenhaiye
  1. 计算机组成实验报告

  2. 计算机组成的4个实验报告 实验一 编码实验:HAMMING码 实验二 编码实验:CRC码 实验三 编码实验:BCD码的加法 实验四 运算部件实验:移位器 实验五 运算部件实验:并行乘法器 实验六 运算部件实验:并行除法器实验 实验七 时序部件实验 实验八 通用寄存器组实验
  3. 所属分类:专业指导

    • 发布日期:2013-07-11
    • 文件大小:1mb
    • 提供者:zxcvbnm_w
  1. CPU实验 通用寄存器组加实验报告

  2. 开放式CPU实验 通用寄存器组实验代码加实验报告
  3. 所属分类:硬件开发

    • 发布日期:2013-12-25
    • 文件大小:276kb
    • 提供者:u011368119
  1. 寄存器组实验报告

  2. 原创的通用寄存器组实验报告,附有代码的哦
  3. 所属分类:讲义

    • 发布日期:2014-06-21
    • 文件大小:91kb
    • 提供者:baidu_16742337
  1. 东北大学计算机组成原理实验之通用寄存器组实现.docx

  2. 东北大学软件学院,计算机组成原理实验--通用寄存器的实现。
  3. 所属分类:专业指导

    • 发布日期:2018-12-10
    • 文件大小:88kb
    • 提供者:weixin_43868356
  1. 嵌入式系统/ARM技术中的Thumb状态下的寄存器

  2. Thumb状态下的寄存器集是ARM状态下寄存器集的一个子集,程序可以直接访问8个通用寄存器(R7~R0)、程序计数器(PC)、堆栈指针(SP)、链接寄存器(LR)和CPSR。同时,在每一种特权模式下都有一组SP、I-R和SPSR。   图1说明了Thumb状态下的寄存器组织。   在Thumb状态下,高位寄存器R8~R15并不是标准寄存器集的一部分,但可使用汇编语言程序受限制地访问这些寄存器,将其用作快速的暂存器。使用带特殊变量的MOV指令,数据可以在低位寄存器和高位寄存器之间进行传送;高位
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:164kb
    • 提供者:weixin_38506103
  1. 嵌入式系统/ARM技术中的通用处理器的基本结构

  2. 所有的处理器(CPU)都包含如下3个最基本的部分。   (1) 算术逻辑单元(ALU):在其中完成数据处理任务,如加、减、乘、除、布尔运算及移位处理等。   (2) 寄存器组(Register File):由通用寄存器组成,为ALU的操作数提供缓存和数据处理结果,缓存指令或输入/输出数据等。   (3) 控制单元(Control Unit):包含复位逻辑、读/写控制、中断处理、程序计数器、指令译码和寄存及条件码寄存器等。   基本和简单的处理器结构如图1所示。   图1 基本和简单
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:126kb
    • 提供者:weixin_38641150
« 12 3 4 5 6 7 8 9 10 »