您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. SDH自愈环理论基础

  2. SDH信号的帧结构和复用步骤 开销和指针 SDH设备的逻辑组成 SDH网络结构和网络保护机理............
  3. 所属分类:网络基础

    • 发布日期:2009-05-22
    • 文件大小:1mb
    • 提供者:gxgxy98
  1. 移位寄存器逻辑功能和扭环计数器原理

  2. 掌握中规模集成移位寄存器74LS194的逻辑功能及测试方法。 用74LS194设计任意模值的扭环计数器的方法
  3. 所属分类:专业指导

    • 发布日期:2010-06-14
    • 文件大小:569kb
    • 提供者:miaojianxin1990
  1. 基于FPGA的全数字锁相环设计

  2. 介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细叙述了其工作和设计思想,必用可编程逻辑器件fpga于以实现。
  3. 所属分类:硬件开发

    • 发布日期:2011-01-10
    • 文件大小:291kb
    • 提供者:teliduxing1029
  1. 敢死队问题课程设计(约瑟夫环问题的应用)

  2. 程序中的数据分别采用三种不同的方式解决同一个问题,分别是循环单链表储存结构、线性表储存结构、循环队列储存结构。 循环单链表是单链表的另一种形式,其结构特点链表中最后一个结点的指针域不再是结束标记,而是指向整个链表的第一个结点,从而使链表形成一个环。和单链表相同,循环链表也有带头结点结构和不带头结点结构两种,带头结点的循环单链表实现插入和删除操作较为方便。 线性表是最基本、最简单、也是最常用的一种数据结构。线性表中数据元素之间的关系是一对一的关系,即除了第一个和最后一个数据元素之外,其它数据元素
  3. 所属分类:C++

    • 发布日期:2011-06-14
    • 文件大小:144kb
    • 提供者:flqjim
  1. 基于环的PNC可逆级联算法

  2. 可逆逻辑中基于PNC门的级联优化算法,适用于3输入3输出的可逆网络的仿真和优化
  3. 所属分类:C++

    • 发布日期:2012-10-12
    • 文件大小:32kb
    • 提供者:lucangang
  1. 非常简洁的约瑟夫环源码!观影学习!

  2. 最简单的实现约瑟夫环问题!代码简洁,逻辑清晰!
  3. 所属分类:C

    • 发布日期:2013-03-27
    • 文件大小:522byte
    • 提供者:u010061662
  1. 五色环电阻的识别方法和口诀

  2. 五色环电阻的识色环电阻的识别方法不是随便规定的,这个方法是科学的、严谨的,非常值得一学。同学们今后会知道,它实际上是数学方法的演绎和变通;它和10的整数幂、乘方的指数具有密切的逻辑关系;它是国际上通用的科学计数法的“色彩化”。因此,同学们今后深入学习下去,你一定会体会到,这个方法既是十分美妙,又是十分 巧妙!别方法
  3. 所属分类:专业指导

    • 发布日期:2008-10-24
    • 文件大小:30kb
    • 提供者:wx1208
  1. 基于PI算法的单电压环SPWM逆变simulink仿真

  2. 对于初学者理清闭环PI逆变的算法来讲,这是一个很有帮助资源,本资源简单,逻辑清晰,帮助你理解一个闭环的逆变是如何实现的。
  3. 所属分类:其它

    • 发布日期:2014-12-20
    • 文件大小:51kb
    • 提供者:qinqing1038
  1. 数字逻辑实验报告

  2. 一位全加器(综合验证性) 一位8421BCD码转换成余3码(综合设计性)三位纽环计数器(综合设计性) 四位二进制数左移、右移同步时序逻辑电路(综合设计性)
  3. 所属分类:硬件开发

    • 发布日期:2017-12-30
    • 文件大小:6mb
    • 提供者:chu1024
  1. FPGA内全数字延时锁相环的设计

  2. 现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:2mb
    • 提供者:drjiachen
  1. 车载CAN网络中直接NM逻辑环的实现

  2. 为实时监控车载网络中的节点,在使用控制器区域网络(CAN)总线的车载网络中,设计并实现一种基于 OSEK/VDX 规范直接网络管理(NM)的车载 NM 系统。由车载网关通过 CAN 总线收集各网络节点的故障信息,通过 IPv6 无线网络上传至远程故障诊断服务器,并将得到的故障处理信息下发至有关节点,实现车载 CAN 网络与远程故障诊断服务器的信息交互。测试结果表明,各网络节点上线后能快速建立稳定的逻辑环通信,并为远程故障诊断提供操作平台
  3. 所属分类:硬件开发

    • 发布日期:2018-02-01
    • 文件大小:286kb
    • 提供者:liuyaoyang2
  1. 基于直流电机的 DSP 双闭环控制系统代码

  2. 基于直流电机的 DSP 双闭环控制系统代码,使用过的一些代码资料,尽管有些编程相关的逻辑规则有些问题,但是作为参考与提升,这是有意义的!
  3. 所属分类:硬件开发

    • 发布日期:2018-02-23
    • 文件大小:355kb
    • 提供者:bustlle
  1. 基于闭环光补偿的运输胶带撕裂检测系统

  2. 提出基于闭环曝光光补偿驱动的胶带撕裂检测系统,首先从CCD传感器光子流理论角度对照度与噪声关系进行模型拟合,并建立了时间质量评价指标,通过对比确定了采用的照度标准及算法,然后对检测系统从传感、量化、控制3个子组件进行构建,详细分析自适应光补偿驱动器的设计原理,而后分别对系统控制逻辑与撕裂图像Curvelet增强、分割、横向像素积分进行分析。试验结果表明,所用方法能够明显提高撕裂检测准确度及稳定度,可有效应用于煤矿运输胶带的纵向撕裂检测。
  3. 所属分类:其它

    • 发布日期:2020-05-10
    • 文件大小:209kb
    • 提供者:weixin_38555616
  1. 一种基于FPGA的三相锁相环设计方法

  2. 一种基于FPGA的三相锁相环设计方法,汪志勇,舒泽亮,提出了一种可编程逻辑门阵列(FPGA)实现锁相环的设计方法。介绍了包括鉴相器(PD)、环路滤波器(Loop Filter)和压控振荡器(VCO)等在内的锁相�
  3. 所属分类:其它

    • 发布日期:2020-01-10
    • 文件大小:542kb
    • 提供者:weixin_38727798
  1. 津巴布韦马绍纳兰东部省Seke和Goromonzi地区自愿男性包皮环切计划的比较评估,2017年

  2. 背景:2009年,津巴布韦将自愿性男性包皮环切术(VMMC)纳入了一系列措施,以在2030年前消除艾滋病毒的传播。塞克地区和Goromonzi地区同时开始实施VMMC。 这些地区的人口,地理位置和支持程度可比,但表现却各不相同。 累计(2009-2016年)Seke达到了83%,而Goromonzi达到了设定的包皮环切目标的15%。 我们比较了两个地区的VMMC计划的效果。 方法:在逻辑框架上进行了过程评估。 采访者管理的问卷和清单被用来收集数据。 Epi info7用于生成频率和比例。 结果:
  3. 所属分类:其它

    • 发布日期:2020-06-03
    • 文件大小:494kb
    • 提供者:weixin_38645373
  1. 基于闭环供应链的煤炭物料需求计划逻辑模型

  2. 煤炭生产物资浪费巨大,传统的MRP模式难以有效解决存在的问题。通过对煤炭物料需求计划特殊性的分析,从煤炭企业内部闭环供应链的角度,提出了煤炭物料需求计划的模型。
  3. 所属分类:其它

    • 发布日期:2020-06-21
    • 文件大小:346kb
    • 提供者:weixin_38707826
  1. Android中自定义View实现圆环等待及相关的音量调节效果

  2. 主要介绍了Android中自定义View实现圆环等待及相关的音量调节效果,逻辑非常简单,或许绘图方面更加繁琐XD 需要的朋友可以参考下
  3. 所属分类:其它

    • 发布日期:2020-09-02
    • 文件大小:219kb
    • 提供者:weixin_38623442
  1. 42_ZYNQ7020开发板Vivado配置IP核生成5路PLL(锁相环)

  2. MIO是固定管脚的,属于PS,使用时不消耗PL资源;EMIO通过PL扩展,使用时需要分配管脚,使用时消耗PL管脚资源;AXI_GPIO是封装好的IP核,PS通过M_AXI_GPIO接口控制PL部分实现IO,使用时消耗管脚资源和逻辑资源。 使用的板子是zc702
  3. 所属分类:网络攻防

    • 发布日期:2020-09-09
    • 文件大小:943kb
    • 提供者:weixin_39193953
  1. 功率硬件在环双馈风机仿真系统

  2. 基于模型设计开发的理念设计了功率硬件在环双馈风机仿真系统。该仿真系统由上位机、转速采集卡、变频器、异步电机硬件在环仿真实际风机,双馈电机采用模块式背靠背双PWM变流器控制。变流器采用双控制器控制,NI通用控制器进行PWM驱动控制,TI-28335 DSP辅助控制,NI控制器的程序由Simulink模型直接生成,辅助控制器运行普通控制算法、逻辑、软件保护,可根据实验需求配置两者的输出控制量。该系统能够完成各种复杂工况的研究,可以由Simulink模型直接生成控制器运行代码,能够快速实现变流器的复杂
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:702kb
    • 提供者:weixin_38628926
  1. 一种基于可变相位累加器的全数字锁相环

  2. 提出了一种具有可变相位累加器电路结构的新型全数字锁相环。采用EDA技术完成了对该系统的设计,利用ModelSim软件对所设计的电路进行了系统仿真实验,并进行了硬件实验验证。实验结果表明,含有可变相位累加器构成的全数字锁相环可拓展系统环路的锁相范围,提高锁相频率,降低系统总功耗,并且不会增加FPGA芯片内部的逻辑资源。由于该锁相环内部信号的传递是并行传输,故可大大提高系统的锁相速度。该锁相环能够作为功能模块嵌入进电子系统芯片中,可广泛应用于通信、电子测量和自动控制等领域。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:334kb
    • 提供者:weixin_38637983
« 12 3 4 5 6 7 8 9 10 ... 27 »