点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 逻辑电路-源码
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
温度传感器(Verilog数字逻辑电路课程设计)
包含 ①电路图 ②完整源码(顶层模块, 计数器, 获取温度, 从获得的温度数值中提取要显示的各位数字, 译码并显示) ③答辩题
所属分类:
讲义
发布日期:2020-12-18
文件大小:72kb
提供者:
qq_45957397
数字密码锁设计--源码(可以在vivado上运行,在FGPA上跑)
hit数字逻辑电路设计(大作业)
所属分类:
硬件开发
发布日期:2020-12-20
文件大小:5kb
提供者:
m0_50906780
gemstone-源码
宝石 Gemstone是下一代硬件生成器基础结构。 这是从Verilog或基于文本的生成器迈出的一步。 主要思想是在软件中对硬件组件进行建模,并公开清晰且经过深思熟虑的API来修改硬件组件(软件中面向对象的编程)。 我们还通过引入传递的概念来借鉴编译器设计,传递的概念可以组成以执行硬件设计的结构化转换。 作为面向对象模型的必然结果,我们的系统还可以早期考虑逻辑(RTL)设计之外的各个方面(例如,物理设计辅助材料,验证)。 宝石有两个主要方面:首先是核心的发电机基础架构,设计人员可以利用这些基础
所属分类:
其它
发布日期:2021-03-25
文件大小:53kb
提供者:
weixin_42113552
Five-Bit-Adder:EE SEM 1项目-源码
EE SEM 1项目 该项目的目的是使用逻辑门构造一个5位全加法器的数字电路。 这是有关二进制加法器的简要说明。 主要有两种类型的加法器:半加法器和全加法器。 在Half加法器中,我们可以将2位二进制数相加,但不能在Half Adder中将进位位与两个二进制数相加。 但是在全加器电路中,我们可以将进位与两个二进制数字相加。 我们还可以通过级联完整的加法器电路来添加多位二进制数。 全加法器电路: 因此,我们知道半加法器电路的主要缺点是我们没有提供“进位”位进行加法的范围。 如果是全加法器结构
所属分类:
其它
发布日期:2021-03-22
文件大小:396kb
提供者:
weixin_42137022
Juice.jl:适用于逻辑和概率人工智能电路的Juice软件包-源码
电路类型 建置状态 文献资料 逻辑 概率论 果汁 Julia巡回赛肉馅卷饼: 有关自述文件和文档,请参阅上面链接的子包。
所属分类:
其它
发布日期:2021-03-19
文件大小:8kb
提供者:
weixin_42110533
DigitalCircuitSimulator:WebDesktop(PC)模拟器,用于在布尔代数中创建逻辑电路,其仿真以及许多不同的操作-源码
数字电路模拟器 Web /桌面(PC)模拟器,用于在布尔代数中创建逻辑电路,它们的模拟以及许多不同的运算。 软件功能 注意:这是此软件的初始计划,以后可能会添加许多其他功能。 创建逻辑电路-用户可以在许多标准逻辑门之间进行选择,也可以在自己创建的电路之间进行选择并将其连接到主面板中。 模拟-可以测试(模拟)用户制作的数字电路。 用户将从电路的所有部分获得有关逻辑状态的信息。 黑匣子功能-此功能允许用户创建自己的“标准”电路,以后可将其用作单个元素。 逻辑转换: 将逻辑功能转换为逻辑电路
所属分类:
其它
发布日期:2021-03-16
文件大小:544kb
提供者:
weixin_42133329
Logic-Circuit:逻辑电路课程-源码
逻辑电路 逻辑电路课程
所属分类:
其它
发布日期:2021-03-11
文件大小:132mb
提供者:
weixin_42101237
circuify:Circuify-Logic Circuit Visualizer是免费的开放源代码工具,用于构建和可视化逻辑电路-源码
Circuify-逻辑电路可视化器 Circuify-Logic Circuit Visualizer是免费的开放源代码工具,用于构建和可视化逻辑电路。 专为2020年夏季秋季的 SWE项目竞赛而制作 特征: 通过直观易用的用户界面设计逻辑电路 各种不同的逻辑门,输入,输出... 支持制作定制集成电路,以简化项目组织和无限的创造可能性 还有更多探索... 展示视频: : 视觉效果: 更多GIF 使用的技术: 由StefanJovanović制造! 推特: : Reddit: :
所属分类:
其它
发布日期:2021-03-09
文件大小:7mb
提供者:
weixin_42117037
wired-logic-rs:有线逻辑-在浏览器中运行的基于像素的数字电路模拟器-源码
基于像素的数字电路模拟器,现在由Rust和WebAssembly提供支持。 受启发。 它是如何工作的? : 它会扫描图像,将其转换为电线,电源和晶体管的集合,并在不重复模拟状态的情况下对其进行模拟。 然后将模拟渲染为动画gif图像。 规则 描述 例子 导线是调色板中颜色从索引1到7的所有像素。 电线内的2x2像素正方形将使电线成为电源。 电线可以通过在交叉的中间戳一个洞来相互交叉。 通过绘制任意旋转的T形来创建晶体管,您猜对了,在其交叉的中间戳一个洞。 如果晶体管的基极被充电,它将阻止
所属分类:
其它
发布日期:2021-03-08
文件大小:140kb
提供者:
weixin_42131628
Logic_Design_Lab-源码
逻辑设计实验室项目 此回购包含我的逻辑电路实验室项目每个会议的项目将被推送到这里我们将使用的工具是: ISE :对verilog进行编码 Proteus :用于制作原理图电路 注意:前三个项目将由Proteus完成,其他项目将由ISE完成注意:完成10个项目后,我们还有一个最终项目,其中包括2个faze(7个模块)
所属分类:
其它
发布日期:2021-03-03
文件大小:216kb
提供者:
weixin_42172572
逻辑电路-源码
逻辑电路 核因子 :: =()* :: = “;” :: = (“ =” ) :: = ( )* :: =()* :: = | | “(” “)” :: =和| 或| 异或 :: = 1 | 0 :: =不 :: = [az]
所属分类:
其它
发布日期:2021-03-02
文件大小:18kb
提供者:
weixin_42160425
LpLc:学习和练习逻辑电路-源码
LpLc:学习和练习逻辑电路
所属分类:
其它
发布日期:2021-02-27
文件大小:8mb
提供者:
weixin_42099942
StaticTimingAnalyzer:用Python实现的逻辑电路静态时序分析器(2018)-源码
静态时序分析器 用Python实现的逻辑电路静态时序分析器 :electric_plug: :high_voltage: (2018) 该分析器实现了几个部分,并输出HTML files 。 它在从Verilog & C创建的自定义设计获得的门级网表上起作用。 使用SCL JSON file和包含Timing Constraints , Net Capacitances和Clock Skews SCL JSON file作为输入,系统: 从GUI提取模块名称并在门级网表文件中找到它 搜索标
所属分类:
其它
发布日期:2021-02-18
文件大小:901kb
提供者:
weixin_42136837
CombinationalCircuitsSimulation:这是一个总结Verilog HDL代码的存储库,可通过仿真设计组合逻辑电路-源码
组合电路模拟 这是一个总结Verilog HDL代码以设计具有仿真功能的组合逻辑电路的存储库。 推荐给参加数字系统/电路课程的学生。 Verilog HDL代码 使用Quartus ||的仿真结果9.0 报告随附为ENCS234课程的作业
所属分类:
其它
发布日期:2021-02-18
文件大小:675kb
提供者:
weixin_42153691
DLC:数字逻辑电路EE 2381-源码
DLC:数字逻辑电路EE 2381
所属分类:
其它
发布日期:2021-02-14
文件大小:4mb
提供者:
weixin_42140846
JEC:超导RSFQ逻辑电路的等效检查-源码
JEC 超导RSFQ逻辑电路的等效检查 建造 > $win : cd JEC build.dat > $linux : cd JEC build.sh 需要安装以下库和头: gmp:sudo apt-get安装libgmp-dev 阅读线 柔性 野牛 opensmt 2.0.1 libantlr3c 3.2 / 2.4 CVC4 1.8 建立opensmt 环境是linux git clone https://github.com/usi-verification-
所属分类:
其它
发布日期:2021-02-14
文件大小:54mb
提供者:
weixin_42105816
LogicCircuit:LogicCircuit –是免费的开源教育软件,用于设计和仿真数字逻辑电路-源码
逻辑电路 LogicCircuit –是免费的开源教育软件,用于设计和仿真数字逻辑电路。 我该如何建造 使用Visual Studio。 安装Wix工具集扩展
所属分类:
其它
发布日期:2021-02-14
文件大小:1mb
提供者:
weixin_42160278
数字:数字逻辑设计器和电路模拟器-源码
数字的 Digital是一种易于使用的数字逻辑设计器和电路模拟器,设计用于教育目的。 及安装 无需安装,只需解压缩Digital.zip文件即可。 在Windows机器上,可以执行EXE文件,在Linux上,可以启动Shell脚本,而在MacOS上,可以直接启动JAR文件。 要运行Digital,需要 (至少为JRE 8)。 如果在系统上启动Digital时遇到任何问题,请尝试从命令行运行Digital: java -jar Digital.jar 特征 这些是Digital的主要功能:
所属分类:
其它
发布日期:2021-02-13
文件大小:13mb
提供者:
weixin_42120405
LogicCircuits.jl:Juice库中的逻辑电路-源码
LogicCircuits.jl:Juice库中的逻辑电路
所属分类:
其它
发布日期:2021-02-04
文件大小:126kb
提供者:
weixin_42104778
digital_odyssey:计算机科学课程的材料,数字设计(逻辑电路)-源码
2021年:数字冒险旅行 计算机科学课程“计算机体系结构I:数字设计(逻辑电路)”的材料 受和启发 数字系统是当今日常生活中必不可少的技术手段,我们将当今时代称为数字时代。 数字系统用于通信,交通控制,航天器制导,医疗和许多其他企业。 如今,无数的数字设备围绕着我们,包括数字电话(智能电话),数字电视(智能电视),数码相机,当然还有数字计算机。 尽管这些设备使我们能够轻松地执行命令,但实际上它们涉及在硬件级别精确执行一系列复杂的内部指令。 本课程为COMP-2650: Computer Ar
所属分类:
其它
发布日期:2021-03-30
文件大小:246mb
提供者:
weixin_42136826
«
1
2
3
4
5
»