点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 采用PLL技术的合成频率源设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的PLL频率合成器设计
应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。
所属分类:
iOS
发布日期:2011-07-30
文件大小:313kb
提供者:
lyj437727815
基于AD9956的三角波线性调频信号源设计
三角波线性调频体制雷达系统, 在工业精密测距、汽车防撞检测等领域, 具有广阔的应用前景。采用结合 DDS 和PLL 技术的频率合成芯片, 可构建高性能的三角波线性调频源。本文介绍了一种基于AD9956 芯片的高频率线 性度, 大带宽的三角波线性调频信号源的实现方案。给出了AD9956 产生三角波线性调频信号的硬件结构和控制方 法。实验表明, 这种方法具有简单易行, 可编程, 可扩展, 实用性强等优点, 能够满足精密测距雷达对线性调频电路的技 术要求。
所属分类:
硬件开发
发布日期:2013-05-01
文件大小:403kb
提供者:
ymlhhb
基于DDS+PLL的X—Band信号源设计
将DDS和PLL技术结合起来,采用DDS直接激励PLL的混合频率合成方案完成了X波段微波变频信号源的设计,一定程度上解决了频率分辨率、频率转换速度和相位噪声的问题,并完成了实机研制、系统联调试验和测试。结果表明,输出信号的频谱和相噪特性良好,达到了预期的要求。
所属分类:
其它
发布日期:2020-07-30
文件大小:81kb
提供者:
weixin_38723027
毫米波低相噪捷变频高分辨率雷达频率源设计
设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波频率合成器各技术指标之间的矛盾。实测结果表明,采用该方案的毫米波频率合成器在本振跳频带宽为160 MHz时,线性调频频率分辨率可达0.931 Hz,最大频率转换时间小于2 ?滋s
所属分类:
其它
发布日期:2020-10-20
文件大小:198kb
提供者:
weixin_38617846
基于FPGA的PLL频率合成器
应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。
所属分类:
其它
发布日期:2020-10-26
文件大小:245kb
提供者:
weixin_38719643
采用PLL技术的合成频率源设计
频率源分为二大类:自激振荡源和合成频率源。常见的自激振荡源有晶体振荡器、腔体振荡器、介质振荡器、压控振荡器、YIG振荡器和波形发生器等。这些频率源的输出频率范围、调谐带宽、近端相噪等各不相同。合成频率源的主要优点是频率稳定度高,尤其是相位噪声低,有的甚至比原子钟的相噪还低,使用灵活、控制方便、性能优越。而缺点是成本高、技术难度大。现代工程设计中对频率源的频率稳定度、精确度、频率范围等技术指标的要求越来越高。要满足现代电子系统的这些要求在很多情况下必须使用频率合成技术。
所属分类:
其它
发布日期:2020-10-24
文件大小:395kb
提供者:
weixin_38681646
模拟技术中的基于AD9898的UHF波段频率合成器设计
摘要:介绍了DDS+PLL系统的信号产生原理,给出了采用直接数字频率合成器AD9898来激励AD4113锁相环模块等高集成度芯片,进而设计UHF波段频率合成系统的硬件实现原理和主要电路设计方法。该UHF波段频率合成系统的频带为l~2GHz,主要应用于穿墙雷达系统。 0 引言 穿墙雷达是一种能够穿透非金属墙壁,并对墙壁后面人员或物体进行探测、追踪和定位的雷达系统,一般采用超带宽步进体制。本实验室搭建的穿墙雷达系统需要一个l~2 GHz频带的信号源。根据系统带宽以及杂散、相位噪声等系统参
所属分类:
其它
发布日期:2020-11-05
文件大小:251kb
提供者:
weixin_38626473
电子测量中的某机载电台检测仪的跳频源的设计与实现
摘要:针对某机载电台技术指标的检测控制需求以及该电台激励信号和响应信号的特点,提出一种以FPGA(EP1C12)作为控制核心,采用DDS(AD9850)+PLL(MC145152)数字频率合成的跳频信号发生器的实现方案,介绍了该信号发生器的硬件组成框图及工作原理,并详细描述了各个模块的具体软件实现。通过QuartusⅡ7.0仿真,并将相应的程序加载到硬件平台中,证明已达到设计目的。该跳频信号源可在45.5MHz范围内实现全频段跳频。 引 言 为了保证机载电台的设计性能和通信质量,并且
所属分类:
其它
发布日期:2020-11-11
文件大小:211kb
提供者:
weixin_38732454
EDA/PLD中的基于FPGA的PLL频率合成器设计
摘 要:应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。 频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。频率合成器是电子系统的心脏,是影响电子系统性能的关键因素之一。本文结合FPG
所属分类:
其它
发布日期:2020-11-10
文件大小:195kb
提供者:
weixin_38563871
采用PLL技术的合成频率源设计
摘要:介绍分频锁相频率合成技术。通过对锁相环工作过程及相位噪声等的基本原理的分析,采用PLL技术成功设计了1.8GHz锁相频率源。在该锁相源中分频鉴相器采用ADI公司的ADF4118,VCO采用M/A-COM公司的ML081100-01850,低通环路采用三阶RC低通滤波器。其相位噪声为-75dBc/kHz、杂散抑制为-85dBc。实验测试获得了较好的技术指标,能满足现代移动通信C网和G网射频子系统对本振源的要求。关键词:分频锁相;频率合成;相位噪声:本振源1引言 频率源是现代射频和微波电子
所属分类:
其它
发布日期:2021-02-03
文件大小:422kb
提供者:
weixin_38616505
某机载电台检测仪的跳频源的设计与实现
摘要:针对某机载电台技术指标的检测控制需求以及该电台激励信号和响应信号的特点,提出一种以FPGA(EP1C12)作为控制,采用DDS(AD9850)+PLL(MC145152)数字频率合成的跳频信号发生器的实现方案,介绍了该信号发生器的硬件组成框图及工作原理,并详细描述了各个模块的具体软件实现。通过QuartusⅡ7.0仿真,并将相应的程序加载到硬件平台中,证明已达到设计目的。该跳频信号源可在45.5MHz范围内实现全频段跳频。 引 言 为了保证机载电台的设计性能和通信质量,并且各种
所属分类:
其它
发布日期:2021-01-20
文件大小:278kb
提供者:
weixin_38657353
采用AD9858和AD4360_2实现UHF波段频率合成系统的设计
穿墙雷达是一种能够穿透非金属墙壁,并对墙壁后面人员或物体进行探测、追踪和定位的雷达系统,一般采用超带宽步进体制。本实验室搭建的穿墙雷达系统需要一个l~2 GHz频带的信号源。根据系统带宽以及杂散、相位噪声等系统参数要求,笔者采用DDS+PLL混合频率合成技术,并充分利用AD9858等高集成化芯片,设计了一种可满足系统信号源输出要求的频率合成器。 1 系统原理与结构 DDS+PLL频率合成器的基本原理是用一个低频、高分辨率的DDS频率来激励或者插入PLL,然后将两者的优势结
所属分类:
其它
发布日期:2021-01-20
文件大小:238kb
提供者:
weixin_38710127
基于AD9898的UHF波段频率合成器设计
摘要:介绍了DDS+PLL系统的信号产生原理,给出了采用直接数字频率合成器AD9898来激励AD4113锁相环模块等高集成度芯片,进而设计UHF波段频率合成系统的硬件实现原理和主要电路设计方法。该UHF波段频率合成系统的频带为l~2GHz,主要应用于穿墙雷达系统。 0 引言 穿墙雷达是一种能够穿透非金属墙壁,并对墙壁后面人员或物体进行探测、追踪和定位的雷达系统,一般采用超带宽步进体制。本实验室搭建的穿墙雷达系统需要一个l~2 GHz频带的信号源。根据系统带宽以及杂散、相位噪声等系统参
所属分类:
其它
发布日期:2021-01-20
文件大小:332kb
提供者:
weixin_38693524
基于FPGA的PLL频率合成器设计
摘 要:应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。 频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。频率合成器是电子系统的心脏,是影响电子系统性能的关键因素之一。本文结合FPG
所属分类:
其它
发布日期:2021-01-19
文件大小:252kb
提供者:
weixin_38696176