您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 锁相环路工作原理pdf文件

  2. 锁相环路 PLL是一个能够跟踪输入信号位相变化 ,以消除频率误差为目的的闭环自动控制系统 ,锁相环路 PLL主要由鉴相器 PD、 环路滤波器 LF和压控振荡器 VCO组成 ,工作原理主要是频率牵引和位相锁定。PLL在无 线电技术的许多领域 ,如调制与解调、 频率合成、 数字同步系统等方面得到了广泛的应用 ,已经成为现代模拟与数 字通信系统中不可缺少的基本部件。
  3. 所属分类:C++

    • 发布日期:2009-08-21
    • 文件大小:203kb
    • 提供者:shiyonghfut
  1. 锁相的原理分析及实际应用

  2. 锁相的意义是相位同步的、,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)。低通滤波器三部分组成,
  3. 所属分类:C++

    • 发布日期:2009-09-03
    • 文件大小:38kb
    • 提供者:aqzzqa
  1. 集成锁相环CD4046的原理及应用

  2. 集成锁相环CD4046的原理及应用本文叙述了CM0S集成锁相环的工作原理、外围元件选择的原则以及 该芯片在自动控制和智能化仪器方面的应用, 并结台具体例子介绍了应用中的一些 体会。
  3. 所属分类:嵌入式

    • 发布日期:2010-05-14
    • 文件大小:163kb
    • 提供者:jiajiazsj
  1. 锁相环路自动控制技术

  2. 锁相环路(Phase Lock Loop,PLL)是一种自动相位控制(APC)系统,是现代电子系统中应用广泛的一个基本部件。它的基本作用是在环路中产生一个振荡信号(有时也称本地振荡),这个信号的频率受控制电压的作用,当环路锁定时,振荡信号的输出频率与输入信号的频率完全相等,两个信号的相位差保持恒定。实现了无频率误差的信号跟踪,合理地选择PLL的直流增益、振荡频率和相应带宽可有效地改善环路性能,达到理想的效果
  3. 所属分类:其它

    • 发布日期:2011-07-20
    • 文件大小:5mb
    • 提供者:hester1988
  1. 锁相技术课程论文(模拟乘法器的原理及应用)

  2. 锁相环路(PLL)是一个能够跟踪输入信号相位的的闭环自动控制系统。它在无线电技术的各个领域得到了很广泛的应用。最典型的锁相环由鉴相器(Phase Detector,简称PD)、环路滤波器即低通滤波器(Low Pass Filter,简称LPF)、压控振荡器(Voltage Controlled Oscillator,简称VCO)三部分组成。我们今天所要研究的是锁相环路的一部分—模拟乘法器。在高频电子线路中,振幅调制、同步检波、混频、倍频、鉴频、鉴相等调制与解调的过程,均可视为两个信号相乘或包含
  3. 所属分类:专业指导

    • 发布日期:2018-03-30
    • 文件大小:309kb
    • 提供者:qq_30612787
  1. 基于FPGA的全数字锁相环的设计

  2. 基于FPGA的全数字锁相环的设计,给出了使用verilog HDL语言对锁相环进行基于FPGA的全数字系统设计,以及对其性能进行分析和计算机仿真的具体方法。该方法采用综合仿真来对数字锁相环进行输入设计、功能时序仿真及器件编程。仿真结果表明:该方法可通过在传统数字锁相环基本结构的基础上增加自动变模控制模块来有效解决缩短捕捉时间和减小同步误差之间的矛盾。
  3. 所属分类:硬件开发

    • 发布日期:2018-09-28
    • 文件大小:186kb
    • 提供者:weixin_38535285
  1. 锁相环频率合成器的实现及应用

  2. 介绍了锁相环频率合成器的构成模型及工作原理;结合其在矿井中频无线通信系统中的应用,提出了用单片机控制实现自动频道选择的方法。锁相环频率合成器的应用使得无线终端可在不同基站之间快速漫游切换,具有频率分辨率高、频率转换时间短、转换时信号相位连续等优点。
  3. 所属分类:其它

    • 发布日期:2020-05-02
    • 文件大小:409kb
    • 提供者:weixin_38721565
  1. 基于FPGA的数字锁相环设计

  2. 数字锁相环是闭环自动控制系统,常用于接受信号的载波恢复与跟踪。文章介绍了一种二阶数字锁相环的基本原理和其基于FPGA的实现方案,详细阐述了鉴相器、环路滤波器和数控振荡器等环路部件的参数设计及电路结构,并引入一种有效的环路状态检测方法,仿真验证了设计的正确性和有效性。
  3. 所属分类:其它

    • 发布日期:2020-07-04
    • 文件大小:240kb
    • 提供者:weixin_38742571
  1. 锁相环CD4046应用介绍

  2. 锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。
  3. 所属分类:其它

    • 发布日期:2020-08-11
    • 文件大小:196kb
    • 提供者:weixin_38539053
  1. 一种基于可变相位累加器的全数字锁相环

  2. 提出了一种具有可变相位累加器电路结构的新型全数字锁相环。采用EDA技术完成了对该系统的设计,利用ModelSim软件对所设计的电路进行了系统仿真实验,并进行了硬件实验验证。实验结果表明,含有可变相位累加器构成的全数字锁相环可拓展系统环路的锁相范围,提高锁相频率,降低系统总功耗,并且不会增加FPGA芯片内部的逻辑资源。由于该锁相环内部信号的传递是并行传输,故可大大提高系统的锁相速度。该锁相环能够作为功能模块嵌入进电子系统芯片中,可广泛应用于通信、电子测量和自动控制等领域。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:334kb
    • 提供者:weixin_38637983
  1. 模拟技术中的解析一种新型PID控制的全数字锁相环

  2. 锁相环是一种能够跟踪输入信号相位的闭环自动控制系统,广泛应用于信号处理、时钟同步、倍频、频率综合等领域。它根据输入信号和反馈信号的相位差来调整压控振荡器的输出频率,最终达到输入信号频率和输出信号频率相等,输入信号和输出信号保持恒定的相位差。   锁相环 (phase-locked loop)为无线电发射中使频率较为稳定的一种方法,主要有VCO(压控振荡器)和PLL IC ,压控振荡器给出一个信号,一部分作为输出,另一部分通过分频与PLL IC所产生的本振信号作相位比较,为了保持频率不变,就要求相
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:215kb
    • 提供者:weixin_38569651
  1. EDA/PLD中的基于锁相环的频率合成电路设计

  2. 0 引言   锁相环简称PLL,是实现相位自动控制的一门技术,早期是为了解决接收机的同步接收问题而开发的,后来应用在电视机的扫描电路中。由于锁相技术的发展,该技术已逐渐应用到通信、导航、雷达、计算机到家用电器的各个领域。自从20世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:252kb
    • 提供者:weixin_38639615
  1. 嵌入式系统/ARM技术中的一种新型带宽自适应全数字锁相环的设计方案

  2. 摘要:本文针对传统锁相环所存在的锁相范围窄、环路带宽和控制参数固定、以及提高锁相速度与减小稳态误差相互制约等问题,提出了一种新型带宽自适应全数字锁相环的设计方案。该设计方案中的系统采用比例积分控制与自适应控制相结合的复合控制方式,其中自适应控制器可根据锁相过程的鉴频鉴相信息,自动调整数字滤波器的控制参数,实现对环路的实时控制。   本方案采用理论分析与硬件电路设计相结合的方法进行了系统设计,并用FPGA予以实现。系统仿真与硬件电路测试结果证实了设计方案的正确性。该锁相环的自由振荡频率可随输入信
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:233kb
    • 提供者:weixin_38568548
  1. 基于锁相环的频率合成电路设计

  2. 锁相环简称PLL,是实现相位自动控制的一门技术,早期是为了解决接收机的同步接收问题而开发的,后来应用在电视机的扫描电路中。由于锁相技术的发展,该技术已逐渐应用到通信、导航、雷达、计算机到家用电器的各个领域。自从20世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字PLL器件,它们
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:529kb
    • 提供者:weixin_38680671
  1. 锁相环路的特性及其应用

  2. 锁相环路(Phase Lock Loop,PLL)是一种自动相位控制(APC)系统,是现代电子系统中应用广泛的一个基本部件。它的基本作用是在环路中产生一个振荡信号(有时也称本地振荡),这个信号的频率受控制电压的作用,当环路锁定时,振荡信号的输出频率与输入信号的频率完全相等,两个信号的相位差保持恒定。实现了无频率误差的信号跟踪,合理地选择PLL的直流增益、振荡频率和相应带宽可有效地改善环路性能,达到理想的效果。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:156kb
    • 提供者:weixin_38571544
  1. 锁相环 CD4046 应用介绍

  2. 锁相环 CD4046 应用介绍     锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)、低通滤波器三部分组成,如图1所示。                    500) {this.resized=true; this.width=500; this.alt='\u70b9\u51fb\u67e5\u770b\u539f\u
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:88kb
    • 提供者:weixin_38652870
  1. 电源技术中的锁相环 CD4046 原理及应用

  2. 锁相环 CD4046 原理及应用  锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)、低通滤波器三部分组成,如图1所示。 图 1 压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo相比
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:86kb
    • 提供者:weixin_38607908
  1. 锁相环CD4046应用介绍

  2. 锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)。低通滤波器三部分组成,如图1所示。  压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo相比较,比较结果产生的误差输出电压UΨ正比于Ui和Uo两个信
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:105kb
    • 提供者:weixin_38703823
  1. 用锁相环CD4046实现电动机转速测量

  2. 锁相环是一种以消除频率误差为目的的自动相位控制电路,能够完成两个电信号相位同步的自动控制闭环系统,简称PLL。由于锁相环具有锁定后无频差的特点,因此广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。用锁相环CD4046实现电动机转速测量----集成锁相环CD4046过去的锁相环多采用分立元件和模拟电路构成,现在常使用集成电路的锁相环,因为集成锁相环性能优良、价格便宜、使用方便,因而获得广泛的应用。应该指出,集成锁相环往往不含环路滤波器,因此使用时必须外接不同的R、C元件,构成环路滤波器
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:143kb
    • 提供者:weixin_38670318
  1. 什么叫锁相环(PLL)?锁相环的基本原理

  2. 锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。   一个典型的锁相环(PLL)系统,是由鉴相器(PD),压控荡器(VCO)和低通滤波器(LPF)三个基本电路组成,如图1, 图1   一、鉴相器(PD)   构成鉴相器的电路形式很多,这里仅介绍实验中用到的两种鉴相器。   1.异或门鉴相器 异或门的逻辑真值表示于表1,图2是逻辑符
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:120kb
    • 提供者:weixin_38609732
« 12 3 4 5 6 7 8 9 10 »