您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一阶锁相环的相图法分析

  2. 擎相环是一种先进的反馈控制系统, 在现代电子技术领域得到广泛应用· 本文谬尽论述了应用相图法来分 析、计算一阶锁相环, 由此得出的一些重要结论, 也是分析其它复杂锁相环的基础。
  3. 所属分类:专业指导

    • 发布日期:2009-08-17
    • 文件大小:195kb
    • 提供者:xiaoxiaoha
  1. 锁相环技术

  2. 在原基础上对于锁相环新的概念进行了进一步的说明
  3. 所属分类:教育

    • 发布日期:2013-02-19
    • 文件大小:30mb
    • 提供者:qsmartlee
  1. 基于锁相环的光电传感器信号调理电路

  2. 介绍了梳状光电传感器的工作原理。在分析传感器信号的基础上,用 动态分析仪对信号作了频谱分析。基于锁相 环 ,设计了适合于处理该信号的具体电路。试验证明,该电路跟踪速度快,捕捉时间短。基于此技术制作的车速仪,测量精 度高,克服了五轮仪的缺点。
  3. 所属分类:硬件开发

    • 发布日期:2013-04-22
    • 文件大小:309kb
    • 提供者:attenabc
  1. 锁相环技术(第3版)

  2. 锁相环技术(第3版)-----图灵电子与电气工程丛书. ... 应用电磁学基础
  3. 所属分类:硬件开发

    • 发布日期:2013-06-13
    • 文件大小:30mb
    • 提供者:koocheer
  1. 宽带CMOS锁相环中的VCO设计

  2. 宽带CMOS锁相环中的VCO设计 论文基于特许半导体(Chartered)0.189m CMOS-1-_艺,设计了一个覆盖范围为 1.8GHz-3GHz的VCO,首先总结了VCO的研究现状,并根据应用背景明确了VCO的设计 指标,详细分析了VCO的设计理论,包括振荡器工作原理、VCO性能指标、常用结构以及 相位噪声理论等,在此基础上总结了VCO相位噪声优化技术。论文采用两个VCO切换, 结合电容开关阵列切换的方式实现1.8GHz-3GHz的宽调谐范围。5-bits的二进制控制信号 对子频带进行
  3. 所属分类:讲义

    • 发布日期:2014-06-08
    • 文件大小:2mb
    • 提供者:happsky
  1. 60GHZ全数字锁相环的设计

  2. 这是一本锁相环学习的书籍,主要讲述的是国外比较前沿的锁相环的一些基础性质的知识,20ghz,40ghz,60ghz,分频器设计等,稍微偏向硬件,跟无线传输技术能够扯上一些关系。希望多多交流!
  3. 所属分类:3G/移动开发

    • 发布日期:2015-11-09
    • 文件大小:5mb
    • 提供者:andersonanya
  1. 通信中的同步技术及应用

  2. 本书在讲述锁相技术的基础上,根据通信领域的新发展,结合作者的教学和科研实践经验,介绍了一些新的同步技术和方法。前4章是有关同步技术的核心部件锁相环,讲述锁相环的工作原理、数学模型以及跟踪、捕获、噪声性能。后4章取材新颖,讲述了当前通信工程中新的同步技术和方法。其中,第5章讲述了当前通信工程中实用的两类典型数字锁相环,用实例讲述了奈奎斯特型全数字锁相环的设计方法。第6章讲述了抑制载波信号和突发信号中的载波同步方法。第7章讲述了用全数字算法实现定时同步的新方法。第8章介绍了面向工程实现的带序贯滤波
  3. 所属分类:专业指导

    • 发布日期:2017-10-12
    • 文件大小:7mb
    • 提供者:winlive2013
  1. FPGA内全数字延时锁相环的设计

  2. 现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:2mb
    • 提供者:drjiachen
  1. 锁相技术基础(杨士中)

  2. 锁相就是相位同步的自动控制。完成两个电信号相位同步的自动控制系统叫做锁相环(简称为环路)
  3. 所属分类:讲义

    • 发布日期:2018-10-12
    • 文件大小:7mb
    • 提供者:huyidu
  1. 锁相环技术基础

  2. Agilent 安捷伦 锁相环 详细了解锁相环理论 电信 高频 射频 设计 使用
  3. 所属分类:硬件开发

    • 发布日期:2013-04-17
    • 文件大小:815kb
    • 提供者:theman0011
  1. 一种高速锁相环中电荷泵设计

  2. 用SMIC 0.18μm CMOS工艺设计了一种高速电荷泵电路。该电路可以工作在参考频率为622MHz的锁相环中。传统的电荷泵中电流舵结构是工作速率最高的,设计在电流舵电荷泵的基础上使用了正反馈的技术进一步加快电荷泵的切换速度,从而使得电荷泵可以工作在更高的频率。
  3. 所属分类:其它

    • 发布日期:2020-05-28
    • 文件大小:534kb
    • 提供者:weixin_38688890
  1. 使用PLD内部锁相环解决系统设计难题

  2. 从整个应用系统的角度,理解和分析PLD内部锁相环;在此基础上,深入剖析锁相环的相移结构,同时用这个技术解决系统设计难题。
  3. 所属分类:其它

    • 发布日期:2020-08-19
    • 文件大小:175kb
    • 提供者:weixin_38710198
  1. 模拟技术中的改进型CMOS电荷泵锁相环电路的应用设计

  2. 导读:本文首先介绍了锁相环系统的工作原理,其次重点分析了传统电荷泵电路存在的一些不理想因素,并在此基础上,提出了一种改进型的电荷泵电路,减小了锁相环的相位误差。此外,通过设计倍频控制模块,扩大了锁相环的锁频范围。   本文设计了一种宽频率范围的CMOS锁相环(PLL)电路,通过提高电荷泵电路的电流镜镜像精度和增加开关噪声抵消电路,有效地改善了传统电路中由于电流失配、电荷共享、时钟馈通等导致的相位偏差问题。   设计了一种倍频控制单元,通过编程锁频倍数和压控振荡器延迟单元的跨导,有效扩展了锁相
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:315kb
    • 提供者:weixin_38673909
  1. EDA/PLD中的基于全数字锁相环的设计

  2. 本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,最后对一些有关的问题进行了讨论。关键词:全数字锁相环;DPLL;FSK;FPGA 引言  锁相环(PLL)技术在众多领域得到了广泛的应用。如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。传统的锁相环由模拟电路实现,而全数字锁相环(DPLL)与传统的模拟电路实现的PLL相比,具有精度高且不受温度和电压影
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:77kb
    • 提供者:weixin_38717171
  1. EDA/PLD中的使用PLD内部锁相环解决系统设计难题

  2. 摘要:从整个应用系统的角度,理解和分析PLD内部锁相环;在此基础上,深入剖析锁相环的相移结构,同时用这个技术解决系统设计难题。 关键词:PLD 内嵌锁相环 FIFO XBUS引言微电子技术的发展趋势是片上系统(SoC),也就是在一块芯片上实现整个系统,包括模拟部分和数字部分。作为IC产业中重要的一个分支,可编程逻辑器件(PLD)也在努力向这个方向发展。无论是Xilinx还是Altera,它们最新的PLD产品中都集成了诸如PCI接口、乘法器、MCU核以及DSP核等部件,有的甚至集成了完整的
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:84kb
    • 提供者:weixin_38716590
  1. 一种锁定相位编程可调全数字锁相环设计

  2. 1 引 言 锁相技术在信号处理、调制解调、时钟同步、倍频、频率综合等领域都得到了广泛的应用。目前锁相技术的实现主要有模拟锁相环(APLL)、全数字锁相环(DPLL)、模拟数字混合锁相环与延迟锁相环(DLL)四种。全数字锁相环(DPLL)具有精度高且不受温度和电压影响,环路带宽和中心频率编程可调等优点.得到了广泛应用。 经典全数字锁相环路由数字鉴相器、K模可逆计数器、脉冲加减控制电路和N分频器4部分组成。在输入信号频率稳定条件下,锁相环锁定时输出信号与输入信号正交。在通信和其他很多应用领域,
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:156kb
    • 提供者:weixin_38732463
  1. 电源技术中的无锁相环电压全周期过零检测电路仿真与设计

  2. 1序言   随着电力电子技术的迅猛发展,作为电网净化器之一的静止型无功功率补偿器(简称SVC)的应用无论在国外还是国内都得到了长足的进步[1]。而作为静止型无功功率发生器的中央处理器的检测信号之一,交流电网电压过零点的准确检测变得异常关键,因为其值的确定直接决定着系统计算的电网电压频率的跟踪效果和补偿电流注入电网的时间,进而直接影响到静止型无功功率补偿器对电网补偿的准确性和实时性,即同步性。   本文充分利用现代电子电路设计软件的方便条件,在Protel 99SE仿真分析的基础之上,设计
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:139kb
    • 提供者:weixin_38575118
  1. 基于锁相环的激光陀螺抖动机构频率跟踪技术

  2. 基于激光陀螺抖动机构谐振频率随温度等环境因素的变化会导致抖动偏频不稳定的现象, 研究了基于锁相环的激光陀螺抖动机构谐振频率跟踪技术。在对抖动机构和锁相环传递函数分析的基础上, 应用自动控制理论, 给出了锁相环频率跟踪精度、同步范围等性能指标与抖动控制参数的一般关系。结果表明, 增大锁相环开环增益能减小频率跟踪稳态误差, 同时将导致锁相环同步范围减小。采用低开环增益启动陀螺、再采用高开环增益跟踪抖动机构谐振频率, 能保证100 ms内自动跟踪陀螺谐振频率, 在-40 ℃ 到 70 ℃温度范围内抖动
  3. 所属分类:其它

  1. 星间相干光通信中的光学锁相环

  2. 在相干体制下,二进制相移键控(BPSK)信号调制的零差接收机可实现理论上的最高灵敏度,是星间相干光通信的研究和应用重点。零差接收机要求本振波和信号波严格相位同步,常用的相位同步技术是光学锁相环(OPLL)。阐述了光学锁相环的基本原理,介绍了近20年来光学锁相环的发展,在此基础上总结了各种类型锁相环的性能和适用范围。回顾了欧洲国家在星间相干光通信计划中通信终端使用光学锁相环的情况。最后对光学锁相环技术进行了总结,对该技术的前景进行了展望。
  3. 所属分类:其它

  1. 基于全数字锁相环的设计

  2. 本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,对一些有关的问题进行了讨论。关键词:全数字锁相环;DPLL;FSK;FPGA 引言  锁相环(PLL)技术在众多领域得到了广泛的应用。如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。传统的锁相环由模拟电路实现,而全数字锁相环(DPLL)与传统的模拟电路实现的PLL相比,具有精度高且不受温度和电压影响,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:74kb
    • 提供者:weixin_38589812
« 12 3 4 5 »