您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 应用于USB2_0时钟数据恢复的锁相环设计

  2. 介绍锁相环在USB中的应用的,里面介绍的较为详细,是数模混合的。
  3. 所属分类:专业指导

    • 发布日期:2010-08-26
    • 文件大小:6mb
    • 提供者:jason198806
  1. 基于FPGA的全数字锁相环设计

  2. 介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细叙述了其工作和设计思想,必用可编程逻辑器件fpga于以实现。
  3. 所属分类:硬件开发

    • 发布日期:2011-01-10
    • 文件大小:291kb
    • 提供者:teliduxing1029
  1. ADF4350低相噪频率合成器 在射频无线通信设备中的应用

  2. 现代射频和微波电子系统中要求频率源具有高频低相噪,且具有可靠性好、体积小、功耗低的特点。ADF4350频率合成器具有全集成、低相位噪声的优点,内置片上VCO(压控振荡器)与PLL(锁相环),可以工作在极宽的连续频率范围内,广泛 用于无线基础设备及测试设备,无线LAN,CATV和时钟发生器中。本文简要介绍了ADF4350的主要功能,详细给出了基于 ADF4350用作直接变换调制器以及和ADuC812,ADSP一21xx的接口连接的设计方案。
  3. 所属分类:C++

    • 发布日期:2011-03-07
    • 文件大小:346kb
    • 提供者:lincheng99
  1. 模拟、数字锁相环原理与应用

  2. 本书详细介绍了锁相环的基本原理及应用,对模拟和数字锁相环做了详细介绍
  3. 所属分类:硬件开发

    • 发布日期:2011-07-09
    • 文件大小:3mb
    • 提供者:yxsyzhj
  1. CD4046中文资料 锁相环

  2. CD4046中文资料,绝对综合,实用!有详细的原理分析及其应用!
  3. 所属分类:硬件开发

    • 发布日期:2011-08-15
    • 文件大小:177kb
    • 提供者:jiejues
  1. 锁相环设计仿真与应用第六版(英文)

  2. Best仍然是最好的。Roland E.Best博士这本经典参考书《锁相环设计、仿真与应用》也许是世界上使用最为广泛的PLL的参考书。如今,第5版终于面世了,本书系统地讲述了基本的锁相环理论、电路模块和锁相环系统结构以及详细的设计过程。包括锁相环的概况,混合信号锁相环,锁相环频率综合器,高阶锁相环路,混合信号频率综合器的计算机辅助设计和模拟,全数字锁相环,全数字锁相环的计算机辅助设计和仿真,软件锁相环,锁相环在通信中的应用,最先进的商业化集成锁相环,锁相环的参数测试等,涉及到控制理论,通信理论
  3. 所属分类:硬件开发

    • 发布日期:2012-03-25
    • 文件大小:10mb
    • 提供者:naughtywl
  1. 通信中的同步技术及应用

  2. 详细的讲了通信同的同步问题 用锁相环来实现的 有载波同步 位同步的例子
  3. 所属分类:硬件开发

    • 发布日期:2013-06-22
    • 文件大小:7mb
    • 提供者:xq5205233
  1. 集成锁相环CC4046的原理及其应用

  2. 文章详细的介绍了集成锁相环的原理,以及其应用。包括CC4046的引脚图和封装等。。
  3. 所属分类:电信

    • 发布日期:2014-05-25
    • 文件大小:1mb
    • 提供者:sinat_15754733
  1. 宽带CMOS锁相环中的VCO设计

  2. 宽带CMOS锁相环中的VCO设计 论文基于特许半导体(Chartered)0.189m CMOS-1-_艺,设计了一个覆盖范围为 1.8GHz-3GHz的VCO,首先总结了VCO的研究现状,并根据应用背景明确了VCO的设计 指标,详细分析了VCO的设计理论,包括振荡器工作原理、VCO性能指标、常用结构以及 相位噪声理论等,在此基础上总结了VCO相位噪声优化技术。论文采用两个VCO切换, 结合电容开关阵列切换的方式实现1.8GHz-3GHz的宽调谐范围。5-bits的二进制控制信号 对子频带进行
  3. 所属分类:讲义

    • 发布日期:2014-06-08
    • 文件大小:2mb
    • 提供者:happsky
  1. 锁相环设计仿真与应用

  2. 详细介绍了锁相环的结构和设计方法
  3. 所属分类:嵌入式

    • 发布日期:2017-07-20
    • 文件大小:18mb
    • 提供者:zhagnzhenwei
  1. FPGA内全数字延时锁相环的设计

  2. 现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:2mb
    • 提供者:drjiachen
  1. 全数字锁相环的设计与应用(经典)

  2. 全数字锁相环的设计与应用(经典), 方案的主体部分为一个ADPLL。ADPLL和传统的PLL一 样,环路主要由鉴相器(PD)、滤波器(LF)、数字控制时钟输出(DC一C0)3部分组成,详细内容请见datasheet。。。!!
  3. 所属分类:C

    • 发布日期:2009-03-02
    • 文件大小:257kb
    • 提供者:gh_huang2012
  1. 锁相环的详细应用

  2. 锁相环的详细应用,自己找的很多,就篇还是很有用的,再看这方面的东西的有福了
  3. 所属分类:硬件开发

    • 发布日期:2012-09-06
    • 文件大小:295kb
    • 提供者:shaochong2010
  1. 一种级联锁相环频率合成器的设计与实现

  2. 介绍了锁相环的组成结构,详细分析了锁相环系统各部分产生的相位噪声,结合分析结果给出了一种以双锁相环集成芯片LMK04031为核心实现125 MHz时钟源的频率合成器的设计方法,并给出关键电路的设计。通过调试,产生高性能的频率源,为锁相频率合成的工程应用提供参考。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:382kb
    • 提供者:weixin_38609002
  1. EDA/PLD中的基于全数字锁相环的设计

  2. 本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,最后对一些有关的问题进行了讨论。关键词:全数字锁相环;DPLL;FSK;FPGA 引言  锁相环(PLL)技术在众多领域得到了广泛的应用。如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。传统的锁相环由模拟电路实现,而全数字锁相环(DPLL)与传统的模拟电路实现的PLL相比,具有精度高且不受温度和电压影
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:77kb
    • 提供者:weixin_38717171
  1. 通信与网络中的CX7925频率合成锁相集成电路的原理及应用

  2. 摘要:CX7925是Sony公司推出的串行输入锁相环频率合成和可编程分频集成电路。可广泛用于调幅、调频、电视广播及其它无线电池的数字调谐。文中详细介绍了CX7925的内部结构、引脚描述和基本功能,给出了CX7925的典型应用电路和使用方法。 关键词:CX7925;锁相环;压控振荡器1 CX7925的主要特点频率合成技术是通讯系统中的关键技术之一,它通常利用晶体组成标准频率源,然后通过合成的方法产生所需的频率信号,这些信号与标准频率源之间具有相同的频率稳定度和精确度。使用该技术构成的电路称为
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:84kb
    • 提供者:weixin_38740596
  1. EDA/PLD中的一种可编程的全数字锁相环路的实现

  2. 摘要:介绍了一种基于FPGA可编程技术实现的用于无线通信实验系统的全数字锁相环路。详细叙述了其工作原理、工作性能、电路实现和仿真结果。 关键词:FPGA 全数字锁相环路 VHDL语言锁相环路已在模拟和数字通信及无线电电子学等各个领域中得到了极为广泛的应用,特别是在数字通信的调制解调和位同步中常常要用到各种各样的锁相环。锁相就是利用输入信号与输出信号之间的相位误差自动调节输出相位使之与输入相位一致,或保持一个很小的相位差。最初的锁相环全部由模拟电路组成,随着大规模、超高速数字集成电路的发展及
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:89kb
    • 提供者:weixin_38719702
  1. MC145163P型锁相频率合成器的原理与应用

  2. 摘要:Motolora公司的MCl45163P是CMOS大规模集成锁相频率合成器,内部含有参考分频器、两个相位比较器和4位BCD/N分频器,配合环路滤波和压控振荡器就可以得到一个完整、实用的锁相频率合成器。文中介绍了MCl45163P的基本性能,并结合实际应用详细介绍了由MCl45163P和TTL压控振荡器74LS628组成的锁相频率合成电路,给出实际测量数据。       关键词:锁相环;频率合成器;压控振荡;分频器 1 概述 锁相环路(PLL)是一种以消除频率误差为目的的自动控制电路,
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:107kb
    • 提供者:weixin_38506182
  1. CX7925频率合成锁相集成电路的原理及应用

  2. CX7925是Sony公司推出的串行输入锁相环频率合成和可编程分频集成电路。可广泛用于调幅、调频、电视广播及其它无线电池的数字调谐。文中详细介绍了CX7925的内部结构、引脚描述和基本功能,给出了CX7925的典型应用电路和使用方法。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:128kb
    • 提供者:weixin_38631978
  1. 基于全数字锁相环的设计

  2. 本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,对一些有关的问题进行了讨论。关键词:全数字锁相环;DPLL;FSK;FPGA 引言  锁相环(PLL)技术在众多领域得到了广泛的应用。如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。传统的锁相环由模拟电路实现,而全数字锁相环(DPLL)与传统的模拟电路实现的PLL相比,具有精度高且不受温度和电压影响,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:74kb
    • 提供者:weixin_38589812
« 12 3 »