点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 锁相环频率合成器电路设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
单工无线呼叫系统设计
单工无线呼叫系统分发射和接收两大部分。发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环,将载波频率精确锁定在35MHz,输出载波的稳定度达到4×10-5,准确度达到3×10-5,由变容二极管V149和集成压控振荡器芯片MC1648实现对载波的调频调制;末级功放选用三极管2SC1970,使其工作在丙类放大状态,提高了放大器的效率,输出功率达到设计要求。接收部分以超大规模AM/FM立体声收音集成芯片CXA1238S为主体,灵敏度、镜像抑制、信噪比等各项性能指标均
所属分类:
嵌入式
发布日期:2009-08-22
文件大小:217kb
提供者:
weipeng555
CMOS锁相环和延迟锁相设计与研究(北大硕士论文).
锁相环作为现代时钟电路的重要组成部分,已经成为超大规模集成电路中必不可少的一个模块,几乎所有的数字集成电路中都采用锁相时钟产生电路来提供片内高速时钟。随着SoC技术的出现,作为IP建库的重要内容,对锁相环电路的研究和设计也具有了更加重要的意义。 本文首先简要介绍了锁相技术的历史和发展,及其现状与研究方向。第二章中对锁相环的原理和各种特性进行了详细的介绍,主要包括相位/频率响应、稳定性和噪声特性等方面的分析。第三章给出了各种典型的锁相环子模块电路和系统结构,重点介绍了鉴频鉴相器、电荷泵和压控振荡
所属分类:
电信
发布日期:2011-05-18
文件大小:1mb
提供者:
robertqi
超短波接收机射频前端电路的研究与设计
射频电路设计 LNA MIXER 本文的主要研究内容是基于27.5MHz~39.5MHz频段调频接收机的前端电路的 研究与设计。在综合比较多种方案后,最终选择了超外差两次混频结构,该结构 主要包括前置滤波器、自动增益控制(AGC)放大器、混频器、锁相环(PLL)频率合 成器和调频解调电路等几个部分,其特点是易于实现系统的高灵敏度和大动态范 围。其中,锁相环频率合成器电路主要是用于产生接收机中的本振信号。根据设 计方案,本文着重对各结构模块进行了深入研究,并设计构建了符合设计要求的 超短波接收机
所属分类:
硬件开发
发布日期:2015-06-19
文件大小:9mb
提供者:
cinvo_chen
锁相环(PLL)电路设计与应用
《锁相环(PLL)电路设计与应用》是“图解电子工程师实用技术丛书”之一,《锁相环(PLL)电路设计与应用》主要介绍锁相环 (PLL)电路的设计与应用,内容包括PLL工作原理与电路构成、PLL电路的传输特性、PLL电路中环路滤波器的设计方法、PLL电路的测试与评价方法、PL L特性改善技术、实用的PLL频率合成器的设计与制作、可编程分频器的种类与工作原理以及电压控制振荡器等。
所属分类:
硬件开发
发布日期:2017-06-13
文件大小:24mb
提供者:
hutuyi
ADS2008射频电路设计与仿真实例 0006.pdf
文档内容主要是针对频率合成器设计、功分器、lange耦合器的仿真与设计,对这方面比较感兴趣的,可以下载参考。第7章混频器设计 ADS2008 (5)加入混频器仿真模板,然后单击图标进行仿真。在弹出的数据显示窗口中单击 图标,在弹出的“ Enter Equation”对话框中输入公式“line= HB. RFpwr+gain0”和 gain=10*log10( HB. P_IF-HB. RFpwr)”,如图7-72和图7-73所示。 Enter Equation: 3 Enter equation
所属分类:
硬件开发
发布日期:2019-09-02
文件大小:19mb
提供者:
weibo_nudt
锁相环频率合成器电路设计
锁相环频率合成器的设计与实物图的链接,以及仿真。
所属分类:
Access
发布日期:2012-12-21
文件大小:1mb
提供者:
linting1227
基于ADF4110的频率发射系统
结合美国ADI公司推出低功耗宽带集成锁相环芯片ADF4110的性能特点以及锁相环频率合成器的原理,给出了用ADF4110锁相环芯片设计频率自动跟踪系统的硬件电路,并给出了频域和时域的测试结果,表明电路可以进行精确实时功率控制和本振频率控制,可以满足不同频点发射机的要求。
所属分类:
其它
发布日期:2020-07-30
文件大小:77kb
提供者:
weixin_38742520
双环路集成锁相频率合成器MBl5U36的原理与应用
本文介绍的富士通公司生产的MBl5U36是一种高性能的双环集成锁相环频率合成器,芯片内集成了锁相频率合成器的多种重要部件,使用时只需再合理搭配上一或二块集成电路和少量的外围电路,即可构成一个完整且可靠性很高的频率合成器,该电路的设计简单,应用灵活,且能减小系统体积。
所属分类:
其它
发布日期:2020-08-11
文件大小:114kb
提供者:
weixin_38572960
一种级联锁相环频率合成器的设计与实现
介绍了锁相环的组成结构,详细分析了锁相环系统各部分产生的相位噪声,结合分析结果给出了一种以双锁相环集成芯片LMK04031为核心实现125 MHz时钟源的频率合成器的设计方法,并给出关键电路的设计。通过调试,产生高性能的频率源,为锁相频率合成的工程应用提供参考。
所属分类:
其它
发布日期:2020-10-17
文件大小:382kb
提供者:
weixin_38609002
基于AD9898的UHF频率合成器方案
介绍了DDS+PLL系统的信号产生原理,给出了采用直接数字频率合成器AD9898来激励AD4113锁相环模块等高集成度芯片,进而设计UHF波段频率合成系统的硬件实现原理和主要电路设计方法。该UHF波段频率合成系统的频带为l~2GHz,主要应用于穿墙雷达系统。
所属分类:
其它
发布日期:2020-10-25
文件大小:296kb
提供者:
weixin_38663973
基于AD9898的UHF波段频率合成器设计
介绍了DDS+PLL系统的信号产生原理,给出了采用直接数字频率合成器AD9898来激励AD4113锁相环模块等高集成度芯片,进而设计UHF波段频率合成系统的硬件实现原理和主要电路设计方法。该UHF波段频率合成系统的频带为l~2GHz,主要应用于穿墙雷达系统。
所属分类:
其它
发布日期:2020-10-25
文件大小:238kb
提供者:
weixin_38598745
X波段小步进频率合成器的设计及实现
介绍一种小步进、低相位噪声的频率合成方法。采用直接数字合成(DDS)产生小步进信号,利用5 MHz整数步进锁相环与混频电路组合方式改善了合成器的杂散和相位噪声。
所属分类:
其它
发布日期:2020-10-24
文件大小:195kb
提供者:
weixin_38547151
微型高稳定锁相时钟频率源
本文介绍用集成电路MAX2620和集总LC元件构成窄带VCO电路模块,然后同集成锁相频率合成器芯片MB1504一起构成锁相环式低噪声、高稳定性的锁相频率源电路的设计方法。
所属分类:
其它
发布日期:2020-10-24
文件大小:191kb
提供者:
weixin_38611230
模拟技术中的基于AD9898的UHF波段频率合成器设计
摘要:介绍了DDS+PLL系统的信号产生原理,给出了采用直接数字频率合成器AD9898来激励AD4113锁相环模块等高集成度芯片,进而设计UHF波段频率合成系统的硬件实现原理和主要电路设计方法。该UHF波段频率合成系统的频带为l~2GHz,主要应用于穿墙雷达系统。 0 引言 穿墙雷达是一种能够穿透非金属墙壁,并对墙壁后面人员或物体进行探测、追踪和定位的雷达系统,一般采用超带宽步进体制。本实验室搭建的穿墙雷达系统需要一个l~2 GHz频带的信号源。根据系统带宽以及杂散、相位噪声等系统参
所属分类:
其它
发布日期:2020-11-05
文件大小:251kb
提供者:
weixin_38626473
电子测量中的1.2GHz~2.1GHz的宽带频率合成器设计
作者:Eagle.S 资深射频工程师 金玲 IT营业部企划主管 三星电子 摘要 本文设计一种频率调谐范围为1.2GHz~2.1GHz的宽带频率合成器,适合应用于CATV的变频系统。本文使用了Analog devices公司的ADF4350作为锁相环芯片,使用了TCXO作为频率基准源,使用分立元件设计了基准频率驱动电路。本文剖析了频率合成器系统的工作原理,详细阐述了设计原理和设计要点,通过优异的电路设计和PCB设计达到了良好的性能指标。 1.设计目标
所属分类:
其它
发布日期:2020-11-08
文件大小:38kb
提供者:
weixin_38751014
电子测量中的锁相环及其工作原理
本设计中锁相环选用摩托罗拉公司生产的锁相环频率合成器专用芯片MC145152,其内部组成方框图如图1 所示,其工作原理如下所述。 图1 MCl45152内部组成方框图 参考晶振产生的参考频率(12.8 MHz)输入OSCin,再经过内部R分频器(12 BIT÷RCOUNTER)分频产生信号fo给鉴相器(PHASE DETECTOR)作为基准频率。而VC0的检测频率经耦合输入fin(FIN),再经过一个反相器输入双模分频器,经过Ntotal=NP+A(P=fd/fin由于此电路中
所属分类:
其它
发布日期:2020-11-16
文件大小:147kb
提供者:
weixin_38595606
RFID技术中的基于锁相环的频率合成器的设计
随着现代电子技术的发展,具有高稳定性和准确度的频率源已经成为通信、雷达、仪器仪表、高速计算机及导航系统的主要组成部分。高性能的频率源可通过频率合成技术获得。随着大规模集成电路的发展,锁相式频率合成技术占有越来越重要的地位。由一个或几个高稳定度、高准确度的参考频率源通过数字锁相频率合成技术可获得高品质的离散频率源。 1 锁相环频率合成器的原理 1.1 锁相环原理 锁相环(PLL)是构成频率合成器的核心部件。主要由相位比较器(PD)、压控振荡器(VCO)、环路滤波器(LP)和参考频
所属分类:
其它
发布日期:2020-11-30
文件大小:72kb
提供者:
weixin_38696339
通信与网络中的高性能锁相环PE3293及其应用
摘要:在无线通信中,降低频率合成器的相位噪声和抑制其相应的寄生输出,一直是设计者追求的目标。PE3293是Peregrine公司生产的高性能1.8GHz/550MHz双模整数分频集成锁相环电路,它具有超低的寄生输出。文中介绍了PE3293的特点功能和组成原理,给出了PE3293在频率综合器设计中的应用电路。 关键词:频率合成器;相位噪声;寄生输出;PLL;PE32931 引言在无线应用中,相位噪声和寄生输出是频率合成器的关键参数。PHS、GSM和IS-54等相位调制蜂窝系统的RF系统设计
所属分类:
其它
发布日期:2020-12-10
文件大小:102kb
提供者:
weixin_38712092
电源技术中的基于BH1417芯片的FM无线发射电路设计
引言 BH1417是FM无线发射芯片,它可工作于87MHz~108MHz频段,与简单的外围电路配合使用,可发射音频FM信号,它可以将计算机声卡、游戏机、CD、DVD、MP3、调音台等立体声音频信号进行立体声调制发射传输,配合普通的调频立体声接收机就可实现无线调频立体声传送。适用于生产立体声的无线音箱、无线耳机、CD、MP3、DVD、PAD、笔记本电脑等的无线音频适配器。 BH1417的原理特性 FM发射电路采用稳定频率的锁相环系统。这一部分由高频振荡器、高频放大器及锁相环频率合成
所属分类:
其它
发布日期:2020-12-06
文件大小:129kb
提供者:
weixin_38742460
基于锁相环的频率合成器的设计
随着现代电子技术的发展,具有高稳定性和准确度的频率源已经成为通信、雷达、仪器仪表、高速计算机及导航系统的主要组成部分。高性能的频率源可通过频率合成技术获得。随着大规模集成电路的发展,锁相式频率合成技术占有越来越重要的地位。由一个或几个高稳定度、高准确度的参考频率源通过数字锁相频率合成技术可获得高品质的离散频率源。 1 锁相环频率合成器的原理 1.1 锁相环原理 锁相环(PLL)是构成频率合成器的部件。主要由相位比较器(PD)、压控振荡器(VCO)、环路滤波器(LP)和参考频率源
所属分类:
其它
发布日期:2021-01-19
文件大小:71kb
提供者:
weixin_38731226
«
1
2
3
»