点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 锁相环频率合成器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
集成锁相环频率合成器LMX2320的原理与应用
介绍了美国National Semiconductor公司生产的锁相式频率合成器LMX2320的内部结构及原理功能,深入研究了LMX2320的结构特点,并在此基础上给出了一个基于LMX2320的环路滤波器的设计方案,该方案可较好地满足工程设计中对相位噪声的要求。
所属分类:
专业指导
发布日期:2009-12-23
文件大小:383kb
提供者:
taodan1949
pll锁相环频率合成器
pll锁相环频率合成器PLl设计开发,详细介绍了PLL的基本知识,以及设计Pll应注意的问题。
所属分类:
专业指导
发布日期:2010-01-24
文件大小:509kb
提供者:
musicrar
锁相环频率合成器设计与仿真
锁相环频率合成器设计与仿真锁相环频率合成器设计与仿真锁相环频率合成器设计与仿真锁相环频率合成器设计与仿真锁相环频率合成器设计与仿真锁相环频率合成器设计与仿真锁相环频率合成器设计与仿真
所属分类:
嵌入式
发布日期:2010-12-09
文件大小:677kb
提供者:
yangluoning
锁相环频率合成器
该文档详细介绍了基于锁相环技术的频率源设计与开发,通过该方法能生成任意所需频率,并且实现方案简单,生成的频率稳定度高,相噪好。是微波通信等可靠性频率设计的好方法!
所属分类:
其它
发布日期:2013-03-15
文件大小:10mb
提供者:
killyming
基于AD9850锁相环频率合成器的研究与设计-78f9126c1eb91a37f1115cbe
基于AD9850锁相环频率合成器的研究与设计-78f9126c1eb91a37f1115cbe
所属分类:
硬件开发
发布日期:2013-04-12
文件大小:1mb
提供者:
supblank
锁相环频率合成器-[张会宁].pdf
锁相环频率合成器-[张会宁].pdf
所属分类:
嵌入式
发布日期:2013-05-05
文件大小:10mb
提供者:
hanweiwallywang
射频锁相环型频率合成器的CMOS 实现
本论文实现了一个射频锁相环型频率合成器,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷 泵、各种数字计数器、数字寄存器和控制电路以及与基带电路的串行接口
所属分类:
专业指导
发布日期:2009-04-15
文件大小:86kb
提供者:
qoo3qoo
锁相环频率合成器的实现及应用
介绍了锁相环频率合成器的构成模型及工作原理;结合其在矿井中频无线通信系统中的应用,提出了用单片机控制实现自动频道选择的方法。锁相环频率合成器的应用使得无线终端可在不同基站之间快速漫游切换,具有频率分辨率高、频率转换时间短、转换时信号相位连续等优点。
所属分类:
其它
发布日期:2020-05-02
文件大小:409kb
提供者:
weixin_38721565
锁相环频率合成器电路设计
锁相环频率合成器的设计与实物图的链接,以及仿真。
所属分类:
Access
发布日期:2012-12-21
文件大小:1mb
提供者:
linting1227
基于ADF4106的锁相环频率合成器
本文所讨论的锁相环频率合成技术是基于锁相环路的同步原理,由一个高准确度、高稳定度的参考晶体振荡器,综合出大量离散频率的一种技术。锁相环频率合成器是一种相位锁定装置,是一种频率稳定度较高的离散间隔型频率信号发生器。
所属分类:
其它
发布日期:2020-10-22
文件大小:325kb
提供者:
weixin_38551431
一种级联锁相环频率合成器的设计与实现
介绍了锁相环的组成结构,详细分析了锁相环系统各部分产生的相位噪声,结合分析结果给出了一种以双锁相环集成芯片LMK04031为核心实现125 MHz时钟源的频率合成器的设计方法,并给出关键电路的设计。通过调试,产生高性能的频率源,为锁相频率合成的工程应用提供参考。
所属分类:
其它
发布日期:2020-10-17
文件大小:382kb
提供者:
weixin_38609002
锁相环频率合成器捕捉过程的分析与仿真
锁相环电路的一个重要的应用就是频率合成,在鉴相器(PD)和压控振荡器(VCO)之间加分频器,就成为一个简单的频率合成器。通过频率合成器可以产生大量的与基准参考频率源有相同精度和稳定度的离散频率信号。
所属分类:
其它
发布日期:2020-10-25
文件大小:111kb
提供者:
weixin_38607864
电子测量中的锁相环及其工作原理
本设计中锁相环选用摩托罗拉公司生产的锁相环频率合成器专用芯片MC145152,其内部组成方框图如图1 所示,其工作原理如下所述。 图1 MCl45152内部组成方框图 参考晶振产生的参考频率(12.8 MHz)输入OSCin,再经过内部R分频器(12 BIT÷RCOUNTER)分频产生信号fo给鉴相器(PHASE DETECTOR)作为基准频率。而VC0的检测频率经耦合输入fin(FIN),再经过一个反相器输入双模分频器,经过Ntotal=NP+A(P=fd/fin由于此电路中
所属分类:
其它
发布日期:2020-11-16
文件大小:147kb
提供者:
weixin_38595606
单片机与DSP中的用AD9850激励的锁相环频率合成器
摘 要: 提出了一种DDS和PLL相结合的频率合成方案,介绍了DDS芯片AD9850的基本工作原理、性能特点及引脚功能,给出了以AD9850作为参考信号源的锁相环频率合成器实例,并对该频率合成器的硬件电路和软件编程进行了简要说明。关键词: DDS 锁相环 频率合成器 数据寄存器 以DDS(直接数字合成)激励的PLL(锁相环)频率合成器,是用DDS作为参考信号源,将DDS和PLL组合在一起的一种独特的频率合成器方案。它综合了DDS和PLL频率合成器的优点,具有极高的频率分辨率、极短的换
所属分类:
其它
发布日期:2020-12-08
文件大小:170kb
提供者:
weixin_38660295
锁相环频率合成器捕捉过程的分析与仿真
1 概 述 锁相是相位负反馈技术,锁相环电路在电子系统中得到广泛的应用,是因为其自身的特点: (1)锁相环在锁定时无剩余频差; (2)锁相环具有良好的窄带载波跟踪性能; (3)锁相环具有良好的宽带调制跟踪性能; (4)门限性能好; (5)锁相环电路易于集成,已有大量的集成锁相环电路问世,为在应用中根据不同的要求进行选择提供了方便。 锁相环电路的一个重要的应用就是频率合成,在鉴相器(PD)和压控振荡器(VCO)之间加分频器,就成为一个简单的频率合成器。通过频率合成器可以产生大量的与
所属分类:
其它
发布日期:2020-12-08
文件大小:159kb
提供者:
weixin_38618312
RFID技术中的如何调试锁相环频率合成器 (图)
引言---无线电系统会因为各种各样的原因而采用基于锁相环(PLL)技术的频率合成器。PLL的好处包括:(1)易于集成到IC中。(2)无线信道间隔中的灵活性。(3)可获得高性能。(4)频率合成器外形尺寸较小。---本文向读者介绍PLL应用中颇具价值的注意事项和使用技巧。 PLL概述---简单的PLL由频率基准、相位检波器、电荷泵、环路滤波器和压控振荡器(VCO)组成。基于PLL技术的频率合成器将增加两个分频器:一个用于降低基准频率,另一个则用于对VCO进行分频。而且,将相位检波器和电荷泵组合在
所属分类:
其它
发布日期:2020-12-13
文件大小:116kb
提供者:
weixin_38628243
一种低相位噪声锁相环频率合成器的设计
一种低相位噪声锁相环频率合成器的设计
所属分类:
其它
发布日期:2021-03-10
文件大小:1mb
提供者:
weixin_38667835
ADI - 驱动高压锁相环频率合成器电路的VCO
锁相环(PLL)电路是由压控振荡器(VCO)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用PLL。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成。 图1.锁相环框图 图1所示为基于PLL的频率合成器框图。VCO生成输出信号。通过PLL将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相
所属分类:
其它
发布日期:2021-01-20
文件大小:236kb
提供者:
weixin_38740827
ADI:驱动高压锁相环频率合成器电路的VCO
锁相环(PLL)电路是由压控振荡器(VCO)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用PLL。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成。 图1.锁相环框图 图1所示为基于PLL的频率合成器框图。VCO生成输出信号。通过PLL将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相
所属分类:
其它
发布日期:2021-01-20
文件大小:233kb
提供者:
weixin_38592847
驱动高压锁相环频率合成器电路的VCO
相环(PLL)电路是由压控振荡器(VCO)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用 PLL。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成。 图 1 所示为基于 PLL 的频率合成器框图。VCO 生成输出信号。通过 PLL 将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相器前通
所属分类:
其它
发布日期:2021-01-20
文件大小:179kb
提供者:
weixin_38655682
«
1
2
3
4
5
6
7
8
9
10
»