您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于高性能锁相环的频率控制系统

  2. 锁相环是一个闭环频率和相位自动控制系统,锁相的目的在于通过反馈调节使 输出信号相位锁定或跟踪输入信号的相位变化,其结果是使相位误差尽量地小。根据频率 与相位的变换关系,在相位差固定的情况下,频率差为零,因此锁相环可以实现二个信号相 位同步,频率相同
  3. 所属分类:专业指导

    • 发布日期:2009-08-17
    • 文件大小:166kb
    • 提供者:xiaoxiaoha
  1. 锁相环与频率合成设计技术

  2. 锁相与频率合成技术,介绍锁相环与频率合成的一些技术。
  3. 所属分类:硬件开发

    • 发布日期:2011-03-20
    • 文件大小:6mb
    • 提供者:china178
  1. CMOS锁相环和延迟锁相设计与研究(北大硕士论文).

  2. 锁相环作为现代时钟电路的重要组成部分,已经成为超大规模集成电路中必不可少的一个模块,几乎所有的数字集成电路中都采用锁相时钟产生电路来提供片内高速时钟。随着SoC技术的出现,作为IP建库的重要内容,对锁相环电路的研究和设计也具有了更加重要的意义。 本文首先简要介绍了锁相技术的历史和发展,及其现状与研究方向。第二章中对锁相环的原理和各种特性进行了详细的介绍,主要包括相位/频率响应、稳定性和噪声特性等方面的分析。第三章给出了各种典型的锁相环子模块电路和系统结构,重点介绍了鉴频鉴相器、电荷泵和压控振荡
  3. 所属分类:电信

    • 发布日期:2011-05-18
    • 文件大小:1mb
    • 提供者:robertqi
  1. 锁相环(PLL)基本原理

  2. 锁相环(PLL)基本原理详细介绍了锁相环(PLL)的构成和频率合成的实现过程,并介绍了相位噪声等参数的概念和影响因素
  3. 所属分类:硬件开发

    • 发布日期:2014-08-21
    • 文件大小:605kb
    • 提供者:uestc232
  1. FPGA内全数字延时锁相环的设计

  2. 现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:2mb
    • 提供者:drjiachen
  1. 基于51单片机的低频锁相环频率合成设计

  2. 基于51单片机的锁相环频率合成器的设计。使用PLL集成芯片CD4046,可编程分频芯片CD4522(同MC14522),使用LCD1602显示,频率由按键输入。标准输入信号为1khz方波。
  3. 所属分类:硬件开发

    • 发布日期:2018-04-26
    • 文件大小:52kb
    • 提供者:xianbietao6468
  1. 基于CD4046锁相环的频率合成计

  2. 利用CD4046制作的频率合成计,其中包括锁相环部分,以及滤波器部分
  3. 所属分类:硬件开发

  1. 基于锁相环的低频函数发生器

  2. 介绍了锁相环的原理以及Freescale 公司的锁相环频率合成器件MC145151- 2 的主要特点,给出了MC145151- 2 和ICL8038 低频锁相环函数发生器的工作原理、设计思想、电路结构、模块设计方法及其电路原理图。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:468kb
    • 提供者:weixin_38580959
  1. 基于ADF4106的锁相环频率合成器

  2. 本文所讨论的锁相环频率合成技术是基于锁相环路的同步原理,由一个高准确度、高稳定度的参考晶体振荡器,综合出大量离散频率的一种技术。锁相环频率合成器是一种相位锁定装置,是一种频率稳定度较高的离散间隔型频率信号发生器。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:325kb
    • 提供者:weixin_38551431
  1. 模拟技术中的基于锁相环的低频函数发生器

  2. 摘要: 介绍了锁相环的原理以及Freescale 公司的锁相环频率合成器件MC145151- 2 的主要特点,给出了MC145151- 2 和ICL8038 低频锁相环函数发生器的工作原理、设计思想、电路结构、模块设计方法及其电路原理图。   1 引言   电子系统中经常需要采用频率和幅度可调的正弦波信号作为基准或载波信号。而正弦波信号主要是由模拟电路和DDS (Direct Digital Synthesis)两种方式产生。基于DDS 技术的产品虽然功能齐全、性能指标高, 但是成本也高。本
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:389kb
    • 提供者:weixin_38592847
  1. 一种级联锁相环频率合成器的设计与实现

  2. 介绍了锁相环的组成结构,详细分析了锁相环系统各部分产生的相位噪声,结合分析结果给出了一种以双锁相环集成芯片LMK04031为核心实现125 MHz时钟源的频率合成器的设计方法,并给出关键电路的设计。通过调试,产生高性能的频率源,为锁相频率合成的工程应用提供参考。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:382kb
    • 提供者:weixin_38609002
  1. 锁相环频率合成器捕捉过程的分析与仿真

  2. 锁相环电路的一个重要的应用就是频率合成,在鉴相器(PD)和压控振荡器(VCO)之间加分频器,就成为一个简单的频率合成器。通过频率合成器可以产生大量的与基准参考频率源有相同精度和稳定度的离散频率信号。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:111kb
    • 提供者:weixin_38607864
  1. RFID技术中的基于锁相环的频率合成器的设计

  2. 随着现代电子技术的发展,具有高稳定性和准确度的频率源已经成为通信、雷达、仪器仪表、高速计算机及导航系统的主要组成部分。高性能的频率源可通过频率合成技术获得。随着大规模集成电路的发展,锁相式频率合成技术占有越来越重要的地位。由一个或几个高稳定度、高准确度的参考频率源通过数字锁相频率合成技术可获得高品质的离散频率源。   1 锁相环频率合成器的原理   1.1 锁相环原理   锁相环(PLL)是构成频率合成器的核心部件。主要由相位比较器(PD)、压控振荡器(VCO)、环路滤波器(LP)和参考频
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:72kb
    • 提供者:weixin_38696339
  1. 单片机与DSP中的用AD9850激励的锁相环频率合成器

  2. 摘 要: 提出了一种DDS和PLL相结合的频率合成方案,介绍了DDS芯片AD9850的基本工作原理、性能特点及引脚功能,给出了以AD9850作为参考信号源的锁相环频率合成器实例,并对该频率合成器的硬件电路和软件编程进行了简要说明。关键词: DDS 锁相环 频率合成器 数据寄存器   以DDS(直接数字合成)激励的PLL(锁相环)频率合成器,是用DDS作为参考信号源,将DDS和PLL组合在一起的一种独特的频率合成器方案。它综合了DDS和PLL频率合成器的优点,具有极高的频率分辨率、极短的换
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:170kb
    • 提供者:weixin_38660295
  1. 锁相环频率合成器捕捉过程的分析与仿真

  2. 1 概 述 锁相是相位负反馈技术,锁相环电路在电子系统中得到广泛的应用,是因为其自身的特点: (1)锁相环在锁定时无剩余频差; (2)锁相环具有良好的窄带载波跟踪性能; (3)锁相环具有良好的宽带调制跟踪性能; (4)门限性能好; (5)锁相环电路易于集成,已有大量的集成锁相环电路问世,为在应用中根据不同的要求进行选择提供了方便。 锁相环电路的一个重要的应用就是频率合成,在鉴相器(PD)和压控振荡器(VCO)之间加分频器,就成为一个简单的频率合成器。通过频率合成器可以产生大量的与
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:159kb
    • 提供者:weixin_38618312
  1. 基于锁相环的低频函数发生器

  2. 介绍了锁相环的原理以及Freescale公司的锁相环频率合成器件MC145151-2的主要特点,给出了MC145151-2和ICL8038低频锁相环函数发生器的工作原理、设计思想、电路结构、模块设计方法及其电路原理图。
  3. 所属分类:其它

  1. 基于锁相环的低频函数发生器

  2. 摘要: 介绍了锁相环的原理以及Freescale 公司的锁相环频率合成器件MC145151- 2 的主要特点,给出了MC145151- 2 和ICL8038 低频锁相环函数发生器的工作原理、设计思想、电路结构、模块设计方法及其电路原理图。   1 引言   电子系统中经常需要采用频率和幅度可调的正弦波信号作为基准或载波信号。而正弦波信号主要是由模拟电路和DDS (Direct Digital Synthesis)两种方式产生。基于DDS 技术的产品虽然功能齐全、性能指标高, 但是成本也高。本
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:470kb
    • 提供者:weixin_38732277
  1. ADI - 驱动高压锁相环频率合成器电路的VCO

  2. 锁相环(PLL)电路是由压控振荡器(VCO)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用PLL。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成。  图1.锁相环框图  图1所示为基于PLL的频率合成器框图。VCO生成输出信号。通过PLL将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:236kb
    • 提供者:weixin_38740827
  1. ADI:驱动高压锁相环频率合成器电路的VCO

  2. 锁相环(PLL)电路是由压控振荡器(VCO)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用PLL。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成。  图1.锁相环框图  图1所示为基于PLL的频率合成器框图。VCO生成输出信号。通过PLL将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:233kb
    • 提供者:weixin_38592847
  1. 驱动高压锁相环频率合成器电路的VCO

  2. 相环(PLL)电路是由压控振荡器(VCO)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用 PLL。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成。  图 1 所示为基于 PLL 的频率合成器框图。VCO 生成输出信号。通过 PLL 将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相器前通
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:179kb
    • 提供者:weixin_38655682
« 12 3 4 5 6 7 8 9 10 »