您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 射频电路板抗干扰设计

  2. 讲述射频电路的设计方法,大家都知道高频电路易产生干扰,本文针对高频电路设计的注意问题
  3. 所属分类:专业指导

    • 发布日期:2009-08-12
    • 文件大小:160kb
    • 提供者:QIANZHOU518
  1. 射频电路板抗干扰设计

  2. 为保证电路性能,在进行射频电路印制电路板( PCB)设计时应考虑电磁兼容性,这对于减小系统电磁信息辐射具有重要的意义。文中重点讨论按元器件的布 局与布线原则来最大限度地实现电路的性能指标,达到抗干扰的设计目的。通过几个实验测试事例,分析了影响印制板抗干扰性能的几个不同因素,说明了印制板制作过程中应采取的实际的解决办法。
  3. 所属分类:专业指导

    • 发布日期:2010-10-16
    • 文件大小:160kb
    • 提供者:k10053
  1. 频电路板抗干扰设计方法

  2. 频电路板抗干扰设计,详细介绍PCB设计遇到的EMI和EMC,帮你快速设计PCB板
  3. 所属分类:专业指导

  1. QAM系统中的AD9857电路分析

  2. 当今通信信道正 着全数字化方向迅速发展,数字化的优点是直接处理器控制、高速可编程能力和可配置能力、精密跳频和微调,长期稳定性、高集成度、缩小电路板尺寸并降低元器件成本。由于DDS 片的处理速度快,并集成了D/A转换器,对设计电路的抗干扰能力要求很高。电路设汁会直接影响到系统设汁的成败。 此,使,I+j高速的DDS芯片,电 路设计尤为重要。
  3. 所属分类:嵌入式

    • 发布日期:2009-04-08
    • 文件大小:142kb
    • 提供者:lq_dy666
  1. 布线规则.txt

  2. 3 1. 一般规则 1.1 PCB板上预划分数字、模拟、DAA信号布线区域。 1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。 1.3 高速数字信号走线尽量短。 1.4 敏感模拟信号走线尽量短。 1.5 合理分配电源和地。 1.6 DGND、AGND、实地分开。 1.7 电源及临界信号走线使用宽线。 1.8 数字电路放置於并行总线/串行DTE接口附近,DAA电路放置於电话线接口附近。 2. 元器件放置 2.1 在系统电路原理图中: a) 划分数字、模拟、DAA电路及其相关电
  3. 所属分类:硬件开发

    • 发布日期:2019-05-23
    • 文件大小:14kb
    • 提供者:qq_33237941
  1. Garefowl GF-305An_HardWare_Description(硬件接口说明).pdf

  2. Garefowl GF-305An_HardWare_Descr iption(硬件接口说明)pdf,Garefowl GF-305An_HardWare_Descr iption(硬件接口说明)产品接口手册 序言 GF-305An设计的硬件特性参考档。该文档适用于6F-305n GF-305B、GF-305Cm产品。 版本说明 主版本号时间 内嵌模块 描述 参考文档 MG801A模块AT指令集描述 GF-305An用户于册 声明 GF,是北京嘉复欣科技有限公司的注册商标; 此文梐的版权属于北京
  3. 所属分类:其它

  1. 单片机硬件抗干扰经验.pdf

  2. 单片机硬件抗干扰经验pdf,下面的一些系统要特别注意抗电磁干扰: 1、微控制器时钟频率特别高,总线周期特别快的系统。 2、系统含有大功率,大电流驱动电路,如产生火花的继电器,大电流开关等。 3、含微弱模拟信号电路以及高精度A/D变换电路的系统。7、处理好接地线 印刷电路板上,电源线和地线最重要。克服电磁干扰,最主要的手段就是接地。 对于双面板,地线布置特別讲究,通过釆用单点接地法,电源和地是从电源的两端接到印刷线路板上来的 电源一个接点,地一个接点。印刷线路板上,要有多个返回地线,这些都会聚到回
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:401kb
    • 提供者:weixin_38743481
  1. 华为EMC资料.PDF

  2. 华为的关于EMC设计的总结和推广,供一些硬件工程师做设计时参考。内部公开 斗为不PCB的EMC设计指的 EMCPCBOOO1 修订记录 日期 修订版本描述 作者 2000/09/01100 初稿完成 EMC特别工作小组 2000-09-0)1 版权所有,侵权必究 第2页,共94页 内部公开 斗为不PCB的EMC设计指的 EMCPCBOOO1 目录 前言 8 第一部分布局 10 1,层的设置 0 1.1合理的层数 10 1.1.1Vcc、GND的层数 .,,,,,,,,,10 1.1.2信号层数
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:2mb
    • 提供者:zmmcoco
  1. 射频电路板抗干扰设计

  2. 为保证电路性能,在进行射频电路印制电路板( PCB)设计时应考虑电磁兼容性,这对于减小系统电磁信息辐射具有重要的意义。文中重点讨论按元器件的布局与布线原则来最大限度地实现电路的性能指标,达到抗干扰的设计目的。通过几个实验测试事例,分析了影响印制板抗干扰性能的几个不同因素,说明了印制板制作过程中应采取的实际的解决办法。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:147kb
    • 提供者:weixin_38562130
  1. 射频电路板抗干扰设计

  2. 射频电路工作频率高,干扰源主要是通过电磁辐射来干扰敏感电路,因此射频电路PCB板抗干扰设计的目的是减小PCB板的电磁辐射和PCB板上电路之间的串扰。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:145kb
    • 提供者:weixin_38691220
  1. PCB技术中的射频电路板抗干扰设计

  2. 摘要:为保证电路性能,在进行射频电路印制电路板( PCB)设计时应考虑电磁兼容性,这对于减小系统电磁信息辐射具有重要的意义。文中重点讨论按元器件的布局与布线原则来最大限度地实现电路的性能指标,达到抗干扰的设计目的。通过几个实验测试事例,分析了影响印制板抗干扰性能的几个不同因素,说明了印制板制作过程中应采取的实际的解决办法。   引言   随着通信技术的发展,无线射频电路技术运用越来越广,其中的射频电路的性能指标直接影响整个产品的质量,射频电路印制电路板( PCB)的抗干扰设计对于减小系统电
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:133kb
    • 提供者:weixin_38663452
  1. 射频电路板抗干扰设计

  2. 摘要:为保证电路性能,在进行射频电路印制电路板( PCB)设计时应考虑电磁兼容性,这对于减小系统电磁信息辐射具有重要的意义。文中重点讨论按元器件的布局与布线原则来限度地实现电路的性能指标,达到抗干扰的设计目的。通过几个实验测试事例,分析了影响印制板抗干扰性能的几个不同因素,说明了印制板制作过程中应采取的实际的解决办法。   引言   随着通信技术的发展,无线射频电路技术运用越来越广,其中的射频电路的性能指标直接影响整个产品的质量,射频电路印制电路板( PCB)的抗干扰设计对于减小系统电磁信
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:151kb
    • 提供者:weixin_38686245
  1. PCB设计中如何抑制电磁干扰,这里有几个准则及窍门!

  2. 电磁兼容性设计与具体电路有着密切的关系,为了进行电磁兼容性设计,设计者需要将辐射(从产品中泄漏的射频能量)减到,并增强其对辐射(进入产品中的能量)的易感性和抗干扰能力。而对于低频时常见的传导耦合,高频时常见的辐射耦合,切断其耦合途径是在设计时务必应该给予充分重视的。本文主要讲解PCB设计时要注意的地方,从而减低PCB板中的电磁干扰问题   PCB的设计原则   由于电路板集成度和信号频率随着电子技术的发展越来越高,不可避免的要带来电磁干扰,所以在设计PCB时应遵循以下原则,使电路板的电磁干扰
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:89kb
    • 提供者:weixin_38694541