您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 图解高速USB握手过程

  2. 介绍了高速USB和外设之间的握手过程和时序
  3. 所属分类:专业指导

    • 发布日期:2010-08-25
    • 文件大小:124kb
    • 提供者:qwhcks
  1. I2C协议规范及具体实现

  2. 高速串行通信的i2c协议规范。介绍了I2C的专业细节
  3. 所属分类:C

    • 发布日期:2008-12-25
    • 文件大小:844kb
    • 提供者:duxingxia000
  1. 高速USB数据采集系统的设计

  2. 在图像处理、瞬态信号测量等一些高速、高精度的应用中,需要进行高速数据采集。USB 2.0接口以其高速率等优点渐有取代传统ISA及PCI数据总线的趋势,热插拔特性也使其成为各种PC外设的首选接口。EZ-USB FX2是Cypress公司推出的集成USB 2.0的微处理器,它集成了USB 2.0收发器、SIE、增强的8051微控制器和可编程的外围接口。本文将介绍基于EZ-USB FX2系列CY7C68013芯片的高速数据采集系统的设计,该系统具有限幅保护功能,固件和驱动程序的编写简便,能够完成对数据
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:37kb
    • 提供者:weixin_38670529
  1. 西门子_PROFINET应用中访问外设IO地址的注意事项.pdf

  2. 西门子_PROFINET应用中访问外设IO地址的注意事项pdf,循环周期 图 的周期 这就要求在编程吋注意此情况的发生,看的周期和 的刷新周期是否 满足工艺的要求。参考图示意图。 控制器 设备 ooa 图示意图 如果的周期小于设备的刷新周期,那么可不必考虑此问题。反之,有以下两种方法 实现。 第一种方法,需要使用循环中断组织块,例如 且具有小于或等于的循环周期 且使用访问外设地址的方法进行实现,例如 第二种方法,需要使用循环中断组织块,例如 ,且具有小于或等于的循环周期 且使用 手动刷新部分过程
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:216kb
    • 提供者:weixin_38743481
  1. 高速PCB设计指南之四

  2. 随着高速DSP(数字信号处理器)和外设的出现,新产品设计人员面临着电磁干扰(EMI)日益严重的威胁。早期,把发射和干扰问题称之为EMI或RFI(射频干扰)。
  3. 所属分类:其它

    • 发布日期:2020-07-22
    • 文件大小:81kb
    • 提供者:weixin_38651786
  1. 基于PCIe总线的多路复用DMA高速传输系统的设计

  2. 文章针对双处理器设备问的数据通信提出了基于PCIe非透明桥的高速传输系统的设计方法。该方法应用于视频转码设备,实验结果表明当转码设备作为外设与PC主机进行通信时,采用多路虚拟DMA方法的数据传输总带宽可以稳定的达到1100MB/s,为实现多路实时转码提供了前提保证。文中还重点介绍了虚拟DMA通道的实现、双系统问通信模型的设计及传输系统性能优化分析。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:102kb
    • 提供者:weixin_38670186
  1. 串行外设接口(SPI)总线时序介绍

  2. SPI,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:51kb
    • 提供者:weixin_38608726
  1. 高速PCB设计指南(五)

  2. 随着高速DSP(数字信号处理器)和外设的出现,新产品设计人员面临着电磁干扰(EMI)日益严重的威胁。早期,把发射和干扰问题称之为EMI或 RFI(射频干扰)。现在用更确定的词“干扰兼容性”替代。电磁兼容性(EMC)包含系统的发射和敏感度两方面的问题。假若干扰不能完全消除,但也要使干扰减少到最小。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:184kb
    • 提供者:weixin_38698018
  1. 串行外设接口(SPI)总线时序详解

  2. SPI,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。SPI是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。
  3. 所属分类:其它

    • 发布日期:2020-08-11
    • 文件大小:128kb
    • 提供者:weixin_38560107
  1. 基于CY7C68001的USB多路高速数据采集系统

  2. 本文提出了一种基于LABVIEW的USB接口高速数据采集系统的设计,充分利用DSP丰富的片上外设以及高性能的数字信号处理能力,将采集的数据经DSP处理后通过高速USB接口传输到PC机上,通过LABVIEW软件按照用户的特定要求来处理并显示。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:233kb
    • 提供者:weixin_38658405
  1. Nexys3学习手记8:FT232之高速UART

  2. 继续上一节的工程,这里要接着在XPS上扩展一个UART外设,配合板载的USB2UART芯片FT232R做个高速串口传输测试。
  3. 所属分类:其它

    • 发布日期:2020-08-27
    • 文件大小:146kb
    • 提供者:weixin_38627104
  1. 基于CY7C68013芯片的高速数据采集系统的设计方法

  2. 在图像处理、瞬态信号测量等一些高速、高精度的应用中,需要进行高速数据采集。USB 2.0接口以其高速率等优点渐有取代传统ISA及PCI数据总线的趋势,热插拔特性也使其成为各种PC外设的首选接口。EZ-USB FX2是Cypress公司推出的集成USB 2.0的微处理器,它集成了USB 2.0收发器、SIE(串行接口引擎)、增强的8051微控制器和可编程的外围接口。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:110kb
    • 提供者:weixin_38720997
  1. 基于高速外设模块的多核DSP与FPGA通信系统设计

  2. 详细介绍了TI公司TMS320C6678多核DSP高速外设模块EMIF16(外部存储器接口)的功能及特性,利用EMIF模块扩展存储空间大、通信速度快、硬件接口电路简单、性能稳定等特点,设计并实现了一种基于EMIF模块的DSP与FPGA异步通信接口,重点描述了接口通信系统架构设计和具体软件实现。测试验证表明基于该接口可进行DSP与FPGA之间多种格式数据传输,接口运行稳定可靠,扩展了TMS320C6678多核DSP处理芯片与外部器件通信系统接口的设计方式。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:555kb
    • 提供者:weixin_38729607
  1. DSP中的基于FIFO和DSP的多路高速数据采集系统

  2. 随着技术的进步和大量外设的增加,不仅要求计算机并行口可以连接打印机,而且可以连接到其他外设,并要求能够双向传输数据,对高速外设还要求高速数据传输,如DPS。在科技飞速发展的今天,DSP的处理能力和速度也快速提高,广泛用户在科学研究、军事及通信等电子领域。在这些应用中免不了要和PC机进行高速数据传输。计算机并口传统的传输模式为SPP(标准并口),数据传输方向是从计算机到外围设备,只能输出数据,不能输入数据。这就限制了并行口高速数据通信的应用。于是我们在基于FIFO的DDC与DSP高速数据传输实现的
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:165kb
    • 提供者:weixin_38725734
  1. DSP中的TL16C750在DSP与PC机的高速串行通信中的应用

  2. 通用数字信号处理器DSP以其很强的数据处理能力使其在高速数字信号处理方面得到广泛的应用,但是它的通信接口控制能力比较弱;例如TMS320VC5402带有2个串口,串口常被语音接口占用。当TMS320VC5402独立构成一个处理单元时,往往需用与外设交换一些数据,通信能力弱就会影响DSP 的应用。在语音识别系统中,用TMS320VC5402采集和处理语音信号,然后将识别的结果通过串口传送到PC机作具体控制处理。由于系统的实时性要求较高,如何实现TMS320Vc5402与PC机高速和可靠的通信问题就
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:221kb
    • 提供者:weixin_38752628
  1. 基于FPGA的PXA270外设时序转换接口设计方案

  2. ARCNET协议应用于高速动车组列车通信网络时,产生中央控制单元处理器PXA270与专用协议控制器件COM20020相连的时序不匹配问题,若用通用数字电路模块进行时序转换,PXA270需占用PXA270专门的资源(CPU时间片)对 COM20020的寄存器、数据包缓冲区进行低速读写访问(对COM20020的相邻两次读操作相隔至少300 ns),这样将增加处理器的负担。基于这种现状,提出一种基于FPGA的PXA270外设时序转换接口设计方案,以FPGA为桥梁进行时序转换,并增加存储器直接访问DMA
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:296kb
    • 提供者:weixin_38687968
  1. 基础电子中的如何在FPGA和ASIC设计中结合高速USB功能

  2. 通用串行总线已经很普遍了,这是由于其使用简单,随插即用,并具有鲁棒性的优点。USB已经找到了进入曾经使用串口、并口作为其host接口的计算机外设的方式,需要接口到host计算机的产品现在也把USB作为其主要选择。USB提供多种带宽选择--低速、全速、高速、和现在的超高速--迎合了各种计算机外设以及工业和医疗设备的需要。   USB提供的吞吐量足够大,适合高带宽应用,如硬盘驱动器和扫描器。事实上,对于大部分计算机外设,如键盘,鼠标,PDA,游戏键盘,操纵杆,扫描仪,数码相机,打印机,USB已经是
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:148kb
    • 提供者:weixin_38562085
  1. 嵌入式系统/ARM技术中的基于ARM高速闪存MCU应对广泛嵌入式需求

  2. 突出特点   由于采用了ARM7TDMI-S内核,LPC2000系列MCU工作频率达60MHz,与其他8-bit产品相比具有更强的功能延展性。同时它借助片上存储器加   模块实现了“零等待访问”高速闪存功能,提高了指令执行的效率。   此外,LPC2000的外设接口非常丰富,包括UART、SPI、I2C、CAN、ADC、 PWM、RTC等。LPC2000系列MCU应用领域非常广泛,从网络通信、   马达控制,到汽车和消费电子都适合于涉足。   嵌入式系统是面向用户、面向产品、面向应用的,它
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:182kb
    • 提供者:weixin_38670420
  1. 嵌入式Linux下高速USB主控制器的设计与实现

  2. 在嵌入式系统的发展历程中,Linux操作系统的源码公开,结构清晰,功能强大,可移植性强等特点使其在嵌入式领域应用越来越广泛。USB接口的热插拔,即插即用,数据传输可靠,扩展方便,成本低等优点使其逐渐成为嵌入式系统的必备接口之一。随着嵌入式系统应用领域的不断扩展,人们对其性能的要求不断提高,特别是USB设备的读写速度受到越来越多的关注。然而。目前多数嵌入式系统仅支持基础的USB低速或全速外设,不能满足人们对高速数据传输的要求。为此,基于AT91RM9200平台完成了高速USB的硬件设计和Linux
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:271kb
    • 提供者:weixin_38697171
  1. 高/低速外设时钟寄存器

  2. HISPCP和LOSPCP控制寄存器分别控制高/低速的外设时钟,具体功能参见图1、图2和表1、表2。   图1 高速外设时钟寄存器(HISPCP)   图2 低速外设时钟寄存器(△OsPCP)   表1 高速外设时钟寄存器(HISPCP)功能定义   表2 低速外设时钟寄存器(LOSPCP)功能定义   欢迎转载,信息来源维库电子市场网(www.dzsc.com)   来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:117kb
    • 提供者:weixin_38721119
« 12 3 4 5 6 7 8 9 10 ... 31 »