您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DSP接口电路设计与编程

  2. 内容简介 本书以ADSP2106x、ADSP2116x系列高性能浮点DSP为主,介绍了以数字信号处理器(DSP)为核心的实时数字信号处理的系统设计,详细论述了DSP与多种外围接口电路的设计方法,包括各种存储器、模数和数模转换电路、异步串行接口、地址/数据复用总线、扩展I/O、CPCI总线,以及相关的软件编程和调试方法,还介绍了高速数字电路、数模混合电路的印制板设计方法。 本书面向通信、雷达和电子工程类领域的科研和工程设计人员以及相关专业的研究生和高年级本科生。 目录 第1章 DSP的结构和功能
  3. 所属分类:硬件开发

    • 发布日期:2009-09-26
    • 文件大小:10485760
    • 提供者:menglimin
  1. 基于FPGA的数字秒表设计

  2. 本科生毕业论文(设计)开题报告书 题 目: 基于FPGA的数字秒表设计 学生姓名: *********** 学 号: ********** 专业班级: 自动化******班 指导老师: ************ 2010年 3 月 20 日 论文(设计)题目 ISP技术及其应用研究 课题目的、意义及相关研究动态: 课题设计的主要目的:运用所学的数字电子技术的基本知识和数字电子电路的设计方法,将数字电子技术的基础知识与EDA技术有机地联系起来,EDA电子仿真软件的仿真功能强大,具有完备的文件库,
  3. 所属分类:嵌入式

    • 发布日期:2010-06-16
    • 文件大小:747520
    • 提供者:sanpao2010
  1. 射频电路及高速数字电路仿真

  2. 微波系统的设计越来越复杂对电路的指标要求越来越高,电路的功能越来越多电路的尺寸要求越做越小而设计周期却越来越短传统的设计方法已经不能满足系统设计的需要。使用微波EDA 软件工具进行微波元器件与微波系统的设计已经成为微波电路设计的必然趋势
  3. 所属分类:专业指导

    • 发布日期:2018-08-14
    • 文件大小:39936
    • 提供者:weixin_29289323
  1. 高速电路信号完整性分析与设计 超清书签版

  2. 本书着重介绍高速数字电路设计中所涉及到的信号完整性问题,并提出信号完整性仿真 分析的必要性及其在解决信号完整性的方法。本书从高速信号与高速电路基本概念入手,提 出本书所要阐述的问题和解决的方案, 然后从基本理论入手, 分析信号完整性所涉及的机理、 现象等,提出信号完整性仿真分析的必要性及其方法,结合高速电路及其 PCB 版设计分析其 应用方案,最后介绍了目前国外最新的信号完整性分析常用工具及其仿真分析方法,结合所 完成的科研项目的实践,给出了大量具体示例,对高速电路的信号完整性从理论、技术到应
  3. 所属分类:硬件开发

    • 发布日期:2018-12-15
    • 文件大小:7340032
    • 提供者:qq_25467549
  1. 无线传感器网络SoC芯片电源模块LDO的设计.pdf

  2. 无线传感器网络SoC芯片电源模块LDO的设计pdf,无线传感器网络SoC芯片电源模块LDO的设计口经验交流口 仪器仪表用户 △Vo Re t 12 瞬间下拉,进入系统的动态调节过程,输出电流增加 输出重新进入稳定状态点。同样,当负载电流瞬间减 3)瞬态特性 小,引起电路新的动态调节,最终进入稳定状态点。表 瞬态特性为负载电流突变时引起输出电压的最1给出LDO仿真结果。 大变化,它是输出电容C及其等效串联电阻Rs和旁 表1LDO仿真结果 路电容C的函数,其中旁路电容C的作用是提高负载 参数 典型值
  3. 所属分类:其它

    • 发布日期:2019-10-13
    • 文件大小:1048576
    • 提供者:weixin_38743481
  1. 低压低功耗全摆幅CMOS运算放大器设计与仿真.pdf

  2. 低压低功耗全摆幅CMOS运算放大器设计与仿真pdf,ABSTRACT In recent years, more and more electronic products with battery supply are widely used, which cries for adopting low voltage analog circuits to reduce power consumption, therefore low voltage, low power analog circu
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:3145728
    • 提供者:weixin_38744435
  1. 高速数字电路的设计与仿真

  2. 高速数字系统设计成功的关键在于保持信号的完整,而影响信号完整性(即信号质量)的因素主要有传输线的长度、电阻匹配及电磁干扰、串扰等。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:72704
    • 提供者:weixin_38553791
  1. 高速数字电路设计与仿真

  2. 在高速数字电路设计中,不用仿真而只凭传统的设计方法或经验很难预测和保证信号完整性,仿真已成为高速信号设计的必要手段,利用仿真可以预测信号的传输情况,从而提高系统的可靠性。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:71680
    • 提供者:weixin_38744270
  1. 高速数字电路的信号完整性仿真与分析_项目报告

  2. 基于信号完整性的信号处理板卡的设计,本PPT是对项目上一些问题的总结,由于是PDF版,有些实质内容并不详细,如有需要请联系文档上的邮箱..
  3. 所属分类:嵌入式

    • 发布日期:2011-03-28
    • 文件大小:3145728
    • 提供者:icoke900
  1. 基于ADSP-TS101的高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:192512
    • 提供者:weixin_38663516
  1. 基于ADSP-TS101的数字电路设计仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。   1 系统硬件设计   1.1 数模混合部分的设计   A/D是数字和模拟混合部分,是设计重点考虑的部分之一。数字部分的频率高,模拟部分对于扰很敏感,处理不好,数字信号很容易干扰模拟信号,出现电磁干扰问题。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:280576
    • 提供者:weixin_38516270
  1. 基于ADSP-TS101的高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:190464
    • 提供者:weixin_38557095
  1. 高速数字电路的信号完整性与电磁兼容性设计

  2. 在现代高速数字电路设计中,信号完整性和电磁兼容性是设计中非常重要的问题。只有很好地控制串扰、地弹、振铃、阻抗匹配、退耦等电磁兼容因素,才能设计出成功的电路。模拟电路原理在高速数字电路设计的分析和应用中发挥着很大的作用。本文较详细地解释了高速数字电路设计中上述电磁兼容问题的产生原因以及解决方法,最后给出了一个实际设计的仿真实例来说明以上现象。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:178176
    • 提供者:weixin_38746738
  1. RFID技术中的2.4GHz收发系统射频前端的ADS设计与仿真

  2. 0引言   近年来,随着无线通信业务的迅速发展,通信频段已经越来越拥挤。1985年美国联邦通信委员会(FCC)授权普通用户可以使用902MHz,2.4GHz和5.8GHz三个“工业、科技、医学”(ISM)频段。ISM频段为无线通信设备提供了无需申请在低发射功率下就能直接使用的产品频段,极大地推动了无线通信产业的发展。虽然目前无线数字通信技术已经相当成熟,但射频设计仍然是移动通信设计的瓶颈。射频电路的设计主要围绕着低成本、低功耗、高集成度、高工作频率和轻重量等要求而进行。ISM频段的射频电路的研
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:525312
    • 提供者:weixin_38674627
  1. 单片机与DSP中的高速数字电路的设计与仿真

  2. 高速数字系统设计成功的关键在于保持信号的完整,而影响信号完整性(即信号质量)的因素主要有传输线的长度、电阻匹配及电磁干扰、串扰等。设计过程中要保持信号的完整性必须借助一些仿真工具,仿真结果对PCB布线产生指导性意见,布线完成后再提取网络,对信号进行布线后仿真,仿真没有问题后才能送出加工。目前这样的仿真工具主要有cadence、ICX、Hyperlynx等。Hyperlynx是个简单好用的工具,软件中包含两个工具LineSim和BoardSim。LineSim用在布线设计前约束布线和各层的参数、设
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:184320
    • 提供者:weixin_38647039
  1. 单片机与DSP中的基于信号完整性理论的PCB仿真设计与分析研究

  2. 摘要:在分析高速数字电路设计中存在的几个主要问题的基础上,探讨了高速信号完整性所涉及到的基本理论研究了在PCB仿真设计实际应用中通常采用的两种模型方法,即IBIS模型和SPICE模型,分析了仿真模型和建模方法。结合一个具体高速电路设计——小型封装可热插拔式光纤收发模块(SFP)的反射仿真实例,讨论了仿真模型的建立并对仿真结果进行了分析,研究结果表明在高速电路设计中采用基于信号完整性的仿真设计是可行的,也是必要的。     关键词:高速数字电路;信号完整性;仿真模型;PCB     引言  
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:160768
    • 提供者:weixin_38628920
  1. 基于高速CMOS时钟的数据恢复电路设计与仿真

  2. 文中基于2.5 GB/s的高速型数据收发器模型,采用SMIC 0.18 μm的双半速率CMOS时钟进行数据的恢复处理。设计CMOS时钟主要包含:提供数据恢复所需等相位间隔参考时钟的1.25 GHz、16相频锁相环电路;采用电流逻辑模式前端电路构成的复用CDR环路;滤除亚稳态时钟的采样超前、滞后鉴相器;选择时钟与相位插值的控制时钟电路,以及基于折半、顺序查询算法的数字滤波电路。并对时钟进行数模混合仿真检测,测试结果表明:电路对于2.5 GB/s的差分输入数据,可快速高效完成数据恢复和时钟定时复位,
  3. 所属分类:其它

    • 发布日期:2021-01-28
    • 文件大小:2097152
    • 提供者:weixin_38540782
  1. 基于ADSP-TS101的数字电路设计仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。   1 系统硬件设计   1.1 数模混合部分的设计   A/D是数字和模拟混合部分,是设计重点考虑的部分之一。数字部分的频率高,模拟部分对于扰很敏感,处理不好,数字信号很容易干扰模拟信号,出现电磁干扰问题。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:353280
    • 提供者:weixin_38501363
  1. 高速数字电路经典设计与仿真

  2. 前言: 高速数字系统设计成功的关键在于保持信号的完整,而影响信号完整性(即信号质量)的因素主要有传输线的长度、电阻匹配及电磁干扰、串扰等。  高速数字系统设计成功的关键在于保持信号的完整,而影响信号完整性(即信号质量)的因素主要有传输线的长度、电阻匹配及电磁干扰、串扰等。  设计过程中要保持信号的完整性必须借助一些仿真工具,仿真结果对PCB布线产生指导性意见,布线完成后再提取网络,对信号进行布线后仿真,仿真没有问题后才能送出加工。目前这样的仿真工具主要有cadence、ICX、Hyperlynx
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:182272
    • 提供者:weixin_38643212
  1. 基于高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。   1 系统硬件设计   1.1 数模混合部分的设计   A/D是数字和模拟混合部分,是设计重点考虑的部分之一。数字部分的频率高,模拟部分对于扰很敏感,处理不好,数字信号很容易干扰模拟信号,出现电磁干扰问题。降
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:457728
    • 提供者:weixin_38647039
« 12 3 4 5 »