您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于Verilog的FPGA与USB2_0高速接口设计

  2. USB 210 接口芯片FX2 CY7C68013 工作在Slave FIFO 模式下,讨论了一种以FPGA 为控制核心,对其内部的 FIFO 进行控制,以实现数据的高速传输
  3. 所属分类:硬件开发

    • 发布日期:2009-05-16
    • 文件大小:523kb
    • 提供者:tagoal
  1. 基于cycloneⅡ的高速异步串行接口的实现

  2. 基于 cyc I one II 的高速异步串行接口的实现 宋开 鑫,李 斌 ,王 婧 ,靖 文,张嘉春 ,孙新立 (沈阳理工大学,辽宁 沈阳 100168 ) 【摘 要 】文章首先介绍 了系统的总体结构 ,然后详细论述 了系统各个组成部分 的原理和 3-作 过程 ,主要 论证 了如何利用 锁相环进行 5 倍采样从而实现位同步和串并转换,然后用 FIFO 来实现时钟域的转换 ,外加一些必要的设置,最终实现了利用 现 场可编程逻辑 器件 cyclone 1I 对 150M 数据正确 的接收和转发
  3. 所属分类:硬件开发

    • 发布日期:2009-05-25
    • 文件大小:122kb
    • 提供者:jayzf0503
  1. 基于CPLD和FIFO的多通道高速数据采集系统的研究

  2. 【摘 要】  介绍了一种基于CPLD (复杂可编程逻辑器件)和F IFO (先入先出存储器)的多通道 高速Aö D 数据采集系统的设计方法, 并给出了这种数据采集方法的硬件原理电路和主要的软件设计 思路。采用该设计方法所设计的数据采集系统不但可以实现高速采集多通道的数据, 而且还可以扩展 模拟量的输入通道数。
  3. 所属分类:专业指导

    • 发布日期:2010-01-08
    • 文件大小:397kb
    • 提供者:jiang5749099
  1. FIFO 乒乓操作 低速到高速

  2. 低速入高速出的FIFO乒乓操作,调试成功可以随意更改你所需要的FIFO 大小
  3. 所属分类:专业指导

    • 发布日期:2010-04-21
    • 文件大小:1mb
    • 提供者:TCLTU
  1. 基于FPGA的高速FIFO电路设计

  2. 在大容量高速采集系统项目的开发过程中,FPGA作为可编程逻辑器件,设计灵活、可操作性强,是高速数字电路设计的核心器件。由于FPGA内嵌存储器的容量有限,通常不能够满足实际设计电路的需求,需要外接SRAM、SDRAM、磁盘阵列等大容量存储设备。本文主要介绍高速FIFO电路在数据采集系统中的应用,相关电路主要有高速A/D转换器、FPGA、SDRAM存储器等。A/D输出的数据流速度快,经过FPGA降速后,位数宽,速度仍然很高,不能直接存储到外部存储器。在设计时,要经过FIFO缓存,然后才能存储到外部
  3. 所属分类:硬件开发

    • 发布日期:2010-06-17
    • 文件大小:188kb
    • 提供者:hhzzhh0502
  1. 基于DDR2SDRAM的高速大容量异步FIFO的设计与实现

  2. 基于DDR2SDRAM的高速大容量异步FIFO的设计与实现
  3. 所属分类:专业指导

    • 发布日期:2010-06-28
    • 文件大小:116kb
    • 提供者:yk00110011
  1. PXI高速同步采集卡 16路 14位 80KS/s/通道 8K字FIFO

  2. ◆14位AD精度,80KS/s/通道采样频率 ◆单端16路模拟量输入 ◆AD缓存:8K字FIFO存储器 ◆AD量程:±10V ◆AD触发方式:多种模拟量、数字量触发方式 ◆全卡实现无跳线操作 【免费提供专业的测量与工业自动化方案】 咨询:QQ1304438713 手机18706849716 李工
  3. 所属分类:咨询

    • 发布日期:2010-08-20
    • 文件大小:882kb
    • 提供者:qq1304438713
  1. 基于FPGA的高速数据存储系统中FIFO控制的设计

  2. 摘要:介绍了一种高速((:CD相机数据存储,},的FIFO缓存控制的方法。利川FPCA刘一高速数据存 黔系统,}’的FIFO缓存器进行控制,在(}uarLus Il开发平台上进行设计仿真,结果表明数据流和IDE硬 tu之间的存储速率得到匹配,数据实时存储到硬盘,},,为后期的数据处理提供了原始数据,同时也为存 黔系统的设计提供了参考。
  3. 所属分类:嵌入式

    • 发布日期:2010-08-24
    • 文件大小:655kb
    • 提供者:jzd19851102
  1. 基于LPM的高速FIFO的设计

  2. 基于LPM的高速FIFO的设计 可用的文档
  3. 所属分类:专业指导

    • 发布日期:2011-03-02
    • 文件大小:239kb
    • 提供者:shenguangnan
  1. Altera FIFO开发资料

  2. altera_ug_fifo.pdf audio_dac_fifo.rar FIFO中文应用笔记.pdf FIFO基础知识.doc FPGASoPC软硬件协同设计纵横谈.pdf FPGA的VGA视频输出工程文件// freedev_vga FPGA的VGA视频输出工程文件.rar FreeDev FPGA音频开发环境和平台构建.pdf Nios系统基础上的UItra DMA数据传输模式.doc SD_Card_Audio// Audio_DAC_FIFO_altera的ip核 DE2_SD_C
  3. 所属分类:硬件开发

    • 发布日期:2013-07-26
    • 文件大小:12mb
    • 提供者:originator
  1. ADS8323与高速FIFO接口电路的CPLD实现

  2. 以CPLD为逻辑控制核心实现了ADS8323与高速FIFO的接口电路,该电路具有可靠性高、通用性强、易于移植等特点。在设计过程中,以QuartusII作为开发环境,采用图形输入和VerilogHDL语言输入相结合的方式,简化了开发流程。
  3. 所属分类:其它

    • 发布日期:2020-07-26
    • 文件大小:73kb
    • 提供者:weixin_38684806
  1. 基于FPGA的高速FIFO电路设计

  2. 由于FPGA内嵌存储器的容量有限,通常不能够满足实际设计电路的需求,需要外接SRAM、SDRAM、磁盘阵列等大容量存储设备。本文主要介绍高速FIFO电路在数据采集系统中的应用,相关电路主要有高速A/D转换器、FPGA、SDRAM存储器等。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:188kb
    • 提供者:weixin_38558660
  1. 采用CPLD实现ADS8323与高速FIFO的接口电路

  2. 1.引言   高速数据采集系统具有极强的通用性,可广泛应用于军事、工业生产、科学研究和日常生活中。就像其他计算机技术一样,随着数字化生活的到来,高速数据采集系统在日常生活中的应用越来越显着。智能化建筑中各种信息,包括温度、湿度、声音、视频等各种信号都必须通过高速数据采集系统才能进入系统计算机,供智能建筑其他系统进一步处理。对于每个家庭来说,各种家用电器的智能化数字化的第一步,也是通过高速数据采集系统将外界的信息数字化。特别是对于家庭录像来说,需要同时记录视频和音频,可能还有文字等其他信`崽,这时
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:188kb
    • 提供者:weixin_38623009
  1. 一种基于DDR高速图像缓存的实现

  2. 提出了基于DDR存储器的高速FIFO图像缓存方案,降低了用户接口的设计难度,实现了高速缓存的容量扩展,并成功应用于工程项目。本文设计中使用16bit数据位宽的DDR器件,创新地实现了行猝发的操作模式,极大地提高了数据吞吐量。在工作时钟为100MHz的条件下实现了平均缓存速度高达360MB/s,接近理论峰值数据吞吐量400MB/s。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:185kb
    • 提供者:weixin_38648968
  1. ADS8323与高速FIFO接口电路的CPLD实现

  2. 为了使MCU、AD芯片以及高速FIFO存储器能够协调工作,就需要设计好这三者之间的接口电路。本文正是针对这个问题,选用CPLD实现了三者之间的接口电路。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:133kb
    • 提供者:weixin_38670433
  1. EDA/PLD中的基于FPGA的FIFO设计和应用

  2. 引 言   在利用DSP实现视频实时跟踪时,需要进行大量高速的图像采集。而DSP本身自带的FIFO并不足以支持系统中大量数据的暂时存储,这就要求大的中间缓存,而专用的高速FIFO芯片价格昂贵且容量受限,大大增加了商业成本,因此在实际应用中寻找FIFO代替器件是很有必要的。   1 器件选择   这里在视频信号处理系统中,将利用FPGA作为桥梁,实现对SDRAM的控制,以达到大量高速存取数据的功能。之所以选取SDRAM,主要是因为在各种随机存取器件中,SDRAM的容量较大,价格较低,且数据突
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:203kb
    • 提供者:weixin_38729399
  1. 用CPLD和外部SRAM构成大容量FIFO的设计

  2. 摘要:对照一般通用FIFO的外部控制线,以及视频服务器应用的具体要求,设计完成用CPLD和外部SRAM构成的大容量、廉价、高速FIFO,除了可以满足视频服务器码流缓冲的需要外,也可以作为一个通用的大容量FIFO。  关键词:视频服务器、码流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Ac
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:82kb
    • 提供者:weixin_38616435
  1. 适用于PCI-Express接口的高速FIFO电路设计

  2. 适用于PCI-Express接口的高速FIFO电路设计、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:209kb
    • 提供者:weixin_38526421
  1. 采用CPLD实现ADS8323与高速FIFO的接口电路

  2. 采用CPLD实现ADS8323与高速FIFO的接口电路、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:168kb
    • 提供者:weixin_38596879
  1. 基于FPGA的FIFO设计和应用

  2. 引 言   在利用DSP实现视频实时跟踪时,需要进行大量高速的图像采集。而DSP本身自带的FIFO并不足以支持系统中大量数据的暂时存储,这就要求大的中间缓存,而专用的高速FIFO芯片价格昂贵且容量受限,大大增加了商业成本,因此在实际应用中寻找FIFO代替器件是很有必要的。   1 器件选择   这里在视频信号处理系统中,将利用FPGA作为桥梁,实现对SDRAM的控制,以达到大量高速存取数据的功能。之所以选取SDRAM,主要是因为在各种随机存取器件中,SDRAM的容量较大,价格较低,且数据突
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:270kb
    • 提供者:weixin_38742520
« 12 3 4 5 6 7 8 9 10 ... 17 »