您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速PCB设计指南.pdf

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束 高速PCB设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号PCB的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB设计指南之四 第一篇 印制电路板的可靠性设计 …… 高速PCB设计指南之五 第
  3. 所属分类:硬件开发

    • 发布日期:2009-10-06
    • 文件大小:746496
    • 提供者:strong987
  1. 高速PCB设计指南第一篇 PCB布线.pdf

  2. 高速PCB设计指南第一篇 PCB布线.pdf
  3. 所属分类:专业指导

    • 发布日期:2010-08-07
    • 文件大小:124928
    • 提供者:kindy127
  1. 高速PCB设计指南-布线,降噪

  2. 第一篇 PCB布线,第一篇 高密度(HD)电路的设计,第一篇 改进电路设计规程提高可测试性,印制电路板的可靠性设计,DSP系统的降噪技术,混合信号电路板的设计准则,混合信号电路板的设计准则,第一篇 掌握IC封装的特性以达到最佳EMI抑制性能
  3. 所属分类:硬件开发

    • 发布日期:2011-05-25
    • 文件大小:212992
    • 提供者:xuwenqing6000
  1. 高速 PCB 设计指南

  2. 高速PCB设计指南 高速PCB 设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速 PCB设计 高速PCB 设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰 3(部分) 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和 PCB设计约束(缺具体数据) 高速PCB 设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号 PCB 的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB 设计指南之四 .
  3. 所属分类:硬件开发

    • 发布日期:2011-08-15
    • 文件大小:403456
    • 提供者:gf_dool
  1. 高速PCB设计指南 布局布线

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰3(部分) 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束 高速PCB设计指南之。。。。。。。。
  3. 所属分类:专业指导

    • 发布日期:2009-02-18
    • 文件大小:2097152
    • 提供者:hualingxin
  1. 高速PCB 设计指南

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰3(部分) 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束(缺具体数据) 高速PCB设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号PCB的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB设计指南之四 第一篇 印制电路板的可靠性设计 高速PC
  3. 所属分类:硬件开发

    • 发布日期:2009-03-11
    • 文件大小:921600
    • 提供者:woocooking
  1. DDR2Layout指导手册

  2. DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:2097152
    • 提供者:fanpeng314