点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - ,quartusII
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
altra编程软件使用方法
该文档主要介绍了QUARTUSii软件的使用方法,适合于初学者使用。
所属分类:
专业指导
发布日期:2009-06-10
文件大小:825kb
提供者:
lixiaohui139
《EDA技术实用教程》实验选编
专题一:计数分频器设计 4 专题二:存储器定制 7 实验一:快速乘法器电路设计 11 实验二:高速数字相关器设计 17 实验三:TLC5510高速A/D转换器控制 21 实验四:直接数字频率合成器(DDFS)设计 23 实验五:基于直接数字频率合成技术的任意波形发生器 28 **本材料中所有实验都有相应代码。各实验均经Altera QuartusII4.0编译仿真无误,并在GW48/PK EDA实验系统EP1K30TC144-3器件上验证通过。
所属分类:
嵌入式
发布日期:2009-07-05
文件大小:5mb
提供者:
willgsh
IS-95/CDMA2000基带成形滤波器的实现
本次设计的数字基带成形滤波器参照IS-95标准进行设计,对输入信号进行4倍过采。IS-95标准为:其中通带频率为590Khz,通带的链波大小1.5dB,截止带的频率为740Khz,截止带的衰减量为40dB,传输的数据率为1.2288Mhz,传输的频宽为1.25Mhz。
所属分类:
专业指导
发布日期:2009-07-21
文件大小:89kb
提供者:
yeyanbin
串并FIR滤波器设计
并行FIR滤波器具有速度快、容易设计的特点,但是要占用大量的资源。在多阶数的亚高频系统设计中,使用并行结构并不合算,但亚高频系统需要较高的处理速度,而串行架构往往达不到要求,因此,结合串并这两种设计方法的长处,在使用较少的硬件资源的同时实现了较高的处理速度,这里说明一种65阶八路并行、支路串行FIR滤波器的设计(实际使用了1个乘法器,8个乘累加器,一个累加器)。
所属分类:
专业指导
发布日期:2009-07-21
文件大小:12kb
提供者:
yeyanbin
Altare公司训练新人练习题
Altare公司训练新人练习题 权威公司教你入门,使你受益匪浅
所属分类:
专业指导
发布日期:2009-08-12
文件大小:48kb
提供者:
hvminglove
USB—BLASTER制作全部资料
usbblaster的全部资料,有PDF文档 protel的制作原理图,quartusII的设计工程,有意自己制作的可以看看!!!
所属分类:
专业指导
发布日期:2009-08-17
文件大小:2mb
提供者:
w11096244w
CPLD教程,简单详细
cpld的简明教程,一步一步叫你学QuartusII,图文
所属分类:
专业指导
发布日期:2009-09-17
文件大小:2mb
提供者:
maozheng110
FPGA 四位并行乘法器
FPGA 四位并行乘法器,QuartusII软件运行成功。
所属分类:
硬件开发
发布日期:2009-11-21
文件大小:564kb
提供者:
forsiny
FPGA 序列检测器
FPGA 序列检测器,QuartusII软件运行成功。
所属分类:
硬件开发
发布日期:2009-11-21
文件大小:177kb
提供者:
forsiny
单周期 CPU verilog编写
verilog语言编写的单周期CPU,QuartusII平台运行。
所属分类:
专业指导
发布日期:2009-12-22
文件大小:2mb
提供者:
QQ89642723
现代交换原理的课程设计
基于CLPD的电话信号音发生器,拨号音,回铃音,忙音,振铃等
所属分类:
专业指导
发布日期:2010-01-04
文件大小:562kb
提供者:
veinn
现代交换原理课程设计
用于发出各种信号音,如拨号音,回铃音,振铃,忙音
所属分类:
专业指导
发布日期:2010-01-04
文件大小:702kb
提供者:
veinn
嵌入式\(高校应用案例)北航软件学院
学员在中科院学习期间独立完成制作ARM开发板、开发触摸屏驱动等36个嵌入式专题实验项目,1-3个大型项目。其他实验项目如:智能机器人等可在结业后完成。 教学周期:10个月,其中第一学期3个月,第二学期5个月,课程实训2个月。 课程编号 教学单元 教学内容 就业岗位 第一学期 教学课时3个月 ZKQ090101 网络原理及linux服务 网络概述;数据通信基础;网络体系结构与协议;局域网;网络互联与TCP/IP协议;Internet及其应用;网络连接设备与技术 •Linux下C开发人员 •面向C
所属分类:
硬件开发
发布日期:2010-03-21
文件大小:554kb
提供者:
yaowanhua
EDA课程设计,已做好,下载即可看
基于FPGA做的几个实例,下载后,解压,用QuartusII打开工程即可,如果要看最终效果,可以下载到DE2上。 正弦波形发生器 动态输出4位十进制频率计
所属分类:
硬件开发
发布日期:2010-05-20
文件大小:3mb
提供者:
xiaojun5123
数字密码锁PasswordLock
这是我们通信电子实习时做的一个东西,可以下载到DE2的板子上实现相应的功能。 基于QuartusII 的数字密码锁,功能齐全,功能有 1、设计一个电子密码锁,在锁开的状态下输入密码,密码4-8位,低于4位提示用户。 2、用数据数字1、2、…、9、0,输入的密码用数码管显示,最后输入的密码显示在最右边的数码管上 3、可删除输入的数字,删除的是最后输入的数字。 4、密码设定,给予一定时间限制,超过时间修改自动放弃。 5、实现密码设定的校验,输入两次密码,判断是否相同。 6、为保证密码锁主人能打开密
所属分类:
其它
发布日期:2010-08-02
文件大小:1mb
提供者:
tracy1990lg
2-4译码器设计报告
2-4译码器设计报告 利用QuartusII软件功能进行仿真分析,含实验目的,内容,步骤,等!
所属分类:
嵌入式
发布日期:2010-09-05
文件大小:337kb
提供者:
huhehaote315
QII9.0Crack
QuartusII软件的破解,有效期很长,大家放心使用。希望有用。
所属分类:
其它
发布日期:2010-09-10
文件大小:344kb
提供者:
clwyl
如何建立一个新工程.part1.rar
FPGA正在成为越来越热门的技术,QuartusII是ALTERA公司推出的专业FPGA开发工具。本视频主要介绍如何利用QuartusII软件建立新工程。
所属分类:
硬件开发
发布日期:2011-11-22
文件大小:46mb
提供者:
luomeigang
VHDL序列检测器(源程序,原理图,波形图)
VHDL数字系统设计与测试课程的计数显示电路,附源代码、原理图、波形图,有状态转移图,最后附波形仿真,采用quartusII进行仿真。
所属分类:
硬件开发
发布日期:2013-06-11
文件大小:98kb
提供者:
misgod123
NIOS II 9.1简单教程
NIOS II 9.1简单教程,几乎没有9.1版本的教程,网上几乎都是9.0版本的,自己跑了完整的流程,在FPGA上实现了功能,我的系统为window 8.1
所属分类:
硬件开发
发布日期:2015-07-25
文件大小:492kb
提供者:
towardt
«
1
2
3
4
5
6
7
8
9
10
...
17
»