点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - DDR
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的DDR控制器设计
介绍了 DDR SDRAM 控制器的系统命令和结构 ,设计了一种基于状态机的 DDR SDRAM 控制器 。利 用状态机对读写操作进行控制可提高系统性能 ,给出了基于 FPGA 的控制器的仿真结果 。
所属分类:
硬件开发
发布日期:2010-06-05
文件大小:7mb
提供者:
xiaozunding
主板常规信号的走线要求
主板常规信号的走线要求,CPU,DDR,PCI,等等 资料
所属分类:
专业指导
发布日期:2010-09-01
文件大小:43kb
提供者:
QQ17268821
DDR,SDRAM布线规范
DDR,SDRAM布线规范DDR,SDRAM布线规范
所属分类:
硬件开发
发布日期:2011-01-30
文件大小:1mb
提供者:
wangyinliang123
多核DSP芯片TMS320C6678的DDR3接口设计
多核处理器由于其性能较高,一般用于较复杂的实现功能较多的应用场合,外接高速大容量的 DDR3是硬件设计 需要解决的关键问题之一。本文以8核 DSP芯片 TMS320C6678为应用平台,介绍了该处理器外接 DDR3的设计方法。 文中详细介绍了 DDR3的硬件接口设计、稳定参考电源设计、复位和上电时序、针对 DDR3的PCB布线设计、DDR3的初 始化以及读写 DDR3的时序和方法
所属分类:
硬件开发
发布日期:2018-01-13
文件大小:886kb
提供者:
drjiachen
Double Data Rate DDR3 SDRAM Controller IPCore Users Guide
Lattice Double Data Rate DDR3 SDRAM Controller IPCore Users Guide, 详细说明了其DDR3 controllerIP.
所属分类:
其它
发布日期:2019-03-08
文件大小:4mb
提供者:
tbzj_2000
基于多种软件的DDR3的关键时序参数的仿真与分析
目前在板级设计中DDR芯片的使用变的越来越频繁,DDR3存储器毫无疑问已经成为目前服务器和计算机系统的主流应用,因此地位变的非常重要。DDR内存相比于其他的存储器,在时钟频率不变的情况下,可以在一个周期内完成两次边缘采样。DDR3己经将数据传输速率提升至1600MHz[i],但是同时数据信号的建立以及保持时间变的越来越短,对供电电压以及参考电压的稳定性要求也越来越高,总之对DDR3的时序提出了更高的要求。
所属分类:
硬件开发
发布日期:2019-04-27
文件大小:5mb
提供者:
u011817089
大容量存储器集成电路的测试
目前国内电脑内存条及配套产品、语言复读机、DVD机以及数码相机、数码录音、MP3等方面,对存储器电路需求量超过8000万只,随着各类电子产品的数码化和大容量化,对存储器电路的需求还将大幅增长,对存储器集成电路测试系统的需求也就越来越迫切。 大容量存储器集成电路的测试系统是科技型中小企业技术创新基金项目,是根据大容量存储器集成电路SDRAM、DDR SDRAM和:flash RAM的发展趋势而研究开发的测试系统。方案的主要内容为测试方法和测试程序研究开发,其次是测试板、适配器及生产性测试设备的研制
所属分类:
其它
发布日期:2020-11-18
文件大小:130kb
提供者:
weixin_38693084
EDA/PLD中的DDR SDRAM控制器的FPGA实现
摘要:DDR SDRAM高容量和快速度的优点使它获得了广泛的应用,但是其接口与目前广泛应用的微处理器不兼容。介绍了一种通用的DDR SDRAM控制器的设计,从而使得DDR SDRAM能应用到微处理器中去。 关键词:DDR SDRAM控制器 延时锁定回路 FPGADDR SDRAM是建立在SDRAM的基础上的,但是速度和容量却有了提高。首先,它使用了更多的先进的同步电路。其次,它使用延时锁定回路提供一个数据滤波信号。当数据有效时,存储器控制器可使用这个数据滤波信号精确地定位数据,每16位输出
所属分类:
其它
发布日期:2020-12-09
文件大小:64kb
提供者:
weixin_38638163