您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 12位除法器 EDA

  2. 这个程序是用CPLD编写的程序,12位除法器
  3. 所属分类:硬件开发

    • 发布日期:2009-12-19
    • 文件大小:701kb
    • 提供者:hjl198833
  1. 组成原理课程设计代码——完整版

  2. 序 号 实验项目 名称 实 验 内 容 学时 要求 性质 类别 所用主要仪 器及台套数 所在实验室 1 QuartusII的使用 在本次实验中,学会QuartusII软件的使用,然后利用此系统完成: 〈1〉 一位全加器设计 〈2〉 并行八位寄存器设计。 下载到实验箱上,在实验箱上验证。 必做 验证 专业基础 计算机组成原理实验箱30台 P4计算机60台 硬件基础实验室 2 层次化设计方法 在本次实验中,学会层次化设计方法,利用该方法完成: 〈1〉同步二进制计数器 〈2〉多位二进制加法器 下载到
  3. 所属分类:专业指导

    • 发布日期:2010-09-18
    • 文件大小:5kb
    • 提供者:chitu1
  1. MSP430单片机入门资料

  2. 很好的关于MSP430的入门资料…… 说一下它的主要特点:(1)低电源电压范围,1.8~3.6V。(2)超低功耗,拥有5种低功耗模式(以后会详细介绍)。(3)灵活的时钟使用模式。(4)高速的运算能力,16位RISC架构,125ns指令周期。(5)丰富的功能模块,这些功能模块包括:A:多通道10-14位AD转换器;B:双路12位DA转换器;C:比较器;D:液晶驱动器;E:电源电压检测;F:串行口USART(UART/SPI);G:硬件乘法器;H:看门狗定时器,多个16位、8位定时器(可进行捕获,
  3. 所属分类:硬件开发

    • 发布日期:2011-03-02
    • 文件大小:5mb
    • 提供者:tm112233
  1. (熟读专家系列)《ModelSim电子系统分析及仿真》

  2. 《ModelSim电子系统分析及仿真》主要内容简介:ModelSim是优秀的HDL仿真软件之一,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。《ModelSim电子系统分析及仿真》以ModelSim 6.1f版软件为例,由浅入深、循序渐进地
  3. 所属分类:硬件开发

    • 发布日期:2013-08-15
    • 文件大小:46mb
    • 提供者:u011708448
  1. msp430x2xx中文版用户指南

  2. 官方用户指南中文版,非常详细,很有用,以下是目录 perface...................................................................................................................................... 21 1 简介 ..........................................................................
  3. 所属分类:硬件开发

    • 发布日期:2015-05-22
    • 文件大小:4mb
    • 提供者:zengxianyu18
  1. R5F100LEA中文资料

  2. RL78/G13用户手册 硬件篇  最短指令执行时间可在高速(0.03125 s: @ 32 MHz 高速片上振荡器时钟运行时)至超低速(30.5 s: @ 32.768 kHz 副 系统时钟运行时)之间更改  通用寄存器: 8 位32 个寄存器(8 位8 个寄存器4 组)  ROM: 16 至512 KB,RAM: 2 至32 KB,数据闪存: /4/8 KB  内置高速片上振荡器时钟  可从32 MHz (TYP.) , 24 MHz (TYP.), 16 MHz (
  3. 所属分类:硬件开发

    • 发布日期:2015-08-07
    • 文件大小:25mb
    • 提供者:u014556960
  1. Ewb5.12电子电路仿真软件中文版含200实例及中文教程

  2. Ewb5.12电子电路仿真软件中文版含200实例及中文教程 文件 列表 │ 100进制递减计数器.ewb │ 14计数器子电路.ewb │ 16计算器.ewb │ 24或12进制加法计数.ewb │ 24或12进制加法计数子电路.ewb │ 2d限幅.ewb │ 2m振荡电路.ewb │ 4位加法器.ewb │ 50hz陷波器.ewb │ 555-1多谐振荡器.ewb │ 555fm电路.ewb │ 555单稳态电路.ewb │ 555多谐振荡电路.ewb │ 555定时报警器.ewb │ 5
  3. 所属分类:专业指导

    • 发布日期:2015-10-21
    • 文件大小:9mb
    • 提供者:freedom366
  1. 东软载波 ES7P003 Datasheet 中文手册

  2. 东软载波 ES7P003单片机的中文数据手册。ES7P003管脚兼容STM8S003、新唐N76E003,主要性能特点: 工作电压范围:2.3V ~ 5.5V  工作温度范围:-40 ~ 85℃  设计工艺及封装  低功耗、高速FLASH CMOS 工艺  20 个管脚,采用TSSOP封装  内核  ES7P RISC CPU内核  79 条精简指令  系统时钟工作频率最高为16MHz  指令周期为2个系统时钟周期  复位向量位于0000H,默认中断向量位于0004H 
  3. 所属分类:嵌入式

    • 发布日期:2019-03-21
    • 文件大小:2mb
    • 提供者:wandtor
  1. FU6811-18-31芯片资料全.pdf

  2. FU68XX芯片数据手册 双核:电机专用引擎 ME 和 8051 内核。ME 硬件自动完成电机 FOC/BLDC 运算控制; 8051内核用于参数配置和日常事务处理  指令周期大多为 1T 或 2T  16Kx8bit Flash ROM、带 CRC 校验功能、支持程序自烧录和代码保护功能  256x8bit IRAM,4Kx8bit XRAM  ME:集成低通滤波器(LPF)、比例积分器(PI)、SVPWM/SPWM、FOC 模块  单周期 16*16 位乘法器,
  3. 所属分类:C

    • 发布日期:2019-10-04
    • 文件大小:25mb
    • 提供者:weixin_45563085
  1. DS_NUC122_Series_SC_V2.01.pdf

  2. DS_NUC122_Series_SC_V2.01nuvT。n NUC122 串行外围设备接口 概述 特征 定时器控制器 概述 特征 接凵控制器 概述 特征 看门狗定时器 概述 特征 设备控制器 概述 特征 电气特性 绝对最大额定值 直流电气特性 交流特性 外部 高速晶体交流特性 外部 高速晶体 外部 低速晶体 内部 高速振荡器 内部 低高速振荡器 模拟特性 和电源管理规格 低压复位规格 欠压检测规格 上电复位规格 规格 电气特性 封装信息 历史版本信息 图 图 框图 图功能框图 图 电源分配图
  3. 所属分类:其它

  1. SN32F249_V10_SC.pdf

  2. 存储器配置 ♦ ♦ 工作电压:1.8V ~ 5.5V 64KB 内置 Flash 可编程存储器 8KB SRAM ♦ ♦ ADC 4KB Boot ROM 14 通道 12 位 SAR ADC 内置温度传感器 ♦ 工作频率高达 50MHzSONY 目录 产品简介 功能特性 系统框图 时钟产生框图 引脚配置 引脚说明 引脚电路结构图 屮央处理器( 存储器 系统定时器 操作 用法说明及技巧 寄存器 系统定时器控制和状态寄存器( 系统定时器重装值寄存器( 系统定时器当前值寄存器( 系统定时器
  3. 所属分类:嵌入式

    • 发布日期:2019-09-03
    • 文件大小:2mb
    • 提供者:qq_35351713
  1. EPM240,EPM570 代替方案,功能更多,成本更低,兼容5V电平。-40~100℃,工艺更先进,功耗更低!-EF1A650.pdf

  2. EPM240,EPM570 代替方案,功能更多,成本更低,兼容5V电平。-40~100℃,工艺更先进,功耗更低!-EF1A650.pdf安路科技ELF器件系列数据手册 ANLOGIG 安科技 目录 2.58电还迟 22 2.5.91C接厂 22 2.5.10密配置选项 22 2.5.11配置接口D....………2 3直流和丈流特性. 23 3.1直流电气特性. …23 3.1.1最大绝额定值 23 31.2摆荐基本操作条件 24 3.1.3静态供电电流2 25 3.1.4热插拔规格. 25 3.
  3. 所属分类:其它

  1. LATTICE开发板原理图测试代码软件使用以及中文资料2.pdf

  2. [原创] LATTICE开发板原理图测试代码软件使用以及中文资料 [复制链接]器件的主要特性 非易失,无限次重构 瞬时上电,数微秒 单片,无外部配置存储器 很高的设计安全性,不能戳取位流 用数毫秒重构基于SRM的逻辑 通过系统配置和JTAG口对SRM和非易失存储器编程 支持非易失存储跽的后台编程 睡眠模式 静态电流减小100倍 TransFR重构 系统正常工作时,可进行现场更新逻辑 大量I/0 -256到2280查找表 73到271个I/(0,有多种封装选择 支持密度迂移 无铅的、符合ROHS标
  3. 所属分类:专业指导

    • 发布日期:2019-08-31
    • 文件大小:446kb
    • 提供者:drjiachen
  1. 计算机组成原理复习资料.pdf

  2. 计算机组成原理的复习资料by中大,这个里边总结的东西非常独到Computer Organization and design the hardware/Software Interface Fifth editic 性能度量公式:CPU性能公式:cPU时间=指令数*cP时钟周期时间 或 cPU时间=指令数CP时钟频率 指令数:执行某程序所需的指令数量;CPl:执行某个程序段时每条指令所需的时钟周 期数;时钟周期时间:时钟频率的倒数 功耗墙:功耗( Power),功率的损耗,在单位吋间中所消耗的能
  3. 所属分类:讲义

  1. 2015-频谱分析仪设计报告汇编.pdf

  2. 2015年的大学生电子设计大赛题目-频谱分析仪设计报告-汇编,都是获得国赛一二等奖的作品E题80MHz~100MHz频谱分析仪 、任务 设计制作一个简易频谱仪。频谱仪的本振源用锁相环制作。频谱仪的基本结构图如图 E-1所示。 信号源输入一混频 滤波 显示 本振源 频率显示 图E-1频谱仪的基本结构图 要求 1.基本要求 制作一个基于锁相环的本振源: (1)频率范围90~110MHz; (2)频率步进100kHz; (3)输出电压幅度10~100mV,可调; (4)在整个频率范围内可自动扫描;扫描
  3. 所属分类:硬件开发

    • 发布日期:2019-07-01
    • 文件大小:12mb
    • 提供者:gxiangming