您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 32位DSP乘法器分析与设计

  2. 衡量DSP(数字信号处理器)芯片性能的一个重要指标是单位时间内能够完成乘累加操 作的数量。乘累加速度的增加就会使得DSP芯片运算速度增加。因此,通过对数据通路中的乘法器 进行各种设计分析,得出适合32位浮点DSP结构的乘法器,为得到较优的乘累加设计奠定了基础。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-29
    • 文件大小:140kb
    • 提供者:xml526600
  1. 基于FPGA的32位并行乘法器的设计与实现

  2. 一篇关于快速乘法器的论文,并在 FPGA 上设计并实现了一个高性能的32 位并行乘法器,值得一看!
  3. 所属分类:硬件开发

    • 发布日期:2010-03-25
    • 文件大小:153kb
    • 提供者:primerplus
  1. 32 位无符号并行乘法器VHDL源代码

  2. 无符号32位并行乘法器 直接用QuartusII打开,加入工程就要以用了。
  3. 所属分类:其它

    • 发布日期:2011-02-26
    • 文件大小:1kb
    • 提供者:hengsi
  1. VHDL语言:无符号32位乘法器

  2. VHDL无符号32位乘法器,可以很容易改成有符号32位乘法器
  3. 所属分类:硬件开发

    • 发布日期:2011-05-19
    • 文件大小:5kb
    • 提供者:xileito22
  1. 32位乘法器的实现,补码乘

  2. 实现32位补码乘。设计的很金典,拿来与大家共享
  3. 所属分类:硬件开发

    • 发布日期:2011-05-24
    • 文件大小:2kb
    • 提供者:li879087
  1. 32位乘法器,仿真,代码,工程文件

  2. 32乘法器实现,仿真,工程文件都在,还有波形文件,直接可以用的工程。
  3. 所属分类:硬件开发

    • 发布日期:2011-05-24
    • 文件大小:864kb
    • 提供者:li879087
  1. 32位单精度浮点乘法器的FPGA实现

  2. 32位单精度浮点乘法器的FPGA实现32位单精度浮点乘法器的FPGA实现
  3. 所属分类:硬件开发

    • 发布日期:2011-07-31
    • 文件大小:125kb
    • 提供者:majijuncekong
  1. 32位单精度浮点乘法器的FPGA实现

  2. 32位单精度浮点乘法器的FPGA实现,帮助你如何通过FPGA实现32位单精度浮点乘法器
  3. 所属分类:嵌入式

    • 发布日期:2013-04-01
    • 文件大小:174kb
    • 提供者:shiyangcool
  1. 微处理器作业-乘法器

  2. 用Verilog设计的32位无符号数乘法器,四种模式,阵列乘法器,波兹编码乘法器,用nclaunch 进行了功能仿真,用design_vision进行门级仿真。
  3. 所属分类:硬件开发

    • 发布日期:2013-05-12
    • 文件大小:11mb
    • 提供者:feng37140122
  1. 32位快速乘法器的实现

  2. 32位快速乘法器的实现,里面都是学长们的总结,大家毕业设计,生产实习可以用到
  3. 所属分类:系统集成

    • 发布日期:2013-09-08
    • 文件大小:120kb
    • 提供者:u012043715
  1. 32位浮点阵列乘法器的设计及算法比较

  2. 32位浮点阵列乘法器的设计及算法比较
  3. 所属分类:其它

    • 发布日期:2014-04-18
    • 文件大小:239kb
    • 提供者:jingyun546
  1. 32位乘法器

  2. 32位并行乘法器,基于与门,全加器以及半加器实现的乘法器。
  3. 所属分类:嵌入式

    • 发布日期:2014-04-30
    • 文件大小:5kb
    • 提供者:h_gzs
  1. 32位限位浮点数乘法器

  2. 在学习《自己设计制作CPU与单片机》这本书时,根据书中的线索在quartus II 13.1下斗出来的32位限位浮点数的乘法器(一样的步骤设计其除法器)。
  3. 所属分类:嵌入式

    • 发布日期:2015-07-12
    • 文件大小:13mb
    • 提供者:misskissc
  1. 32位单精度浮点乘法器的FPGA实现

  2. 32位单精度浮点乘法器的FPGA实现
  3. 所属分类:硬件开发

    • 发布日期:2016-12-11
    • 文件大小:286kb
    • 提供者:aqwtyyh
  1. 16位寄存器组成32位大数乘法器

  2. 基于emu8086微机模拟器的16位寄存器构成32位大数乘法器的实验
  3. 所属分类:讲义

  1. 计算机组成原理实验课程 实验一 运算器设计(加法器设计)8位可控加减法器设计、32位算术逻辑运算单元ALU设计alu.circ

  2. 8位可控加减法器设计、32位算术逻辑运算单元ALU设计、四位先行进位74182、四位快速加法器 、8位快速加法器、16位快速加法器、5位阵列乘法、6位补码阵列乘法器等电路,已画好。alu自动测试是100分。
  3. 所属分类:Linux

    • 发布日期:2020-05-16
    • 文件大小:710kb
    • 提供者:CN_EventHorizon
  1. 工业电子中的一款32位Cortex-M0低管脚微控制器的推出

  2. 日前,新唐科技宣布推出低于$0.3美元新款32位Cortex-M0低管脚微控制器 - Mini51F TSSOP 20 pin火爆芯系列。新唐Mini51F低管脚火爆芯系列为一高集成度微控制器,其延续Mini51给力芯、M051犀利芯系列特性,搭载ARM公司小型、低功耗、低闸数。     精简程序代码特性Cortex-M0处理器引擎,内建各种模拟与混合讯号组件、多种高速通讯能力器件,以满足客户更高性能、更小成本与低管脚、低功耗等需求。   新唐Mini51F低管脚火爆芯系列以ARM Cor
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:86kb
    • 提供者:weixin_38704565
  1. 支持8 位定点操作的SIMD乘法器设计与实现

  2. 本文在 32×32 位乘法器基础上进行改进,实现了一种支持 8 位定点操作的 32 位 SIMD 乘法器。该乘法器是由四个16×16 位乘法器组合而成,并通过取不同的操作数并 将结果组合拼接从而实现 SIMD 功能。进一步通过采用基 4Booth 编码、华莱士树压缩等技 术提高运算速度,工作频率可达1.5Ghz
  3. 所属分类:其它

    • 发布日期:2021-03-12
    • 文件大小:384kb
    • 提供者:weixin_38513665
  1. VHDL 四位乘法器程序

  2. VHDL课堂作业题目要求:用Quartus II设计一个四位乘法器使用软件:Quartus II 9.1 (32-Bit)完成时间:2010.11.1源程序:LIBRARY IEEE;USE IEEE
  3. 所属分类:其它

    • 发布日期:2021-01-21
    • 文件大小:294kb
    • 提供者:weixin_38651661
  1. 一款32位Cortex-M0低管脚微控制器的推出

  2. 日前,新唐科技宣布推出低于$0.3美元新款32位Cortex-M0低管脚微控制器 - Mini51F TSSOP 20 pin芯系列。新唐Mini51F低管脚芯系列为一高集成度微控制器,其延续Mini51给力芯、M051犀利芯系列特性,搭载ARM公司小型、低功耗、低闸数。     精简程序代码特性Cortex-M0处理器引擎,内建各种模拟与混合讯号组件、多种高速通讯能力器件,以满足客户更高性能、更小成本与低管脚、低功耗等需求。   新唐Mini51F低管脚芯系列以ARM Cortex-M0
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:95kb
    • 提供者:weixin_38617413
« 12 3 4 5 6 7 8 9 10 »