您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 32阶分布式滤波器设计代码,VHDL程序代码

  2. 32阶 分布式滤波器 设计代码 VHDL程序 代码 让你的毕业设计更容易
  3. 所属分类:其它

    • 发布日期:2009-05-12
    • 文件大小:8kb
    • 提供者:qgl220
  1. 基于FPGA的16阶FIR滤波器的设计与实现.pdf

  2. 数字滤波器是一种用来过渡时间离散信号的数字系统,通过对抽样数据进行数学处理来达到频域 滤波的目的. 根据其单位冲激响应函数的时域特性可分为两类:无限冲激响应( IIR)滤波器和有限冲激 响应( F IR)滤波器. 与IIR滤波器相比, F IR的实现是非递归的,总是稳定的;更重要的是, F IR滤波器是 线性相位的,能保证信号在传输过程中不会产生失真[ 1 ] . 因此在高保真的信号处理领域,如数字音频、 图像处理、数据传输、生物医学等领域得到了广泛应用. 然而,数字滤波器的应用场合大部分都要
  3. 所属分类:硬件开发

    • 发布日期:2009-12-23
    • 文件大小:374kb
    • 提供者:qin0820222
  1. 32阶FIR滤波器的FPGA实现

  2. 32阶FIR滤波器的FPGA实现论文 关键词: FIR 滤波器; FPGA ;并行分布式算法;Matlab ;Quartus Ⅱ
  3. 所属分类:硬件开发

    • 发布日期:2010-03-08
    • 文件大小:365kb
    • 提供者:leogo0705
  1. 基于FPGA的32阶FIR滤波器设计

  2. 基于FPGA32阶滤波器的设计,讲解了滤波器的结构设计和器件设计。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-16
    • 文件大小:720kb
    • 提供者:sdnjlgdx
  1. HTML5英文教程-HTML5高级程序设计-一步步学HTML5进阶

  2. HTML5高级程序设计 一步学HTML5进阶 HTML5中文教程 目录 ······ 第1章 HTML5概述 1 1.1 HTML5发展史 1 1.2 关于2022年的那个神话 2 1.3 谁在开发HTML5 3 1.4 新的认识 3 1.4.1 兼容性和存在即合理 3 1.4.2 效率和用户优先 4 1.4.3 化繁为简 4 1.4.4 通用访问 5 1.5 无插件范式 5 1.6 HTML5的新功能 8 1.6.1 新的DOCTYPE和字符集 8 1.6.2 新元素和旧元素 9 1.6.3
  3. 所属分类:Web开发

    • 发布日期:2011-10-15
    • 文件大小:3mb
    • 提供者:zzz3380
  1. 中文LM160128A-ST7529-32阶灰度控制说明书.

  2. 中文LM160128A-ST7529-32阶灰度控制说明书,很详细,里面有基本的函数可以参考,很容易上手
  3. 所属分类:硬件开发

    • 发布日期:2013-01-15
    • 文件大小:982kb
    • 提供者:liuhuanwhy
  1. fir——filter+dds

  2. 用vhdl代码编写的32阶的fir低通滤波器,dds产生一定频率范围的频率来验证滤波器的正确性。。
  3. 所属分类:其它

    • 发布日期:2013-04-23
    • 文件大小:2mb
    • 提供者:wppxym
  1. 基于DSP的32阶IIR滤波器的实现

  2. 基于DSP的32阶IIR滤波器的实现 在CCS2上实现
  3. 所属分类:C++

    • 发布日期:2013-07-03
    • 文件大小:12kb
    • 提供者:fengvsye
  1. 云层性能测试进阶指南DVD

  2. 附带光盘说明:由于版权问题,不能在书里面带光盘的(因为随书光盘必须不能包含任何版权内容,哪怕是开源的都不行,所以这里的光盘是自己做的),光盘内容如下 D:\TDDOWNLOAD\随书扩展光盘 的目录 2012-06-06 18:10 . 2012-06-06 18:10 .. 2012-05-09 13:54 tools 2012-05-08 23:38 vmware 2012-05-09 09:03 258 性能测试进阶指南Loadrunner11实战配套光盘.txt 2012-05
  3. 所属分类:软件测试

    • 发布日期:2014-03-05
    • 文件大小:90kb
    • 提供者:trokey
  1. c++基础和进阶课堂讲义.docx

  2. 1、 数据结构概念 1 1.1数据结构相关概念 1 1.1.1疑惑 1 1.1.2数据结构起源 1 1.1.3数据结构中的基本概念 2 1.1.4数据的逻辑结构 3 1.1.5数据的物理结构 4 1.1.6数据的运算 5 1.2、算法 5 1.2.1算法概念 5 1.2.2算法和数据结构区别 5 1.2.3算法特性 6 1.2.4算法效率的度量 6 2、线性表 11 2.1线性表基本概念 11 2.1.1线性表定义 11 2.1.2数学定义 11 2.1.3性质 12 2.1.4练习 12 2
  3. 所属分类:C++

    • 发布日期:2017-09-03
    • 文件大小:5mb
    • 提供者:jjchack
  1. WAP建站进阶.chm

  2. 在对WAP的概念有了初步的了解之后,读者将要重点学习如何使用WML标记语言和WMLscr ipt脚本语言进行开发。本章首先介绍了一些流行的WAP工具包,然后深入浅出地介绍了WML和WMLscr ipt,并且还有详尽的实例供初学者参考。详细的WML标记和WMLscr ipt函数库是难得的中文参考资料。 WAP建站进阶 1. WAP构架 2. URL 3. Content-type 4. WML字符集 5. 标签和属性 6. 变量 7. 美元符号 8. newcontext属性 9. 大小写敏感
  3. 所属分类:Java

    • 发布日期:2009-02-17
    • 文件大小:204kb
    • 提供者:whs8850
  1. 老王Python基础+进阶+项目篇(高清无密)

  2. 一、Python基础概述 二、Python基础教程 老王Python教程 基础篇 基础篇1-福利课python先入为主上 基础篇2-福利课-python先入为主下篇 基础篇3-虚拟机安装xubuntu开发环境 基础篇4-linux基本命令以及开发环境 基础篇5-python基本数据类型讲解1.1 基础篇6-福利课-python基本数据类型讲解1.2 基础篇7-python基本数据类型讲解1.3 基础篇8-python基本数据类型习题解答 基础篇9-python基本数据结构-列表 基础篇10-p
  3. 所属分类:专业指导

    • 发布日期:2018-06-07
    • 文件大小:111byte
    • 提供者:sacacia
  1. 32阶傅立叶变换的VERILOG实现

  2. 32阶傅立叶变换的VERILOG实现,绝对原创,且验证可用,当然根据使用情况要做更改,
  3. 所属分类:硬件开发

    • 发布日期:2018-07-19
    • 文件大小:13kb
    • 提供者:lyydjq
  1. 基于FPGA的32阶FIR滤波器设计.pdf

  2. 本文研究了一种采用FPGA实现32阶FIR数字滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;研究了FIR滤波
  3. 所属分类:其它

    • 发布日期:2019-09-05
    • 文件大小:335kb
    • 提供者:weixin_38743481
  1. Multisim 10 仿真电路例程(共32个测试成功的例程)

  2. 在Multisim 10测试完成的仿真电路,学习电路、模拟电子技术和数字电子技术的重要练习,共完整数字时钟等32个完整实例,包含单级放大器、结点电压法、戴维南定理、叠加定理、一阶RC实验、RLC瞬态响应实验电路、三相负载对称的实验、单管共射极放大器实验、运算比例放大器、RC正弦波振荡器实验,数字时钟完整实例等等。
  3. 所属分类:电信

    • 发布日期:2020-05-14
    • 文件大小:4mb
    • 提供者:hekexue
  1. 永宏 PLC进阶应用篇 第17章 : FBs-32DGI指拨开关输入模块.pdf

  2. 永宏 PLC进阶应用篇 第17章 : FBs-32DGI指拨开关输入模块pdf,永宏 PLC进阶应用篇 第17章 : FBs-32DGI指拨开关输入模块17.3FBs-32DG的WO寻址 每一片FBs-32DG模块在MO寻址上会占用8个数值输入缓存器(IR,R3840~R3903), 般而言 Win proladder在与PLC联机之后会检测并计算所安装的扩展模块的实际占用1/O 地址,用疒可参考 Winproladder所提供的"丨/○模块编号配置″而知道钶一片扩展模块的实 际口用)O地址以方
  3. 所属分类:其它

    • 发布日期:2019-10-18
    • 文件大小:188kb
    • 提供者:weixin_38744375
  1. FPGA实现32阶FIR数字滤波器的硬件电路方案

  2. 本文没有考虑线性相位的滤波器对称性,在考虑线性相位的基础之上结合一些其他算法可以降低器件数量和进一步提高处理速度。由于FPGA器件的可编程特性,在本设计中可以修改滤波器参数,得到高速处理的高通或者带通数字滤波器,具有一定实用价值。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:808kb
    • 提供者:weixin_38705762
  1. 基于FPGA 的32阶FIR滤波器设计

  2. 研究了一种采用FPGA实现32阶FIR数字滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;阐述了FIR滤波器的FPGA实现,各模块的设计以及如何优化硬件资源,提高运行速度等问题。实验结果表明了该方法的有效性。   随着软件无线电的发展,对于滤波器的处理速度要求越来越高。传统的FIR滤波器一般采用通用DSP处理器,但是DSP处理器采用的是串行运算,而FPGA是现场可编程阵列,可以实现专用集成电路,另外还可以采用纯并行结构及考虑流水线结构,因此在处理速度上可以明显高于DSP处理
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:849kb
    • 提供者:weixin_38662327
  1. FPGA实现32阶FIR数字滤波器的硬件电路方案

  2. 本文没有考虑线性相位的滤波器对称性,在考虑线性相位的基础之上结合一些其他算法可以降低器件数量和进一步提高处理速度。由于FPGA器件的可编程特性,在本设计中可以修改滤波器参数,得到高速处理的高通或者带通数字滤波器,具有一定实用价值。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:960kb
    • 提供者:weixin_38620741
  1. 32阶FIR滤波器的FPGA实现

  2. 本文采用并行分布式算法在FPGA上设计并实现了高速处理的32阶FIR低通滤波器,在此过程中利用Matlab的数值计算与分析功能来提高设计效率。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:956kb
    • 提供者:weixin_38545517
« 12 3 4 5 6 7 8 9 10 ... 26 »