您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 各种集成电路引脚排列图

  2. 各种集成电路引脚排列图: 7400 四2输入与非门 7404/7406 六非门 7408 四2输入与门 7420 双4输入与非门 7421 双4输入与门 7432 四2输入或门 7473 双J—K触发器/驱动器 7474 正沿触发双D触发器 7476双J-K触发器 7486 四异或门 。。。。。
  3. 所属分类:专业指导

    • 发布日期:2009-04-30
    • 文件大小:1mb
    • 提供者:kang0201
  1. 74系列芯片资料 74564 TTL 八位三态反相输出D触发器

  2. 4系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发
  3. 所属分类:嵌入式

    • 发布日期:2009-05-02
    • 文件大小:120kb
    • 提供者:codychang
  1. 74系列IC带管脚图

  2. 4系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发
  3. 所属分类:嵌入式

    • 发布日期:2009-07-26
    • 文件大小:687kb
    • 提供者:yan131423yong
  1. 74系列芯片名称及解释

  2. 74系列芯片名称及解释 型号 内容 ---------------------------------------------------- 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动 器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09
  3. 所属分类:嵌入式

    • 发布日期:2009-07-27
    • 文件大小:11kb
    • 提供者:txwlltt
  1. 计算机组成原理 练习题与答案 专科

  2. 3. 下列表达式中正确的运算结果为______。 A. (10101)2×(2)10=(20202)2 B. (10101)8×(8)10=(80808)8 C. (101010)8-(70707)8=(11011)8 D. (10101)8×(7)10=(70707)8 4. 在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用异或门来实现。 A. 译码电路 B. 溢出判断电路 C. 编码电路 D. 移位电路 5. 某机字长32位,其中1位符 号位,31位表示尾数。若用
  3. 所属分类:C

    • 发布日期:2009-11-16
    • 文件大小:1mb
    • 提供者:kdjfkljasdf
  1. 本科计算机组成原理期末卷20套含答案

  2. 3.在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用______来 实现。 A 译码电路, 与非门 ; B 编码电路, 或非门 ; C 溢出判断电路 ,异或门 ; D 移位电路, 与或非门 ; 4.某SRAM芯片,其容量为512×8位,包括电源端和接地端,该芯片引出线的最小数目 应为______。 A 23 B 25 C 50 D 19 6.指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现______。 A 堆栈寻址 ; B 程序的条件转移 ; C 程序
  3. 所属分类:C

    • 发布日期:2010-03-13
    • 文件大小:3mb
    • 提供者:liquan2010
  1. 74LS系列集成块功能介绍

  2. 74LS系列集成块功能介绍 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc
  3. 所属分类:其它

    • 发布日期:2010-03-29
    • 文件大小:14mb
    • 提供者:xue041480
  1. 三位数字电容表说明书

  2. 课 程 设 计 任 务 书 课程设计题目 三位数电容表 功能 技术指标 设计一个电路简洁、精度高及测量范围宽的电容表,将待测电容的电容值显示到数码管,可显示 三位数字 工作量 适中 工作计划 3月8日 查资料,分析原理 3月9日 画原理图,列元器件表 3月11日 购买元器件 3月12日 安装电路 3月14日 电路调试 3月19日 结题验收 3月20日 撰写说明书 3月25日 交说明书并准备答辩 3月26日 答辩 指导教师评语 指导教师: 2010年3月 23日 目录 第1章 绪论 1 1.1设
  3. 所属分类:C

    • 发布日期:2010-04-13
    • 文件大小:550kb
    • 提供者:shijincan
  1. 如何用4个两输入与非门实现异或门

  2. Y=AB^+A^B=((AB^)^(A^B)^)^=(((AB)^A)^((AB)^B)^)
  3. 所属分类:专业指导

    • 发布日期:2011-05-22
    • 文件大小:29kb
    • 提供者:zlylover
  1. 十进制加减法器数字电路课程设计

  2. 数字电路十进制加减法器课程设计 74LS283或者4008, 4个异或门(一片74LS86)(减法);74LS08,3输入或门(加法)
  3. 所属分类:专业指导

    • 发布日期:2011-05-29
    • 文件大小:689kb
    • 提供者:huangyuanjun123
  1. 74ls86异或门

  2. 一款低功耗 的2输入4异或门 5486/DM5486/DM7486 Quad 2-Input Exclusive-OR Gates
  3. 所属分类:数据库

    • 发布日期:2011-11-14
    • 文件大小:100kb
    • 提供者:zysdehao
  1. 4位并行计算crc-32

  2. 4位并行计算crc-32的异或门实现方法,式中加号代表异或,等号右边第一个加号不用。
  3. 所属分类:专业指导

    • 发布日期:2008-11-28
    • 文件大小:25kb
    • 提供者:qian1era
  1. 数字电路 逻辑门电路 课件

  2. 数字电路中 逻辑门电路 1、了解半导体器件的开关特性。 2、掌握基本逻辑门(与、或、与非、或非、 异或门)、三态门、OC门的逻辑功能。 3、学会逻辑电路逻辑功能分析。 4、掌握逻辑门的主要参数及在应用中的 接口问题。
  3. 所属分类:专业指导

    • 发布日期:2009-03-18
    • 文件大小:668kb
    • 提供者:chao453488842
  1. 实验三 集成门电路功能测试.pdf

  2. 1.基本门电路的逻辑功能测试;观测输入输出端的逻辑值,测量出输出端对应的电压值。 2.逻辑门的转换:利用 74S00 与非门组成非门,2 输入与门,2 输入或门电路。 3.门电路的基本应用:测试用“异或”门和“与非”门组 成的半加器的逻辑功能。 4.测量与非门电压传输特性。
  3. 所属分类:嵌入式

    • 发布日期:2020-03-14
    • 文件大小:775kb
    • 提供者:forest_one
  1. 串口屏MINIC教程4-系统变量使用说明V1.0.pdf

  2. MINIC是一种用于串口屏的本语言。它的语法类似C语言,但只保留最常用的功能。 本文主要通过MINIC教程DEMO讲述系统变量的使用说明。JACAW M|NC教程系统变量说明v10 大彩科技 目录 1.适合范围 2.开发环境版本 3.概述. 3 I MINIC介绍 3.2变量定义 33API函数说明 4.教程实现.…… 垂.,牵垂新音音音音音·音,···看,D。音,音垂音音垂音音垂 4.1准备工程素材 41.l硬件平台 6666 4.1.2UI素材准备 4.1.3 MINIO编辑器. 4.2实现
  3. 所属分类:嵌入式

  1. EDA/PLD中的Hittite公司全新推出4款高速逻辑器件

  2. Hittite 微波公司是通信及军用市场的世界级供应商,可提供完整的基于单片微波集成电路解决方案。日前,Hittite公司全新推出4款高速逻辑器件HMC720LP3E, HMC721LP3E, HMC722LP3E, 及 HMC723LP3E,丰富了其不断增长的高速逻辑器件产品线。这4款新产品时钟频率高达13GHz,SMT封装,适用于从台式测试设备、自动测试设备、光通信、医疗和工业系统,到网络、军用通信系统的大量应用领域。   HMC720LP3E设计了1:2的扇出驱动,HMC721LP3E可
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:67kb
    • 提供者:weixin_38678510
  1. PCB技术中的TTL门电路的逻辑扩展

  2. 内容:1 TTL扩展门电路—— 用TTL与非门构成的其它门电路 1.1 非门 1.2 TTL与非门扩展的与门 1.3 TTL与非门扩展的与或非门和或非门 1.4 TTL与非门扩展的或门 1.5 TTL扩展异或门 1.6 TTL输出管集电极开路门(OC门) 1.7 TTL与非门构成的三态逻辑门(TSL门) 2 有关集成触发器——TTL与非门构成的触发器 2.1 D型前沿触发器 由四管单元TTL与非
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:38kb
    • 提供者:weixin_38648800
  1. 一种应用于强度与相位调制信号的全光异或逻辑门方案

  2. 提出一种能够同时应用于强度调制与相位调制信号的全光异或(XOR)逻辑门方案,利用π相移后两束光信号的直接干涉来实现异或逻辑操作。通过仿真验证了该方案对输入为强度调制与相位调制信号的异或操作的可行性与有效性。在输入为10 Gb/s强度调制信号,两输入信号占空比小于0.4,峰值功率相同时,异或输出Q因子为103;当输入为10 Gb/s,调制深度为π的相位调制信号时,异或输出Q因子为272。
  3. 所属分类:其它

  1. 一种基于改进基4 Booth算法和Wallace树结构的乘法器设计

  2. 以实现25×18位带符号快速数字乘法器为目标,采用改进的基4 Booth算法以3位编码产生部分积,优化最低位产生电路,使用统一的操作扩展各部分积符号位,相比于传统方法提高了阵列规则性、节省了芯片面积;用传输门构成基本压缩器,并在此基础上优化实现高阶压缩器,进而组成一个Wallace树结构,同时将9组部分积压缩为2组,使电路仅需3级压缩、关键路径延迟时间为8个异或门延迟,有效地提高了压缩效率和降低了关键路径延迟时间。采用GF 28 nm CMOS工艺,以全定制流程设计,版图面积为0.011 2 m
  3. 所属分类:其它

  1. Hittite公司全新推出4款高速逻辑器件

  2. Hittite 微波公司是通信及军用市场的供应商,可提供完整的基于单片微波集成电路解决方案。日前,Hittite公司全新推出4款高速逻辑器件HMC720LP3E, HMC721LP3E, HMC722LP3E, 及 HMC723LP3E,丰富了其不断增长的高速逻辑器件产品线。这4款新产品时钟频率高达13GHz,SMT封装,适用于从台式测试设备、自动测试设备、光通信、医疗和工业系统,到网络、军用通信系统的大量应用领域。   HMC720LP3E设计了1:2的扇出驱动,HMC721LP3E可实现异
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:66kb
    • 提供者:weixin_38660295
« 12 3 4 5 »