您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机期末考试题目及答案详解

  2. 很好很详细的资料,看了考试应该没问题的,大家快来下吧!单片机原理复习资料(一)  填空题: 1.MCS—51单片机引脚信号中,信号名称带上划线的表示该信号 或 有效。 2.通过堆栈操作实现子程序调用,首先要把 的内容入栈,以进行断点保护。调用返回时再进行出栈操作,把保护的断点送回 。 3.某程序初始化时使(SP)=40H,则此堆栈地址范围为 ,若使(SP)=50H,则此堆栈深度为 。 4.在相对寻址方式中, “相对”两字是指相对于 ,寻址得到的结果是 。在寄存器寻址方式中,指令中指定寄存器的内
  3. 所属分类:C

    • 发布日期:2009-06-23
    • 文件大小:275kb
    • 提供者:charlesdingding
  1. 三八译码器-38译码器原理图-74ls138译码器.mht

  2. 三八译码器-38译码器原理图-74ls138译码器.mht
  3. 所属分类:其它

    • 发布日期:2009-12-18
    • 文件大小:59kb
    • 提供者:xueselanhu
  1. 单片机C语言程序设计实训100例基于8051+Proteus仿真

  2. 第1章 8051单片机C语言程序设计概述  1.1 8051单片机引脚  1.2 数据与程序内存  1.3 特殊功能寄存器  1.4 外部中断、定时/计数器及串口应用  1.5 有符号与无符号数应用、数位分解、位操作  1.6 变量、存储类型与存储模式  1.7 数组、字符串与指针  1.8 流程控制  1.9 可重入函数和中断函数  1.10 C语言在单片机系统开发中的优势 第2章 Proteus操作基础  2.1 Proteus操作界面简介  2.2 仿真电路原理图设计  2.3 元件选择
  3. 所属分类:C

    • 发布日期:2010-03-19
    • 文件大小:12mb
    • 提供者:sxf544580
  1. 微机原理课程设计—8088最小系统(完整版)

  2. 8088最小系统 , 译码器电路(74LS138) , 时钟电路(8282) , 存储器电路(2762、6264)的原理介绍以及原理图。用0809组成8位温度AD变换接口电路,用0832组成8位DA变换接口电路驱动直流电机,用8255和8253组成步进电机控制电路
  3. 所属分类:专业指导

    • 发布日期:2010-10-16
    • 文件大小:376kb
    • 提供者:xidian04073096
  1. 微机原理与接口技术课程设计(加密卡)

  2. 、课设选题及功能说明 1.1课程设计题目:加密卡 1.2 课程设计任务 (1) 通过微机ASI总线,对设计的“机密卡”进行软件加密信号比较,实现对软件使用权的保护。 二、原理图设计 2.1 原理设计 首先在2732中,主要有8根数据线和12根片内地址线,这些线要接到ISA插槽中的相应的数据线和地址线上。对于2732的控制线,OE#和 CE#接到74LS138的Y0#,用来实现芯片选择。低电平有效。 芯片译码部分。根据要求,这里地址范围选择的是E8000H-EFFFFH,根据所选的2732芯片为
  3. 所属分类:专业指导

    • 发布日期:2011-03-18
    • 文件大小:219kb
    • 提供者:loving_darling
  1. 74LS138 PDF

  2. 74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式。   其工作原理如下: ①当一个选通端(E1)为高电平,另两个选通端(E2)和/(E3))为低电平时,可将地址端(A0、A1、A2)的二进制编码在Y0至Y7对应的输出端以低电平译出。比如:A0A1A2=110时,则Y6输出端输出低电平信号。   ②利用 E1、E2和E3可级联扩展成 24 线译码器;若外接一个反相器还可级联扩展成 32 线译码器。   ③若将选通端中的一个作为数据输入端时
  3. 所属分类:硬件开发

    • 发布日期:2011-04-16
    • 文件大小:240kb
    • 提供者:jerryibm
  1. cpu 与 存储器的连接 作业

  2. 某系统CPU地址总线20条,数据总线8条,存储器系统由8KB的ROM(用2K*8位的2716芯片)和1KB的RAM(用1K*4位的2142芯片)组成,译码器采用74LS138。要求: 画出CPU和存储器的连接图(采用全译码方式); 确定地址范围(ROM处于低地址,RAM处于高地址);
  3. 所属分类:专业指导

    • 发布日期:2011-05-02
    • 文件大小:209kb
    • 提供者:sun990330701
  1. 74Ls138译码器原理

  2. 74Ls138译码器原理
  3. 所属分类:专业指导

    • 发布日期:2011-12-28
    • 文件大小:82kb
    • 提供者:dalilxp
  1. 初学单片机经典例题.doc

  2. 初学单片机经典例题.doc 一. 定时计数器T0作定时应用技术(一) 1. 实验任务 用AT89S51单片机的定时/计数器T0产生一秒的定时时间,作为秒计数时间,当一秒产生时,秒计数加1,秒计数到60时,自动从0开始。硬件电路如下图所示 2. 电路原理图 图4.15.1 3. 系统板上硬件连线 (1. 把“单片机系统”区域中的P0.0/AD0-P0.7/AD7端口用8芯排线连接到“四路静态数码显示模块”区域中的任一个a-h端口上;要求:P0.0/AD0对应着a,P0.1/AD1对应着b,……,
  3. 所属分类:C

    • 发布日期:2013-01-16
    • 文件大小:635kb
    • 提供者:qingyunyoulu
  1. 智能去电控制器的设计

  2. 本项目主要是单片机控制去电电话,即根据主叫所拔的号码,通过检测存储器预设的黑名单或者白名单控制某个电话的能够打出或者禁止,或者控制某一局向号,来确定能否打出。该系统采用了单片机AT89C51作为CPU,它是系统的控制核心。系统同时利用74LS373缓冲器、74LS138译码器、7404反相器、DAC0832 D/A转换器完成对黑白名单的区分和限制。系统的软件采用汇编语言编写,主要由主程序、去电信号产生子程序、黑白名单区分子程序、D/A转换及去电输出子程序组成。在完成硬件设计和软件编制后,对系统
  3. 所属分类:硬件开发

    • 发布日期:2009-03-14
    • 文件大小:3mb
    • 提供者:xuliangchun
  1. Proteus仿真—40个单片机初学程序.

  2. 1. 闪烁灯 1.  实验任务 如图4.1.1所示:在P1.0端口上接一个发光二极管L1,使L1在不停地一亮一灭,一亮一灭的时间间隔为0.2秒。 2.  电路原理图 图4.1.1 3.  系统板上硬件连线 把“单片机系统”区域中的P1.0端口用导线连接到“八路发光二极管指示模块”区域中的L1端口上。 4.  程序设计内容 (1). 延时程序的设计方法 作为单片机的指令的执行的时间是很短,数量大微秒级,因此,我们要求的闪烁时间间隔为0.2秒,相对于微秒来说,相差太大,所以我们在执行某一指令时,插
  3. 所属分类:硬件开发

    • 发布日期:2009-04-13
    • 文件大小:5mb
    • 提供者:q123456qpf
  1. 74LS138详细介绍

  2. 芯片介绍、内部原理介绍、译码原则,以及推荐使用的工作条件
  3. 所属分类:嵌入式

    • 发布日期:2009-04-13
    • 文件大小:290kb
    • 提供者:wlfdz
  1. 杭电数电实验编码器、译码器的应用

  2. 一、实验目的 1.熟悉编码器、译码器的工作原理和使用方法。 2.掌握中规模集成编码器、译码器的逻辑功能及应用。 3.掌握编码器的设计方法及应用。 4.熟悉数码管的工作原理及使用方法。 二、实验仪器及器件 序号 仪器或器件名称 型号或规格 数量 1 逻辑实验箱 SBL型 1 2 双踪示波器 CS-4125、DS1022 1 3 指针式万用表 500HA型 1 4 8线-3线编码器 74LS148 1 5 3线-8线译码器 74LS138 1 6 七段译码驱动器 74LS48BCD 1 7 4输入二
  3. 所属分类:讲义

    • 发布日期:2018-12-23
    • 文件大小:383kb
    • 提供者:wayuhang
  1. 基于fpga的38译码器的设计

  2. 译码器设计 一、实验目的: 1、通过3-8译码器的设计,让学生掌握组合逻辑电路的设计方法。 2、掌握组合逻辑电路的静态测试方法。 3、初步了解可编程器件设计的全过程。 二、实验要求: 1、采用原理图输入设计。 2、采用quartusii自带仿真工具进行波形仿真。 3、连线并下载程序到实验平台,进行硬件验证。 三、实验原理: 3-8译码器工作原理如下: 当一个选通端(G1) 为高电平,另两个选通端((G2A)和/(G2B) 为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电
  3. 所属分类:嵌入式

    • 发布日期:2019-04-25
    • 文件大小:182kb
    • 提供者:qq_34263901
  1. 译码器及其应用指导书

  2. 译码器及其应用指导书 包含原理、电路图 1.掌握中规模集成译码器的逻辑功能和使用方法。 2.验证74LS138的逻辑功能。 3.熟悉CC4511和数码管的使用。
  3. 所属分类:其它

    • 发布日期:2020-08-17
    • 文件大小:575kb
    • 提供者:z_1966
  1. AT89S51单片机试验及实践教程之拉幕式数码显示技术

  2. 1.实验任务  用AT89S51单片机的P0.0/AD0-P0.7/AD7端口接数码管的a-h端,8位数码管的S1-S8通过74LS138译码器的Y0-Y7来控制选通每个数码管的位选端。AT89S51单片机的P1.0-P1.2控制74LS138的A,B,C端子。在8位数码管上从右向左循环显示“12345678”。能够比较平滑地看到拉幕的效果。2.电路原理图3.系统板上硬件连线 1.把“单片机系统”区域中的P0.0/AD0-P0.7/AD7用8芯排线连接到“动态数码显示”区域中的a-h端口上; 2
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:138kb
    • 提供者:weixin_38656462