您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字电路模拟题 总共3套

  2. 总共3套! 8421BCD码10000010 . 0100代表十进制数
  3. 所属分类:专业指导

  1. 兰州交通大学电子技术期末试卷

  2. 很经典,模电和数电集合.代码是1121. 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。 (3EC)H = ( 1004 )D,(2003) D = (11111010011)B = ( 3723)O。 2. 有一数码10010011,作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD码时,它相当于十进制数 93 。 3. 已知某函数,该函数的反函数= 4. 如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数
  3. 所属分类:交通

    • 发布日期:2010-01-05
    • 文件大小:181kb
    • 提供者:abcd15101300420
  1. 数字逻辑与数字系统设计习题答案王永军 李景华

  2. 第一章 数字逻辑基础 作业及参考答案 (2008.9.25) P43 1-11 已知逻辑函数 ,试用真值表、卡诺图和逻辑图表示该函数。 解:(1)真值表表示如下: 输 入 输出 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 (2)卡诺图表示如下: 00 01 11 10 0 0 1 0 1 1 1 1 1 1 由卡诺图可得 = (3)逻辑图表示如下: 1-12 用与非门和或非门实现下列函数,并画出
  3. 所属分类:C

    • 发布日期:2010-03-29
    • 文件大小:5mb
    • 提供者:cheerup8
  1. 用multim2001编写数字逻辑电路代码

  2. user ....\Circuit1.msm ....\DC_Sweep仿真.msm ....\JK触发器.msm ....\led.msm ....\RC积分电路分析.msm ....\TL431.msm ....\TL431仿真.msm ....\三极管共射极放大电路.msm ....\三极管输出特性.msm ....\两级共射-共射放大电路失真分析.msm ....\串联稳压电路.msm ....\串联谐振电路分析.msm ....\互易电路.msm ....\互易电路2.msm ...
  3. 所属分类:嵌入式

    • 发布日期:2010-04-30
    • 文件大小:953kb
    • 提供者:zpt526
  1. 广工08年数字逻辑试题

  2. 1、(000100110101)8421BCD =( 135 )10 2、已知逻辑函数F(A,B,C)= ,写出最简的与或非表达式( A+BC )。
  3. 所属分类:C

    • 发布日期:2010-06-23
    • 文件大小:953kb
    • 提供者:palash
  1. 数字电子技术测试题(内含答案)

  2. 一、 单项选择题(每小题2分,共24分) 1、8421BCD码01101001.01110001转换为十进制数是:( ) A:78.16 B:24.25 C:69.71 D:54.56 2、最简与或式的标准是:( ) A:表达式中乘积项最多,且每个乘积项的变量个数最多 B:表达式中乘积项最少,且每个乘积项的变量个数最多 C:表达式中乘积项最少,且每个乘积项的变量个数最少 D:表达式中乘积项最多,且每个乘积项的变量个数最多 3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A:消
  3. 所属分类:C

    • 发布日期:2010-06-26
    • 文件大小:320kb
    • 提供者:wizardhack
  1. EDA实验 作业 课程设计,用原理图输入法设计一位全加器,计数器(74160)和译码器(7448),顶层用原理图设计,用混合输入及层次化设计,VHDL语言的组合电路设计,0--9可逆计数器输出的是8421BCD码,交通灯,数字钟

  2. 用原理图输入法设计一位全加器,计数器(74160)和译码器(7448),顶层用原理图设计,用混合输入及层次化设计,VHDL语言的组合电路设计,0--9可逆计数器输出的是8421BCD码,交通灯,数字钟的VHDL语言设计
  3. 所属分类:交通

    • 发布日期:2010-11-11
    • 文件大小:2mb
    • 提供者:ssolriu
  1. 红外线遥控接收与发射系统

  2. 1.本设计利用LCD12864做为显示,利用四个按键作为”确定“”上“”下“”返回“ // 操作按键,控制系统实现各功能。 // 2.本设计可对常用红外遥控发射芯片UPD6121G进行解码,根据接收到波形显示其 // 32位二进制红外编码数据波形,根据波形下方刻度可查阅每一位为0或1。 // 3.LCD12864第二行显示解码波形的8421BCD编码,根据其发射特点对接收到编码 // 进行用户码,操作码的反码校验。 // 4.为方便研究红外遥控发射波形,增加存贮功能,利用Atmega16L内部
  3. 所属分类:嵌入式

    • 发布日期:2010-12-21
    • 文件大小:316kb
    • 提供者:dishuichuansi
  1. 数字电子技术课件 第一章、第二章

  2. 数字电子技术课件1.熟练掌握各种数制的进位规律能判断出数的进制2.熟练掌握几种常用进制之间的相互转换。 3.熟悉常见码制的编码规律,熟练记住几种典型码制及其编码规律。例如:8421码,循环码(格雷码),8421BCD码,余三码,余三循环码等。 4.熟练掌握逻辑代数的定理,特别是反演定理和对偶定理及其应用。 5.熟练掌握逻辑代数的公式及其逻辑代数的代数法化简方法。 6.熟练掌握最小项的概念、性质及其逻辑代数的卡诺图化简方法。 7.熟练掌握具有无关项的逻辑代数的化简方法。
  3. 所属分类:专业指导

  1. 数字逻辑课程设计(8421BCD)

  2. 很有用的数字逻辑课程设计报告。使用“与”门 ( 74 LS 08 )、“或”门( 74 LS 32 )、非门 ( 74 LS 04 ),设计余3码转换成8421 BCD 码。
  3. 所属分类:专业指导

    • 发布日期:2011-01-08
    • 文件大小:869kb
    • 提供者:huanglinihao
  1. VHDL 数字显示电路

  2. VHDL 数字显示电路的设计1 用VHDL设计具有清除端、使能端,计数范围为0~999的计数器,输出为8421BCD码; 2.用VHDL设计十进制计数器(BCD_CNT)模块、七段显示译码器电路(BEC_LED)模块和分时总线切换电路(SCAN)模块。 3.用MAX+plusⅡ进行时序仿真
  3. 所属分类:专业指导

    • 发布日期:2011-05-25
    • 文件大小:261kb
    • 提供者:xiyuemiao
  1. vhdl二进制转十进制BCD码加法

  2. 实现8421BCD码加法和二进制与十进制之间的相互转换功能 完成将6位二进制数值转换成2位BCD形式十进制数的功能 完成2位BCD码加法运算
  3. 所属分类:嵌入式

    • 发布日期:2011-06-08
    • 文件大小:786byte
    • 提供者:sanpangzi1989
  1. vhdl程序两个小程序

  2. vhdl的小程序,编写求补码的Verilog HDL程序,输入是带符号的8位二进制数。 2有一个比较电路,当输入的一位8421BCD码大于4时,输出为1,否则为0。试编写出Verilog HDL程序
  3. 所属分类:其它

    • 发布日期:2011-06-15
    • 文件大小:24kb
    • 提供者:shengtou12
  1. vhdl加法器设计(8421BCD转5421BCD)

  2. vhdl加法器设计,输入为8421BCD,内部转换为5421BCD相加,结果转换为5421BCD输出。
  3. 所属分类:其它

    • 发布日期:2011-12-01
    • 文件大小:65kb
    • 提供者:zhy2214
  1. vhdl实验设计

  2. vhdl:6位右移寄存器,8-3编码器,8位右移寄存器,8位左移寄存器,8421BCD,BCD解码器,D触发器,JK触发器,行波进位加法器,加法计数器,减法计数器
  3. 所属分类:专业指导

    • 发布日期:2011-12-16
    • 文件大小:2mb
    • 提供者:cshyf
  1. 数字逻辑实验一位8421BCD码转换成余3码

  2. 数字逻辑实验一位8421BCD码转换成余3码
  3. 所属分类:专业指导

    • 发布日期:2011-12-23
    • 文件大小:351kb
    • 提供者:lonlyboy123
  1. 基于FPGA的8421BCD码计数器

  2. 数字电路设计,基于FPGA的8421BCD码计数器,Verilog语言编写
  3. 所属分类:专业指导

  1. CD40161置数法实现8421BCD

  2. 基于Multisim14,绘制的CD40161置数法实现8421BCD码仿真.
  3. 所属分类:硬件开发

    • 发布日期:2019-01-14
    • 文件大小:116kb
    • 提供者:weixin_42043935
  1. 8421BCD加法运算.ms13

  2. 要求用两片加法器芯片74283配合适当的门电路完成两个BCD8421码的加法运算。(输入2个以BCD8421码表示的十进制数,输出其以BCD8421码表示的和,并用数码管显示出来。)
  3. 所属分类:硬件开发

    • 发布日期:2020-07-13
    • 文件大小:266kb
    • 提供者:weixin_44469597
  1. 8421BCD码、ASCII码、二进制码原理以及相互之间的转换

  2. 8421BCD码、ASCII码、二进制码原理以及相互之间的转换
  3. 所属分类:讲义

    • 发布日期:2016-03-29
    • 文件大小:286kb
    • 提供者:xwq2324
« 12 3 »