点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - ALTEAR
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的FIR滤波器设计
本文档详细的介绍了如何通过Altear自带的FIR滤波器的IP核配合MAtlab快速进行数字滤波器的设计
所属分类:
硬件开发
发布日期:2014-11-27
文件大小:1mb
提供者:
bryant1110
基于CPLD多波形函数信号发生器的设计-本科毕业设计
毕业设计(论文)内容简介: DDS即Direct Digital Synthesizer直接数字频率合成,是一种新型的频率合成技术,具有频率转换速度快,频率分辨率高,并在频率转换时可保持相位的连续,因而易于实现多种调制功能。DDS是全数字化技术,其幅度、相位、频率均可实现程控,并可通过更换波形数据灵活实现任意波形。基于CPLD和DDS技术的函数发生器可以实现信号波形的多样化,而且方便可靠,简单经济,系统易于扩展,同时可大大提高输出信号的带宽。 本文是基于可编程逻辑器件CPLD和直接数字频率合成
所属分类:
硬件开发
发布日期:2018-03-23
文件大小:6mb
提供者:
guoruibin123
FPGA nios的IP开发资料
altear fpga nios2 ip核开发资料。quartus 18.0开发资料,详细介绍硬件和软件层。资料为英文!!!
所属分类:
其它
发布日期:2018-09-25
文件大小:4mb
提供者:
liuchang1208
Altera FPGA_CPLD设计(基础篇)
由EDA先锋工作室编写的一本基础的FPGA入门用书,里面介绍了FPGA的基础知识,还介绍了开发流程以及开发工具的使用,非常适合初学者
所属分类:
嵌入式
发布日期:2018-10-15
文件大小:90mb
提供者:
qq_18810071
ALTEAR FPGA MAX10系列Altium AD、 orcad 元器件库 原理图封装库.zip
FPGA MAX10系列altium designer原理图库。 MAX10原理图器件列表:10M02DC U324 10M02DC V36 10M02SC E144 10M02SC M153 10M02SC U169 10M02SC U324 10M04DAU324 10M04DC F256 10M04DC U324 10M04SA E144 10M04SA M153 1
所属分类:
其它
发布日期:2020-04-09
文件大小:478kb
提供者:
Amadeus_408
单片机与DSP中的基于单片机、EDA技术的波形发生器的设计
该波形发生器以单片机(MCS8031)为中心控制单元,由键盘输入模块、数码管显示模块、D/A波形发生模块、幅值调整模块组成。采用DDFS技术,先将要求的波形数据存储于EEPROM中,这样可以保证掉电以后波形数据不丢失。 为了达到所要求的高速度,采用FPGA(ALTEAR 公司的 EPF10K10LC84-4, 晶振频率可达 40MHz)来实现波形的发生,通过DDFS技术(直接数字频率合成技术)、VHDL语言和单片机汇编语言编程技术的完美结合实现了对正弦波、方波和三角波三种波形的频率、幅值的
所属分类:
其它
发布日期:2020-11-09
文件大小:187kb
提供者:
weixin_38730840