您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. NIOS开发板APEX20K版数据手册

  2. NIOS开发板APEX20K版数据手册,权威的数据手册,有助于你的开发工作
  3. 所属分类:iOS

    • 发布日期:2010-04-28
    • 文件大小:838kb
    • 提供者:fxp5335
  1. 基于DSP Builder的正弦信号源优化设计及其FPGA实现

  2. 本文介绍了一种改进了的基于DSP Builder的正弦信号发生器设计方法,应用APEX20K系列FPGA芯片实现。继承了传统DDS设计中调频、调相迅速的优点,同时,采用了查找表压缩方案,使芯片在节约资源的基础上达到了较高的输出精度。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:375kb
    • 提供者:weixin_38611877
  1. EDA/PLD中的用单片机配置CPLD器件

  2. ALTERA公司的可编程序逻辑器件APEX20K、FLEX10K和FLEX6000虽应用广泛,但由于其内部采用SRAM存储配置数据,每次系统上电时,必须用配置芯片对其进行配置,只有在配置正确的情况下,系统才能正常工作。配置芯片是一个能产生配置时序的ROM,分为一次编程型和可擦除型两种,一次编程型芯片只能写入一次,不适合开发阶段反复调试和修改,可擦除型芯片价格昂贵且擦写次数有限(100次左右),增加了开发成本。而且,由于ALTERA公司提供的配置芯片容量有限,对于容量很大的可编程逻辑器件,需要一片
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:85kb
    • 提供者:weixin_38543120
  1. EDA/PLD中的可编程逻辑器件APEX20K的原理及应用

  2. 摘要:介绍了Altera公司生产的多核架构可编程逻辑器件APEX20K系列芯片的主要特点和结构功能,给出了APEX20K内含的ClockLock以及ClockBoost电路的典型应用实例。 关键词:可编程逻辑器件 在系统设计 FPGA APEX20K1 主要特点APEX20K是Altera公司生产的首款带有多核架构的可编程逻辑器件,密度在30 000到1 500 000门,时钟速度高达822MHz。这种多核结构克服了必须用多个器件来实现系统级设计的麻烦,同时也节省了PCB板的空间。由
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:85kb
    • 提供者:weixin_38732463
  1. 用单片机配置CPLD器件

  2. 引言ALTERA公司的可编程序逻辑器件APEX20K、FLEX10K和FLEX6000虽应用广泛,但由于其内部采用SRAM存储配置数据,每次系统上电时,必须用配置芯片对其进行配置,只有在配置正确的情况下,系统才能正常工作。配置芯片是一个能产生配置时序的ROM,分为一次编程型和可擦除型两种,一次编程型芯片只能写入一次,不适合开发阶段反复调试和修改,可擦除型芯片价格昂贵且擦写次数有限(100次左右),增加了开发成本。而且,由于ALTERA公司提供的配置芯片容量有限,对于容量很大的可编程逻辑器件,需要
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:104kb
    • 提供者:weixin_38631182