您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. linux内核 0.11版本源码 带中文注释

  2. 目录树 下面再给个样例 ├─Makefile │ ├─boot │ bootsect.s │ head.s │ setup.s │ ├─fs │ bitmap.c │ block_dev.c │ buffer.c │ char_dev.c │ exec.c │ fcntl.c │ file_dev.c │ file_table.c │ inode.c │ ioctl.c │ Mak efile │ namei.c │ open.c │ pipe.c │ read_write.c │ stat.
  3. 所属分类:C

    • 发布日期:2009-08-31
    • 文件大小:290816
    • 提供者:paomadi
  1. Verilog BCD码时钟+扫描电路

  2. Verilog BCD码时钟+扫描电路
  3. 所属分类:专业指导

    • 发布日期:2009-10-01
    • 文件大小:614400
    • 提供者:wzngy
  1. linux 0.11源码 带中文注释

  2. /* * linux/init/main.c * * (C) 1991 Linus Torvalds */ #define __LIBRARY__ // 定义该变量是为了包括定义在unistd.h 中的内嵌汇编代码等信息。 #include // *.h 头文件所在的默认目录是include/,则在代码中就不用明确指明位置。 // 如果不是UNIX 的标准头文件,则需要指明所在的目录,并用双引号括住。 // 标准符号常数与类型文件。定义了各种符号常数和类型,并申明了各种函 数。 // 如果定
  3. 所属分类:网络攻防

    • 发布日期:2009-10-24
    • 文件大小:290816
    • 提供者:wangbin6818
  1. Protel应用实践——显示一个BCD码

  2. 本电路是一个基于74LS90和74LS373芯片,给电路加一个时钟脉冲,在7段LED数码管上显示一个BCD码。频率为1HZ的始终脉冲经过连接成一个十进制74LS90,然后进过非门与非门,信号输入到74LS373,输出后经过一个模拟电路,信号输入到7段LED数码管,根据各引脚部分收到的信号不同,数码管收到高电平时数码管亮,为低电平时数码管不亮,最后在7段LED数码管上就会显示 “0” “1” “2” “3” “4” “5” “6” “7” “8” “9”循环显示。
  3. 所属分类:嵌入式

    • 发布日期:2010-01-05
    • 文件大小:858112
    • 提供者:sophie123456789
  1. USB atmeg8 ISP_源码.rar

  2. USB atmeg8 ISP_源码.rar /* Name: main.c * Project: AVR-Doper * Author: Christian Starkjohann * Creation Date: 2006-06-21 * Tabsize: 4 * Copyright: (c) 2006 by Christian Starkjohann, all rights reserved. * License: Proprietary, see documentation. * Re
  3. 所属分类:C

    • 发布日期:2010-02-22
    • 文件大小:763904
    • 提供者:zfuwen
  1. linux - 0.11 源码 带中文注释

  2. /* * linux/init/main.c * * (C) 1991 Linus Torvalds */ #define __LIBRARY__ // 定义该变量是为了包括定义在unistd.h 中的内嵌汇编代码等信息。 #include // *.h 头文件所在的默认目录是include/,则在代码中就不用明确指明位置。 // 如果不是UNIX 的标准头文件,则需要指明所在的目录,并用双引号括住。 // 标准符号常数与类型文件。定义了各种符号常数和类型,并申明了各种函数。 // 如果定义
  3. 所属分类:网络攻防

    • 发布日期:2010-12-02
    • 文件大小:279552
    • 提供者:wu_wenyang
  1. AT89c51时钟程序编写

  2. AT89C51时钟程序 org 00h ;显示缓冲单元在70H—75H,70H—71H显示秒,72H—73H显示分,74H—75H显示时 ;时间计数单元在70H—71H(秒)、76H—77H(分)、78H—79H(时),7AH单元放熄灭符(#0AH) ;计数单元采用BCD码计数,定时器T0设置为50MS溢出中断,为秒计数用,定时器T1为调整时闪烁用 ;P3.2为调整按钮,P1口为字符输出口,采用共阳显示管。 ORG 0000H LJMP START ORG 0003H RETI ORG 000
  3. 所属分类:嵌入式

    • 发布日期:2011-03-31
    • 文件大小:4096
    • 提供者:qiannianwugui
  1. 14个单片机工程源代码,包括PCB和VC界面程序

  2. 1.C8051F320做的测试USB速度可到240KBps. 包含单片机源码,驱动和上位机程序2.MCUc8051f040用自带的IIC控制器读写实时钟芯片PCF8563,完成BCD码到十进制码转换3.PCF8563的驱动程序,通过模拟IIC总线对PCF8563进行访问,有完整的读写报警,定时中断,最后把时间显示在LED上4.USB CDC using C8051F320340, virtual COM port thru usb connection5.本库函数实现了C8051F020 SM
  3. 所属分类:硬件开发

    • 发布日期:2011-11-29
    • 文件大小:6291456
    • 提供者:originator
  1. 32位2进制转BCD码Verilog源代码

  2. 利用Verilog写的32位的2进制转为8个BCD码输出的程序,采用流水线处理,可以用在高速时钟上,而且所需时钟个数为各个位上的数之和。
  3. 所属分类:嵌入式

    • 发布日期:2011-12-05
    • 文件大小:1048576
    • 提供者:dyp007
  1. PCF8583时钟日历芯片的应用

  2. 摘要:PCF8583为带I2C总线接口并具有极低功耗(10μA)的日历时钟芯片,其中还有256字 节的静态RAM,PCF8583也可作为一个6位BCD码事件计数嚣, 故在系统中应用非常广泛。由于作为日历时钟器件配置有电池供电, 可作为RAM的保护电源, 故256字节的RAM可视为非易失性RAM。
  3. 所属分类:嵌入式

    • 发布日期:2012-04-04
    • 文件大小:71680
    • 提供者:dingxizhang
  1. 《 Verilog HDL 程序设计教程》135例,源码

  2. 《 Verilog HDL 程序设计教程》135例; 。【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行
  3. 所属分类:硬件开发

    • 发布日期:2015-05-27
    • 文件大小:130048
    • 提供者:feng1o
  1. 显示系统时钟(汇编)

  2. 本程序由一个主程序与一个中断请求组成,其中中断调用了2个子程序(显示时间与显示:)其中INT 1AH的2号功能调用系统时间,并由09H号显示输出,显示时分别将寄存器中BCD码转换成ASCII码并显示。 运行通过无错,每句后面都有详细解释!心血啊!%>_<%
  3. 所属分类:硬件开发

    • 发布日期:2009-04-09
    • 文件大小:6144
    • 提供者:a649060008
  1. ☆时钟练习 6点半开9点半关(作业)

  2. SMART PLC时钟应用案例。读实时时钟:从硬件时钟中读取当前的时间和日期,并把它存储到8个字节中。 设置实时时钟:将当前时间和日期写入硬件时钟。 使用这两条指令的时候,必须切换为16进制的形式,里面显示的是BCD码 对于一个全新的PLC,里面是没有时间的,可以自己设定。
  3. 所属分类:专业指导

    • 发布日期:2018-05-18
    • 文件大小:7168
    • 提供者:weixin_42204759
  1. 单片机24小时电子时钟

  2. 利用51系列单片机设计一个24小时制电子时钟,电子时钟的时、分、秒数值分别通过P0、P1、P2端口输出(以压缩BCD码的形式)。P3.0为低电平时开始计时,为高电平时停止计时。
  3. 所属分类:其它

    • 发布日期:2018-11-17
    • 文件大小:15360
    • 提供者:weixin_43720354
  1. 基于verilog的BIN-BCD码转换器

  2. 输入为不大于999999的二进制数,输出为24bitBCD码;转换时长为20个时钟周期。
  3. 所属分类:硬件开发

    • 发布日期:2018-12-16
    • 文件大小:31744
    • 提供者:verdvana
  1. BCD码闹钟.zip

  2. 就是个BCD码显示的钟,一般人看不懂,觉得很高级,最后我自己看的也嫌烦了,最终雪藏。。。。。 h文件中有明确定义引脚。 stc,51系列单片机搭配ds1302经典时钟方案。 简单的入门级玩具,代码也是入门时写的,给大家玩玩。
  3. 所属分类:嵌入式

    • 发布日期:2020-05-16
    • 文件大小:130048
    • 提供者:qq_41671300
  1. 用verilog语言在FPGA通讯工程中实现BCD译码

  2. 用verilog的for循环实现了0-99999之间数据的BCD译码,方便FPGA中AD采集和串口通讯间等数据传输,一个时钟大概就可以实现一次译码。已经在8路16位的AD采集的FPGA程序中测试运行,可以实现采集数据后,发送到上位机通过ascl码显示8路数据。可以当成模块直接在自己的程序中调用译码即可
  3. 所属分类:互联网

    • 发布日期:2020-07-17
    • 文件大小:2048
    • 提供者:qq_39521541
  1. HT1380-廉价的时钟芯片

  2. HT1380 串行时钟芯片1 特点1 工作电压2.0V 5.5V 表面贴装(尺寸见下表)2 最大输入串行时钟: 2.0V 时500KHz5.0V 时2MHz3 工作电流:2.0V 时至少300nA5.0V 时至少1 A4 与TTL兼容5 串行I/O口传送6 两种数据传送方式: 单字节传送多字节传送字符组方式7 所有寄存器都以BCD 码格式存储Unit:umPad NO. X Y Pad NO. X Y1 -1060.5 1000 5 1050.6 54.152 -1060.5 683.13 6 
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:75776
    • 提供者:weixin_38719719
  1. Nixie_tube_clock-源码

  2. 冷阴极显示时钟 成分: IN12显示 萤火虫ESP-32 NTE74141 BCD到十进制解码器 74HC4094N 8位移位寄存器
  3. 所属分类:其它

    • 发布日期:2021-02-22
    • 文件大小:2097152
    • 提供者:weixin_42103128
  1. bcd_clock_wc-源码

  2. BCD Clock Web组件样本 简单的BCD时钟网络组件。 安装 npm install npm run build 用法 [removed] ... 造型 该组件将使用color和background-color作为灯光和背景的颜色。
  3. 所属分类:其它

    • 发布日期:2021-02-14
    • 文件大小:164864
    • 提供者:weixin_42181888
« 12 3 4 5 6 »