点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - CPLD、VHDL
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
编程软件和测试文件XILINX公司XC95系列CPLD文件说明
XILINX公司XC95系列CPLD文件说明 1、 TEST目录中JED文件清单: 9572_84 .JED:对应XC9572PC84-15芯片 9572_44. JED:对应XC9572PC44-15芯片 9536_44 .JED:对应XC9536PC44-15芯片 95108_84 JED:对应XC95108PC84-15芯片 2、 TEST目录中SCH文件清单 XC95_84.SCH:对应PC84封装的XC95系列CPLD XC95_44.SCH:对应PC44封装的XC95系列CPLD
所属分类:
嵌入式
发布日期:2009-06-20
文件大小:11mb
提供者:
wcyatchina
基于cpld—vhdl的电子钟
这是一款基于cpld的vhdl电子钟,可使用于多种型号的cpld、FPGA开发板,也可任意修改实现其他功能。
所属分类:
硬件开发
发布日期:2009-09-03
文件大小:337kb
提供者:
yangjia880313
硬件工程师手册——全
本资源从硬件开发过程,开发规范,开发流程,EMC设计规范(如CAD辅助设计、FPGA、EPLD、VHDL语言、常用接口设计及总线设计),单板的硬件设计指南,逻辑电平设计与转换,母板设计指南,单板软件开发,单板硬件整体,DSP技术,常用通信协议及标准,物料选型及申购等都有详细说明。讲解全面,值得推荐!
所属分类:
硬件开发
发布日期:2010-07-13
文件大小:1mb
提供者:
yujianfenxiao
EDA技术与应用(VHDL、CPLD、数字系统)
用用EDA技术作为开发手段,实现一个数字系统的设计。系统采用了顶层图形设计思想,签于硬件描述语言VHDL,以可编程器件为核心 具有体积小 、可靠性高、灵活性强等特点。将EDA技术与传统电子设计方法进行比较,总结出EDA技术的优势
所属分类:
专业指导
发布日期:2010-10-23
文件大小:270kb
提供者:
feixiangdemeng3
FPGA_CPLD及其硬件描述语言VHDL
本文介绍了CPLD的发展、类型及应用前最前沿的逻辑器件现场可编程门阵列(FPGA)、复杂的可编程逻辑器件;同时给出了其硬件描述语言(VHDL)的特点、应用及编程方法。
所属分类:
硬件开发
发布日期:2010-11-05
文件大小:279kb
提供者:
shenxielangzi
浙江大学VHDL电子教程.PPT
VHDL初学者不错的资料,其中详细介绍了VHDL语言 第一讲、VHDL简介及其结构 第二讲、VHDL中的对象、操作符、数据类型 第三讲、VHDL中的控制语句及模块 第四讲、状态机的设计
所属分类:
嵌入式
发布日期:2011-04-08
文件大小:625kb
提供者:
yy1121
基于CPLD的VHDL语言数字钟(含秒表)设计
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
所属分类:
专业指导
发布日期:2011-07-02
文件大小:180kb
提供者:
lknlhjl
VHDL符号集
VHDL符号集,CPLD、FPGA的VHDL语言VHDL符号集。
所属分类:
硬件开发
发布日期:2011-11-19
文件大小:82kb
提供者:
miaoxiaohu1989
从零开始学习CPLD编程技术
所属分类:
讲义
发布日期:2016-08-21
文件大小:32mb
提供者:
liyongan_1985
基于时钟分频的PWM发生器Verilog/VHDL程序
基于时钟分频的PWM发生器: 产生一个输出频率为50Hz、占空比为50%的PWM信号去驱动蜂鸣器的发声。 文件中包括Verilog和VHDL的两种语言的Quartus II程序,请您参考。
所属分类:
硬件开发
发布日期:2018-08-01
文件大小:125kb
提供者:
u013344371
基于CPLD的智能拨号报警系统
提出了一种以CPLD芯片作为控制核心的智能报警系统。系统主要通过检测电路、DTMF拨号电路、VHDL语言编写的逻辑硬件电路实现报警。利用EDA技术进行系统设计,外围器件少,结构简单,升级和维护方便。通过逻辑仿真,验证了系统设计的可行性和稳定性,具有实用价值。
所属分类:
其它
发布日期:2020-08-31
文件大小:344kb
提供者:
weixin_38500948
CPLD的串口通信设计
本文选用CPLD是ALTERA公司的EPM240T100,结合MAX232接口芯片进行串口通信设计,框图如下图1所示。图1CPLD串口通信模块硬件设计二、VHDL程序模块设计及描述使用VHDL对CPL
所属分类:
其它
发布日期:2020-10-22
文件大小:171kb
提供者:
weixin_38552871
基于CPLD的智能拨号报警系统
提出了一种以CPLD芯片作为控制核心的智能报警系统。系统主要通过检测电路、DTMF拨号电路、VHDL语言编写的逻辑硬件电路实现报警。利用EDA技术进行系统设计,外围器件少,结构简单,升级和维护方便。通过逻辑仿真,验证了系统设计的可行性和稳定性,具有实用价值。
所属分类:
其它
发布日期:2020-10-18
文件大小:343kb
提供者:
weixin_38539053
用CPLD芯片实现快速Reed-Solomon编码器设计
在分析有限域运算的基础上,设计了能纠正1个符号内4位错误的RS编码器,并给出了VHDL电路模型。利用XILINX公司的ISE5.2集成设计环境完成了该RS编码器的原理图输入、VHDL源代码输入、功能仿真、布局与布线和时序仿真,并用XC9572PC84可编程逻辑芯片实现了该电路设计。
所属分类:
其它
发布日期:2020-10-26
文件大小:25kb
提供者:
weixin_38682254
EDA/PLD中的CPLD的串口电路设计
一、硬件电路设计 本文选用CPLD 是ALTERA 公司的EPM240T100,结合MAX232 接口芯片进行串口通信设计,框图如下图1 所示。 图1 CPLD串口通信模块硬件设计 二、VHDL程序模块设计及描述 使用VHDL 对CPLD 进行编程,设计3 个模块,波特率发生模块,接收器,发送器。 1. 波特率发生模块 波特率发生器实际是一个分频器,如前所述,本文设计的波特率为19.2kb/ 秒,设计使用的时钟频率为10MHz,所以计数器进行计数时计数到260
所属分类:
其它
发布日期:2020-11-03
文件大小:156kb
提供者:
weixin_38752830
EDA/PLD中的基于CPLD的频谱电平显示电路设计与实现
摘要:本文基于VHDL硬件描述语言,利用CPLD器件EPM570T100C5和LED点阵屏实现了对音频信号的频谱显示,给出了设计过程、VHDL语言源程序和实验结果,拓展了CPLD在显示领域的应用。 1.引言 LED点阵显示屏具有醒目、动态效应好、省电节能、亮度较高、用途广等优点,是现代 化城市的主要标志之一。笔者利用VHDL硬件描述语言设计了以CPLD器件为核心的控制电路, 在LED点阵屏上实现了音频信号的频谱型电平动态显示, 而且具有显示模式多样化、易编程 修改,颜色可变、动态效果
所属分类:
其它
发布日期:2020-11-08
文件大小:183kb
提供者:
weixin_38655990
EDA/PLD中的Verilog HDL语言在FPGA/CPLD开发中的应用
1 引言 近30年来,由于微电子学和计算机科学的迅速发展,给EDA(电子设计自动化)行业带来了巨大的变化。特别是进入20世纪90年代后,电子系统已经从电路板级系统集成发展成为包括ASIC、FPGA和嵌入系统的多种模式。可以说EDA产业已经成为电子信息类产品的支柱产业。EDA之所以能蓬勃发展的关键因素之一就是采用了硬件描述语言(HDL)描述电路系统。就FPGA和CPLD开发而言,比较流行的HDL主要有Verilog HDL、VHDL、ABEL-HDL和 AHDL 等,其中VHDL和Verilo
所属分类:
其它
发布日期:2020-11-25
文件大小:141kb
提供者:
weixin_38638163
EDA/PLD中的基于CPLD的PSK系统设计
摘要:本论文主要讨论和仿真了基于CPLD的PSK系统单元设计,在阐述调制解调系统的基本原理与设计方法的同时,又详细地介绍了系统的总体电路框图及各个模块的具体软硬件实现。作者以VHDL作为设计的硬件描述语言,在Altera公司的Maxplus2开发平台上进行了程序设计及波形仿真。“自顶向下”是本设计的主要特色,所有程序都通过了以EPM7128SLC84-7作为主芯片的CPLD实验开发板的硬件调试。 关键词:调制解调、CPLD、VHDL 1 引言 现代通信系统要求通信距离远、
所属分类:
其它
发布日期:2020-12-08
文件大小:75kb
提供者:
weixin_38722607
基于CPLD的PSK系统设计
摘要:本论文主要讨论和仿真了基于CPLD的PSK系统单元设计,在阐述调制解调系统的基本原理与设计方法的同时,又详细地介绍了系统的总体电路框图及各个模块的具体软硬件实现。作者以VHDL作为设计的硬件描述语言,在Altera公司的Maxplus2开发平台上进行了程序设计及波形仿真。“自顶向下”是本设计的主要特色,所有程序都通过了以EPM7128SLC84-7作为主芯片的CPLD实验开发板的硬件调试。 关键词:调制解调、CPLD、VHDL 1 引言 现代通信系统要求通信距离远、
所属分类:
其它
发布日期:2021-01-19
文件大小:74kb
提供者:
weixin_38653085
Verilog HDL语言在FPGA/CPLD开发中的应用
1 引言 近30年来,由于微电子学和计算机科学的迅速发展,给EDA(电子设计自动化)行业带来了巨大的变化。特别是进入20世纪90年代后,电子系统已经从电路板级系统集成发展成为包括ASIC、FPGA和嵌入系统的多种模式。可以说EDA产业已经成为电子信息类产品的支柱产业。EDA之所以能蓬勃发展的关键因素之一就是采用了硬件描述语言(HDL)描述电路系统。就FPGA和CPLD开发而言,比较流行的HDL主要有Verilog HDL、VHDL、ABEL-HDL和 AHDL 等,其中VHDL和Verilo
所属分类:
其它
发布日期:2021-01-19
文件大小:162kb
提供者:
weixin_38506713
«
1
2
3
4
5
6
7
8
9
10
...
13
»