点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - CPLD、Verilog.HDL
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
Verilog HDL程序设计与实践--云创工作室编著
有点大,分为两部分(上和下),还有一个超星阅读器 第1章 EDA设计与Verilog HDL语言概述 1.1 EDA设计概述 1.1.1 EDA技术简介 1.1.2 EDA与传统电子系统设计方法 1.1.3 可编程逻辑器件对EDA技术的要求 1.2 Verilog HDL语言简介 1.2.1 硬件描述语言说明 1.2.2 Verilog HDL语言的历史 1.2.3 Verilog HDL语言的能力 1.2.4 Verilog HDL和VHDL语言的比较
所属分类:
嵌入式
发布日期:2009-08-04
文件大小:14mb
提供者:
kygreen
VHDL & Verilog HDL 简明教程
我们了解一下什么是硬件描述语言以及数字系统设计中的一些基本概念。在 设计中,FPGA、CPLD 等可编程器件得到了越来越多的应用,其一是因为这些器件可以在其 中实现许多分立元器件实现的功能,这样就缩小了电路板的面积;其二,这些器件的可编程 使得设计可以随时变更,而不需要重新布线制板。当我们的设计验证通过之后,如果需要大 批量生产时候,我们可以把可编程器件中的设计交给半导体厂商进行流片,这样可以大大降 低生产成本,如果设计的芯片有较好的通用性,我们还可以去出售自己设计的芯片了。EDA (Elec
所属分类:
嵌入式
发布日期:2011-08-10
文件大小:270kb
提供者:
yiweiguo
《从零开始学CPLD和Verilog HDL编程技术》源码
包括有本书第3章、第6章、第8章、第9章的实验源程序,在附赠光盘的实验源程序文件夹内。
所属分类:
硬件开发
发布日期:2011-08-27
文件大小:2mb
提供者:
xktxylyr
基于FPGA/CPLD的占空比为1:n的n分频
摘 要:CPLD和 FPGA 都是可编程逻辑器件 ,利用他们进行数字系统设计具有设计开发周期短、 设计制造成本低、 开发 工具先进、 标准产品无需测试、 质量稳定以及实时在线检验等优点。Verilog HDL 是目前应用最为广泛的硬件描述语言之 一 ,可以用来进行各种层次的逻辑设计 ,也可以进行数字系统的逻辑综合、 仿真验证和时序分析。简要介绍了 CPLD/ FPGA 器件的特点和应用范围 ,并以占空比为 1 ∶5 的 5 分频器的设计为例 ,介绍了在 Max + Plus II开发软件下
所属分类:
专业指导
发布日期:2011-09-01
文件大小:324kb
提供者:
slmzxcvbnm
CPLD和Verilog.HDL编程技术
CPLD和Verilog.HDL编程技术
所属分类:
嵌入式
发布日期:2011-12-30
文件大小:32mb
提供者:
xxpqcshy
从零开始学CPLD和Verilog HDL编程技术
从零开始学CPLD和Verilog HDL编程技术
所属分类:
硬件开发
发布日期:2014-07-19
文件大小:33mb
提供者:
baiyanxiang2008
基于AD7892SQ和CPLD的数据采集系统的设计
本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
所属分类:
其它
发布日期:2020-08-07
文件大小:228kb
提供者:
weixin_38650842
基于Verilog HDL的带左转复杂交通灯设计方案
本设计中采用EDA技术,应用目前广泛应用的Verilog HDL硬件电路描述语言,实现交通灯系统控制器的设计,利用MAX+PLUS 集成开发环境进行综合、仿真,并下载到CPLD可编程逻辑器件中,完成系统的控制作用。
所属分类:
其它
发布日期:2020-08-05
文件大小:86kb
提供者:
weixin_38506182
基于Verilog HDL的SVPWM算法的设计与仿真
空间矢量脉宽调制算法是电压型逆变器控制方面的研究热点,广泛应用于三相电力系统中。基于硬件的FPGA/CPLD芯片能满足该算法对处理速度、实时性、可靠性较高的要求,本文利用Verilog HDL实现空间矢量脉宽调制算法,设计24矢量7段式的实现方法,对转速调节和转矩调节进行仿真,验证了设计的实现结果与预期相符。
所属分类:
其它
发布日期:2020-07-31
文件大小:83kb
提供者:
weixin_38748555
基于AD7892SQ和CPLD的数据采集系统
本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
所属分类:
其它
发布日期:2020-08-13
文件大小:226kb
提供者:
weixin_38612095
基于AD7892SQ和CPLD的数据采集系统的设计[图]
本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
所属分类:
其它
发布日期:2020-08-31
文件大小:228kb
提供者:
weixin_38740827
基于CPLD的PLC背板总线协议接口芯片设计
设计了一组基于CPLD的PLC背板总线协议接口芯片,协议芯片可以区分PLC的背板总线的周期性数据和非周期性数据。详细介绍了通过Verilog HDL语言设计状态机、协议帧控制器、FIFO控制器的过程,25MHz下背板总线工作稳定的试验结果验证了协议芯片设计的可行性。
所属分类:
其它
发布日期:2020-08-30
文件大小:168kb
提供者:
weixin_38625184
基于AD7892SQ和CPLD的数据采集系统
本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
所属分类:
其它
发布日期:2020-10-23
文件大小:227kb
提供者:
weixin_38723559
基于AD7892SQ和CPLD的数据采集系统的设计
本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
所属分类:
其它
发布日期:2020-10-21
文件大小:261kb
提供者:
weixin_38654589
基于AD7892SQ和CPLD的数据采集系统的设计[图]
本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
所属分类:
其它
发布日期:2020-10-21
文件大小:229kb
提供者:
weixin_38721652
EDA/PLD中的基于CPLD的PLC背板总线协议接口芯片设计
摘要:设计了一组基于CPLD的PLC背板总线协议接口芯片,协议芯片可以区分PLC的背板总线的周期性数据和非周期性数据。详细介绍了通过Verilog HDL语言设计状态机、协议帧控制器、FIFO控制器的过程,25MHz下背板总线工作稳定的试验结果验证了协议芯片设计的可行性。 可编程逻辑控制器(PLC)主机是通过背板总线支持扩展模块的连接, 背板总线是PLC 主机同I/O扩展模块之间的高速数据通路,支持主机和扩展模块之间的I/O 数据刷新。背板总线的技术水平决定了PLC 产品的I/O 扩展能力
所属分类:
其它
发布日期:2020-10-21
文件大小:185kb
提供者:
weixin_38702931
EDA/PLD中的Verilog HDL语言在FPGA/CPLD开发中的应用
1 引言 近30年来,由于微电子学和计算机科学的迅速发展,给EDA(电子设计自动化)行业带来了巨大的变化。特别是进入20世纪90年代后,电子系统已经从电路板级系统集成发展成为包括ASIC、FPGA和嵌入系统的多种模式。可以说EDA产业已经成为电子信息类产品的支柱产业。EDA之所以能蓬勃发展的关键因素之一就是采用了硬件描述语言(HDL)描述电路系统。就FPGA和CPLD开发而言,比较流行的HDL主要有Verilog HDL、VHDL、ABEL-HDL和 AHDL 等,其中VHDL和Verilo
所属分类:
其它
发布日期:2020-11-25
文件大小:141kb
提供者:
weixin_38638163
EDA/PLD中的基于AD7892SQ和CPLD的数据采集系统
0 引 言 本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。 1 硬件设计 针对多路信号的采集,本系统采用4/8通道ADG508A模拟多路复用器对检测的信号进行选择,CMOS高速放大器LF156对选中的信号进行放大,AD7892SQ实现信号的A/D转换,CPLD完成控制功能。电路如图1所示。
所属分类:
其它
发布日期:2020-12-04
文件大小:223kb
提供者:
weixin_38681286
单片机与DSP中的基于Verilog HDL的FIR数字滤波器设计与仿真
摘要:本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证 关键词:CPLD/FPGA Verilog HDL FIR 仿真
所属分类:
其它
发布日期:2020-12-08
文件大小:193kb
提供者:
weixin_38752074
Verilog HDL语言在FPGA/CPLD开发中的应用
1 引言 近30年来,由于微电子学和计算机科学的迅速发展,给EDA(电子设计自动化)行业带来了巨大的变化。特别是进入20世纪90年代后,电子系统已经从电路板级系统集成发展成为包括ASIC、FPGA和嵌入系统的多种模式。可以说EDA产业已经成为电子信息类产品的支柱产业。EDA之所以能蓬勃发展的关键因素之一就是采用了硬件描述语言(HDL)描述电路系统。就FPGA和CPLD开发而言,比较流行的HDL主要有Verilog HDL、VHDL、ABEL-HDL和 AHDL 等,其中VHDL和Verilo
所属分类:
其它
发布日期:2021-01-19
文件大小:162kb
提供者:
weixin_38506713
«
1
2
3
»