您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA/CPLD数字电路设计经验分享

  2. FPGA/CPLD数字电路设计经验分享 1 数字电路设计中的几个基本概念: 1.1 建立时间和保持时间: 1.2 FPGA中的竞争和冒险现象 1.3 清除和置位信号 1.4 触发器和所存器: 2 FPGA/CPLD中的一些设计方法 2.1 FPGA设计中的同步设计 2.2 FPGA设计中的延时电路的产生: 2.3 如何提高系统的运行速度 2.5 寄存异步输入信号 2.6 FPGA/CPLD中的时钟设计
  3. 所属分类:硬件开发

    • 发布日期:2009-05-09
    • 文件大小:1mb
    • 提供者:olishuai
  1. 基于单片机+CPLD的多路精确延时控制系统

  2. 基于单片机+CPLD的多路精确延时控制系统: 1 引言 2 设计指标与系统原理:系统时钟,同步计时启动信号,输出信号,系统时序,系统原理框图, 3 硬件电路设计 4 系统软件设计
  3. 所属分类:硬件开发

    • 发布日期:2010-01-28
    • 文件大小:1mb
    • 提供者:luonaerduo890
  1. CPLD及电子CAD实验报告

  2. 本报告系CPLD课程实验报告,实验使用MAXPLUS2和protel来两个软件! 内含3选1,闹铃延时,多声音报时等功能程序!
  3. 所属分类:专业指导

    • 发布日期:2010-04-29
    • 文件大小:4mb
    • 提供者:daixing122
  1. FPGA/CPLD 数字电路设计经验分享

  2. FPGA/CPLD 数字电路设计经验分享 时序 延时 毛刺
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:1021kb
    • 提供者:dianke05101
  1. 基于单片机+CPLD的多路精确延时控制系统设计

  2. 利用单片机和CPLD的功能特性与片上资源,设计了基于CPLD与多个单片机的多路精确延时控制系统。
  3. 所属分类:硬件开发

    • 发布日期:2011-10-01
    • 文件大小:9mb
    • 提供者:damingdianzi
  1. 基于CPLD和单片机的脉冲计数器设计与实现

  2. 介绍了一种CPLD+STC89LE52脉 冲计数器的设计方案并加以实现。该脉冲计数器具有CPLD高速、稳定的特性又具备单片机控制灵活方便, 易于编程实现 交互性等特点, 克服了用纯硬件电路实现可靠性低、延时大以及CPLD+HDL编程实现交互性困难等缺陷,经过实际电路测 试, 该系统性能达到了设计要求。
  3. 所属分类:硬件开发

    • 发布日期:2013-04-05
    • 文件大小:272kb
    • 提供者:lxm920714
  1. 基于单片机+CPLD的多路精确延时控制系统设计.pdf

  2. 基于单片机+CPLD的多路精确延时控制系统设计.pdf
  3. 所属分类:硬件开发

    • 发布日期:2015-06-17
    • 文件大小:9mb
    • 提供者:zkp2010
  1. 基于CPLD的矿井低压选择性漏电保护装置

  2. 利用零序功率方向性原理,用EDA电子设计自动化技术,将延时电路、脉宽检测电路、时序检测电路、数字滤波电路等组合到CPLD可编程逻辑器件芯片中,与外围电路组成集成度高、抗干扰性高、选线准确、可靠性高的低压选择性漏电保护装置。该装置经现场实际运行,取得良好的效果。
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:173kb
    • 提供者:weixin_38601390
  1. 基于单片机+CPLD的多路精确延时控制系统

  2. 本文提出了一种基于CPLD与单片机控制的多路精确延时控制系统的设计方案。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:81kb
    • 提供者:weixin_38674675
  1. 基于单片机+CPLD的多路精确延时控制系统设计

  2. 本文提出了一种基于CPLD与单片机控制的多路精确延时控制系统的设计方案。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:599kb
    • 提供者:weixin_38611508
  1. 基于CPLD 的多路数据采集系统的设计

  2. 随着数字化生活的到来, 数据采集系统在日常生活中的应用越来越显着。模拟信号和数字信号之间的转换已成为计算机控制系统中不可缺少的环节。较传统数据采集系统, 以可编程逻辑器件实现的数据采集系统具有时钟频率高,内部延时小, 速度快, 效率高, 组成形式灵活等特点。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:369kb
    • 提供者:weixin_38624183
  1. 基于CPLD的LED大屏幕视频控制系统

  2. 与传统的FPGA相比,CPLD最大的特点在于其延时可预测性。在互连特性上,CPLD采用连续互连方式,即用固定长度的金属线实现逻辑单元之间的互连,避免了分段式互连结构中的复杂的布局布线和多级实现问题,能够方便地预测设计时序,同时保证了CPLD的高速性能。
  3. 所属分类:其它

    • 发布日期:2020-08-25
    • 文件大小:173kb
    • 提供者:weixin_38639747
  1. 基于CPLD+LVPECL可调窄脉冲发生器的设计与实现

  2. 采用CPLD和具有速度极快的LVPECL门电路来实现脉宽可调的窄脉冲信号。利用CPLD提供的10 MHz激励信号和对延时芯片进行写延时控制字来产生所需脉宽。测试结果表明,该可调窄脉冲发生器能产生500 ps~20 ns范围内的脉宽可调、幅度约为400 mV的脉冲信号。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:413kb
    • 提供者:weixin_38649315
  1. 基于CPLD的相控声发射系统设计与实现

  2. 提出一种新的增强声源指向性的电路设计方法,设计了基于复杂可编程逻辑器件(CPLD)的相控声发射系统。该系统由滤波采样、信号延时、按键显示、D/A转换等电路组成,通过控制声波在空气中波阵面的耦合,实现声波的相控发射。试验表明,该系统能够较明显地增强声源指向性。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:369kb
    • 提供者:weixin_38581992
  1. 基于单片机+CPLD的多路精确延时控制系统设计

  2. 现代控制系统中控制对象可能是复杂、分散的,而且往往是并行、独立工作的,但整体上它们是相互关联的有机组合。因此,控制信号的时序逻辑则要求更加精确。 CPLD" target="_blank">CPLD单片机为控制系统提供了技术支持,由CPLD和单片机组成的多机系统具有逻辑控制方便,时序精确,并行工作,人机接口友好等优点。
  3. 所属分类:其它

  1. 单片机+CPLD的多路精确延时控制系统

  2. 现代控制系统中控制对象可能是复杂、分散的,而且往往是并行、独立工作的,但整体上它们是相互关联的有机组合。因此,控制信号的时序逻辑则要求更加精确。CPLD单片机为控制系统提供了技术支持,由CPLD和单片机组成的多机系统具有逻辑控制方便,时序精确,并行工作,人机接口友好等优点。因此,本文提出了一种基于CPLD与单片机控制的多路精确延时控制系统的设计方案。
  3. 所属分类:其它

  1. 基于CPLD 的多路数据采集系统的设计

  2. 随着数字化生活的到来, 数据采集系统在日常生活中的应用越来越显着。模拟信号和数字信号之间的转换已成为计算机控制系统中不可缺少的环节。较传统数据采集系统, 以可编程逻辑器件实现的数据采集系统具有时钟频率高,内部延时小, 速度快, 效率高, 组成形式灵活等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:400kb
    • 提供者:weixin_38599430
  1. CPLD在DSP多分辨率图像采集系统中的应用

  2. 本文设计了一种基于CPLD的多分辨率图像采集系统,本文作者创新点:提出一种由CPLD控制图像的行、场信号延时,奇偶数据分离存储来得到不同分辨率图像数据的方法,实现了不占用DSP资源的多分辨率图像的实时采集。经过大量仿真和电路板调试,证明该方案灵活有效,能够在工业监测、医疗诊断等图像实时采集领域得到广泛应用。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:88kb
    • 提供者:weixin_38580959
  1. 基于单片机+CPLD的多路精确延时控制系统设计

  2. 现代控制系统中控制对象可能是复杂、分散的,而且往往是并行、独立工作的,但整体上它们是相互关联的有机组合。因此,控制信号的时序逻辑则要求更加精确。 CPLD单片机为控制系统提供了技术支持,由CPLD和单片机组成的多机系统具有逻辑控制方便,时序精确,并行工作,人机接口友好等优点。因此,本文提出了一种基于CPLD与单片机控制的多路精确延时控制系统的设计方案。
  3. 所属分类:其它

  1. 模拟技术中的音频精确延时系统及其实现

  2. 摘要:使用CPLD与音频专用数模/模数集成电路实现音频精确延时系统,详细阐述了设计思路并给出了系统自顶向下的设计过程。关键词:CPLD;音频A/D、D/A;延时 引言     音频的时间延迟传统上使用延迟线或电荷耦合器件实现,这在民用设备中有着广泛的应用。最常见的是卡拉OK机的混响系统,它使用延迟一定时间的信号产生回声的效果。某些专用的BBE器件,如三菱的M58000系列,内部采用了数模和模数转换技术,内置动态RAM存储数据,某些芯片可以通过调整其时钟频率或有专用引脚调整延时量。可调范围
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:87kb
    • 提供者:weixin_38685961
« 12 3 4 »