点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - CPLD;
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于CPLD的LCD 控制器设计
采用Altera公司的MAX II系列CPLD器件来实现LCD控制器
所属分类:
其它
发布日期:2014-05-30
文件大小:1mb
提供者:
jiajiagood3
基于CPLD的三相多波形函数发生器设计
基于CPLD 的三相多波形函数发生器设计 文章作者:尹佳喜 尹 仕 文章出处:国外电子元器件 摘要:介绍了基于可编程逻辑器件CPLD 和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理, 并在此基础上给出了基于CPLD 的各模块设计方法及其VHDL 源程序。 关键词:CPLD;直接数字频率合成;函数发生器;VHDL
所属分类:
专业指导
发布日期:2009-02-07
文件大小:253kb
提供者:
softfox
EDA/PLD中的用CPLD实现DSP与背板VME总线之间的连接
摘要:介绍了采用CPLD实现DSP 芯片TMS320C6713 和背板VME总线之间高速数据传输的系统设计方法。设计中采用VHDL语言对CPLD进行编程。同时由于CPLD的现场可编程特性,增强了整个系统的灵活性。 关键词:CPLD;DSP;HPI;硬件描述语言 1 引言 CPLD是一种用户可以根据自行需要而自己能够设计构造其逻辑功能的数字集成电路系统,实现了硬件设计的软件化。CPLD具有丰富的可编程I/O引脚,具有在系统可编程( In System programmability)、使用方
所属分类:
其它
发布日期:2020-12-01
文件大小:77kb
提供者:
weixin_38622467
EDA/PLD中的基于CPLD的水轮发电机组转速监控系统的设计(EPC1441PC8)
摘 要:给出了采用CPLD的水轮发电机组转速监控系统的设计原理和VHDL的语言描述,该设计具有结构简单、成本低和抗干扰性能强等特点。 关键词:CPLD;配置;转速;VHDL; EPC1441PC8 1 概 述 转速数据是水轮发电机组运行状况的重要标志之一。准确地测量机组的转速并根据转速的变化及时地进行各种必要的控制操作,以保证水轮发电机组正常、安全运行,是该监控装置应完成的功能。 目前,国内水电站使用的大多是永磁发电机加电压继电器式、机械式等旧式转速信号器,存在结构复杂、测量精度低、
所属分类:
其它
发布日期:2020-12-10
文件大小:92kb
提供者:
weixin_38625464
EDA/PLD中的CPLD在远程多路数据采集系统中的应用
摘要:采用VHDL语言和图形输入设计方法,给出了用CPLD在远程多路数据采集系统中实现地址译码、串口扩展、模块测试、模数转换以及高位数据处理等功能的具体方法,同时简要介绍了远程多路数据采集系统的工作原理及软、硬件框架。 关键词:CPLD;单片机;译码;RS-232;VHDL; EPM7256SQC208CPLD(Complex Programmable Logic Device复杂可编程逻辑器件)是在传统的PAL、GAL基础上发展起来的。目前,CPLD已在通讯、DSP及微机系统中有着非常
所属分类:
其它
发布日期:2020-12-10
文件大小:83kb
提供者:
weixin_38613173
EDA/PLD中的基于CPLD的异步串行收发器设计
摘要:介绍了基于CPLD的异步串行收发器的设计方案,着重叙述了用混合输入(包括原理图和VHDL)实现该设计的思想,阐述了在系统可编程(ISP)开发软件的应用方法与设计流程,并给出了VHDL源文件和仿真波形。 关键词:异步串行收发器;混合输入;在系统可编程;CPLD;ispLSI1016传统数字系统的设计主要基于标准逻辑器件并采用“Bottom-Up”(自底向上)的方法构成系统。这种“试凑法”设计无固定套路可寻,主要凭借设计者的经验。所设计的数字系统虽然不乏构思巧妙者,但往往要用很多标准器件
所属分类:
其它
发布日期:2020-12-10
文件大小:90kb
提供者:
weixin_38652870
EDA/PLD中的基于FPGA/CPLD设计与实现UART
摘 要:UART是广泛使用的串行数据通讯电路。本设计包含UART发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现UART。关键词:FPGA/CPLD;UART;VHDL ---UART(即Universal Asynchronous Receiver Transmitter 通用异步收发器)是广泛使用的串行数据传输协议。UART允许在串行链路上进行全双工的通信。---串行外设用到RS232-C异步串行接口,一般采用专用的集成电路即UART实现。如8250、8
所属分类:
其它
发布日期:2020-12-10
文件大小:67kb
提供者:
weixin_38621150
EDA/PLD中的基于CPLD的三相多波形函数发生器设计
摘要:介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理,并在此基础上给出了基于CPLD的各模块设计方法及其VHDL源程序。 关键词:CPLD;直接数字频率合成;函数发生器;VHDL1 引言直接数字频率合成 Direct Digital Synthesis ,DDS是20世纪60年代末出现的第三代频率合成技术。该技术从相位概念出发,以Nyquist时域采样定理为基础,在时域中进行频率合成。DDS频率转换速度快,频率分辨率高,并在频率转换时
所属分类:
其它
发布日期:2020-12-10
文件大小:65kb
提供者:
weixin_38671628
EDA/PLD中的用CPLD实现Gollmann密钥流发生器
摘 要:本文根据Gollmann密钥流发生器的原理和伪随机序列产生的程序,利用VHDL语言和CPLD,设计出Gollmann密钥流发生器。该发生器满足一般的加密要求,可以保护信息传输的安全。关键词:Gollmann ;VHDL ;CPLD;伪随机序列 引言对通信数据进行加密的方法可分为两大类:软加密和硬加密。其中硬加密具有加密强度大、可靠性高等特点。本文根据流密码发生器原理,用CPLD设计出了Gollmann流密码发生器。 原理密码安全的伪随机序列发生器用于流密码时十分理想,这些发生器
所属分类:
其它
发布日期:2020-12-09
文件大小:58kb
提供者:
weixin_38556394
EDA/PLD中的CPLD在合成孔径雷达目标模拟视频板设计中的应用
摘 要:本文介绍了一种合成孔径雷达目标模拟视频板卡的设计实例,它采用Altera公司的EMP7128S及MAX+PLUS-II 开发系统实现。由于采用该器件,简化了电路设计,减小了设备体积,同时也使设备的可靠性和设计的灵活性大大提高。关键词:合成孔径雷达;FPGA/CPLD;PCI接口;乒乓结构 引言合成孔径雷达(Synthetic Aperture Radar,简称SAR)是以合成孔径原理和脉冲压缩技术为理论基础,以高速数字处理和精确运动补偿为前提条件的高分辨率成像雷达。对于合成孔径雷达
所属分类:
其它
发布日期:2020-12-09
文件大小:87kb
提供者:
weixin_38705530
EDA/PLD中的一种基于CPLD的智能宽带去边沿抖动技术
摘 要:随着电子技术的迅速发展,电子设计和电子测量技术不断得到提高,对信号的质量问题引起了更多的注意。本文针对电路设计和测量中经常碰到的信号边沿抖动问题,系统分析了这一常见现象的产生机理和危害。在总结常见解决方法的基础上,结合实际应用给出了一种全新的基于CPLD(复杂可编程逻辑器件)的智能宽带去抖动技术,该解决方案的主要开销是三个触发器、一个定时器和少量控制程序代码。最后在性能上做了对比分析。 关键词:边沿抖动;宽带;CPLD;测量技术;智能 引 言 在电子设计和测量过程
所属分类:
其它
发布日期:2020-12-07
文件大小:163kb
提供者:
weixin_38744207
EDA/PLD中的CPLD与绝对式编码器高速通信在高精度高速伺服单元中的应用
摘要: 本文论述高精高速伺服单元中的CPLD与高精度的绝对式编码器之间如何实现高速通信。 关键词: CPLD;绝对式编码器;通信 引言 目前国内数控机床中的伺服电机一般都是配套增量式编码器,而增量式编码器的精度并不太高且输出的是并行信号,欲提高其精度就必然要增大编码器的设计难度和增多并行信号的输出,这样就不利于伺服单元与编码器的长距离通信。而采用绝对式编码器,除了其精度比增量式编码器高几倍以外,其信号的输入输出都采用高速串行通信,节省了通信线路便于长距离的通信。在编码器的另一端,采用CPL
所属分类:
其它
发布日期:2020-12-07
文件大小:164kb
提供者:
weixin_38687343
EDA/PLD中的基于CPLD宽带移动通信系统数据帧的实现
摘 要:宽带移动通信系统的关键技术之一是自适应调制,与窄带移动通信系统的调制方式完全不同,因而系统数据帧格式也随之改变,针对采用时分双工(TDD)工作方式的时分复分系统(TDMA),利用CPLD(复杂可编程逻辑器件)技术完成数据帧的组帧工作。 关键词:宽带移动通信;自适应调制;CPLD;数据帧格式 1引言 随着Internet技术及移动通信技术的发展,人们对宽带移动通信系统的需求越来越大,而宽带移动通信系统的关键技术之一是自适应调制技术[1,2],即通过研究无线信道的衰落程 度、信道流量
所属分类:
其它
发布日期:2020-12-06
文件大小:142kb
提供者:
weixin_38500117
EDA/PLD中的基于DSP与CPLD的ADS7805多通道数据采集
摘要 设计了利用TMS320LF2407A与EPM3032A控制的ADS7805多通道采集系统的逻辑结构,介绍了系统的工作原理,详细描述了ADS7805、DSP及CPLD之间接口的硬件与软件设计。 关键词 DSP;CPLD;ADS7805 0 引言 用于实时控制的嵌入式系统有多路模拟量输入,要求对多路输入进行连续扫描并进行高速高精度处理,具有16位16路差分输入通道的ADS7805能够满足系统通道数量及精度的要求。通道的快速切换及系统关键控制信号的产生成为制约系统性能的瓶
所属分类:
其它
发布日期:2020-12-06
文件大小:83kb
提供者:
weixin_38734037
EDA/PLD中的基于CPLD的120MHz高速A/D采集卡的设计
摘 要:介绍了一种基于复杂可编程逻辑器件(CPLD)的120MHz高速A/D采集卡的设计方法。给出了这种采集卡的硬件原理电路和主要的软件设计思路。采用该设计方法设计的数据采集卡具有包括负延迟触发等多种触发方式,具有体积小,工作可靠,控制简单等特点。 关键词:高速A/D;CPLD;负延迟触发;EPM7128;AD9054 高速A/D采集技术已在许多领域得到愈来愈广泛的应用,本文将详细论述采用CPLD技术来实现120
所属分类:
其它
发布日期:2020-12-06
文件大小:159kb
提供者:
weixin_38673812
EDA/PLD中的基于DSP和CPLD技术的多路ADC系统的设计与实现(图)
摘 要:介绍了基于DSP和CPLD技术,高精度多通道的ADC系统的设计与实现方案,利用简单的硬件电路和软件编程,采用DSP和CPLD相结合的方法,动态地设置采样通道,控制模数转换器MAX1162的数据采样及传输。关键词:DSP;CPLD;模数转换 引言---随着现代电子技术的应用和发展,数字信号处理的内容日益复杂,而ADC是实现从模拟到数字转换的一个必然过程。针对这种情况,利用数字信号处理器和可编程逻辑器件提出了多路ADC系统的设计方法,实现了对动态多路模拟输入信号的采样传输以及处
所属分类:
其它
发布日期:2020-12-13
文件大小:87kb
提供者:
weixin_38527987
EDA/PLD中的基于FPGA/CPLD设计与实现UART (图)
摘 要:UART是广泛使用的串行数据通讯电路。本设计包含UART发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现UART。关键词:FPGA/CPLD;UART;VHDL ---UART(即Universal Asynchronous Receiver Transmitter 通用异步收发器)是广泛使用的串行数据传输协议。UART允许在串行链路上进行全双工的通信。---串行外设用到RS232-C异步串行接口,一般采用专用的集成电路即UART
所属分类:
其它
发布日期:2020-12-13
文件大小:68kb
提供者:
weixin_38637144
EDA/PLD中的ACEX 1K系列CPLD配置方法探讨(图)
摘 要:介绍ACEX 1K系列器件的配置方法,对几种方法进行了分析对比,并着重论述了应用配置器件配置ACEX 1K系列器件的优点。关键词:CPLD;配置器件;器件配置 1 引言 ACEX 1K系列器件是Altera公司近期推出的新型CPLD产品。该器件基于SRAM,结合查找表(LUT)和嵌入式阵列块(EAB)提供了高密度结构,可提供10 000到100 000可用门,每个嵌入式阵列块增加到16位宽可实现双端口,RAM位增加到49125个。其多电压引脚可以驱动2.
所属分类:
其它
发布日期:2020-12-13
文件大小:88kb
提供者:
weixin_38637580
EDA/PLD中的一种基于CPLD的伪随机序列发生器
摘 要:介绍了一种利用EDA技术,在Altera的MAX 7000S系列芯片上实现的伪随机序列发生器,为产生低成本的电子系统测试信号提供了一种简单易行的方法。 关键词:EDA;VHDL;CPLD;伪随机序列 1 引 言 EDA(Electronic Design Automation,电子设计自动化)是以大规模可编程逻辑器件替代中小规模集成电路作为硬件载体,以EDA软件编程的方式对可编程器件进行电子系统设计的计算机辅助电路设计技术。目前已经广泛应用于电子电路与系统的设计和产品的开发,逐渐取代了传
所属分类:
其它
发布日期:2020-12-08
文件大小:80kb
提供者:
weixin_38535808
EDA/PLD中的种基于CPLD的智能宽带去边沿抖动技术
摘 要:随着电子技术的迅速发展,电子设计和电子测量技术不断得到提高,对信号的质量问题引起了更多的注意。本文针对电路设计和测量中经常碰到的信号边沿抖动问题,系统分析了这一常见现象的产生机理和危害。在总结常见解决方法的基础上,结合实际应用给出了一种全新的基于CPLD(复杂可编程逻辑器件)的智能宽带去抖动技术,该解决方案的主要开销是三个触发器、一个定时器和少量控制程序代码。最后在性能上做了对比分析。 关键词:边沿抖动;宽带;CPLD;测量技术;智能 引 言 在电子设计和
所属分类:
其它
发布日期:2020-12-07
文件大小:163kb
提供者:
weixin_38597990
«
1
2
3
4
5
6
7
8
9
10
...
20
»