您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. CPLD八路抢答器protel图

  2. 用Protel99se画出cpld八路抢答器的原理图并画出pcb版图
  3. 所属分类:专业指导

    • 发布日期:2009-05-23
    • 文件大小:266kb
    • 提供者:wangyi_bin
  1. 完美抢答器制作vhdl

  2. 完美抢答器全部文件 为本人课程设计所做 所含功能 抢答,加减分,倒计时,到时提醒,清分等功能
  3. 所属分类:专业指导

    • 发布日期:2009-06-06
    • 文件大小:324kb
    • 提供者:ztlguodong
  1. 基于VHDL语言的8路抢答器控制系统设计

  2. :EDA技术的应用引起了电子产品系统开发的革命性变革。利用先进的EDA 工具,基于硬件描述语言,借助CPLD(复杂的可 编程逻辑器件).可以进行系统级数字逻辑电路的设计。本文以8路抢答器为例,介绍了在Max+plus II开发软件下,利用VHDL语言设 计数字逻辑电路的过程和方法
  3. 所属分类:嵌入式

    • 发布日期:2009-07-17
    • 文件大小:141kb
    • 提供者:xingxing3477
  1. vhdl cpld 的四人抢答器

  2. 自己做的,很适用,很好理解,很值得下载,很值得收藏和学习。
  3. 所属分类:专业指导

    • 发布日期:2010-04-27
    • 文件大小:451kb
    • 提供者:liuye455726
  1. 《数字系统诊断与综合》

  2. 本书共有5个项目:加法计算器的设计与测试,阐述了逻辑代数的基本知识及组合逻辑电路分析与设计的基本方法;抢答器的设计与制作,介绍了常用中规模集成电路的逻辑功能和使用方法;计数器的设计与测试,介绍了触发器的基本知识、简单时序电路的分析和设计方法、集成计数器的基本知识;数字钟的设计与制作,介绍了CPLD基本知识及如何用CPLD器件设计简单数字电路的基本方法;简易数字电压表的设计与制作,融入了A/D、D/A转换器件的基本知识介绍。
  3. 所属分类:其它

    • 发布日期:2010-08-03
    • 文件大小:9mb
    • 提供者:arsenal198689
  1. 八路抢答器 抢答器抢答器抢答器抢答器抢答器抢答器抢答器抢答器

  2. CPLD八路抢答器protel图 课程设计 实现八路抢答器毕业论文
  3. 所属分类:专业指导

    • 发布日期:2010-11-28
    • 文件大小:28kb
    • 提供者:yuanxinghai
  1. 基于CPLD的智力竞赛抢答器

  2. EDA课程设计,有各个源程序,及相关原理图
  3. 所属分类:嵌入式

    • 发布日期:2012-05-24
    • 文件大小:748kb
    • 提供者:lkfhnie
  1. 智力抢答器

  2. 设计要求 设计制作一个可容纳4组参赛者的数字智力抢答器,每组设置一个抢答按键; 电路具有一第一抢答信号的鉴别和锁存的功能。在主持人将系统复位并发出抢答指令后,若参加者按抢答键,则该组指示灯亮并用组别显示抢答者的组别。此时,电路具有自锁功能,使别组的抢答开关不起作用。 设置计分电路。每组在开始时预置成100分,抢答后主持人计分,答对一次加10分。 设置犯规电路。对提前抢答者和超时抢答级别鸣喇叭示警,并由级别显示电路显示出犯规的组别。 其他要求: (1)晶振为12 MHz (2)采用CPLD 器件
  3. 所属分类:软件测试

    • 发布日期:2012-06-02
    • 文件大小:275kb
    • 提供者:sej520
  1. 基于PLD的电子抢答器

  2. 在各种类似于智力竞赛中都会涉及到抢答题型。在没有电子抢答器的情况下常常会因为主持人的主观判断导致比赛的的不公平。而采取电子抢答器的话即可避免这种情况。我们小组根据所学的知识,以单片机及CPLD数字逻辑器件为设计基础,综合利用Keil软件编程进行单片机编程,Protel软件进行印制电路板设计,设计出智能抢答
  3. 所属分类:C

    • 发布日期:2013-05-07
    • 文件大小:1mb
    • 提供者:jiangsuliuwei
  1. 基于VHDL语言的8路抢答器控制系统设计

  2. EDA技术的应用引起了电子产品系统开发的革命性变革。利用先进的EDA工具,基于硬件描述语言,借助CPLD(复杂的可编程逻辑器件),可以进行系统级数字逻辑电路的设计。本文以8路抢答器为例,介绍了在Max+plus II开发软件下,利用VHDL语言设计数字逻辑电路的过程和方法。
  3. 所属分类:嵌入式

    • 发布日期:2008-12-27
    • 文件大小:28kb
    • 提供者:wjh20064713
  1. 基于EDA技术的无线抢答系统的设计

  2. 介绍了一种无线抢答器系统的设计方案,其电路结构简单,单元电路由VHDL语言设计完成,利用EDA工具软件Max+Plus II 10.0编译仿真验证,并利用复杂可编程逻样器件CPLD实现系统功能,而且与上位微机进行串行通信,实现多种功能,非常适用于多种竟赛场合。实践证明.系统工作稳定可布,具有广阔的应用前景。
  3. 所属分类:嵌入式

    • 发布日期:2009-01-03
    • 文件大小:2mb
    • 提供者:liqiusheng85
  1. 基本时序逻辑设计.zip

  2. 通过VHDL语言在CPLD上实现基本时序逻辑设计,包括:按键去抖、计数器、流水灯、抢答器、移位寄存器
  3. 所属分类:硬件开发

    • 发布日期:2019-07-31
    • 文件大小:999kb
    • 提供者:yanpr919
  1. 基于CPLD的抢答器设计.pdf

  2. 基于CPLD的抢答器设计,答题完成报警电路,基于CPLD经过程序设计、调试、仿真、下载和软硬件联合调试等工作,实现了抢答功能。
  3. 所属分类:其它

  1. 基于 CPLD 的智力竞赛抢答器.pdf

  2. 基于 CPLD 的智力竞赛抢答器,内含源程序、顶层原理图,可以借助此文档实现基于CPLD的智力竞赛抢答器。
  3. 所属分类:嵌入式

    • 发布日期:2021-03-14
    • 文件大小:1mb
    • 提供者:kevin1499
  1. 基于EDA技术的无线抢答系统的设计

  2. 随着电子技术的发展,应用系统向小型化,快速化,大容量,重量轻的方向发展,电子设计自动化(Electronics Dcsign Automation)技术应运而生,他是电子产品及系统开发领域中一场革命性变革,也是高科技化发展的必然产物。主要应用于数字电路的设计,目前他在中国的应用多数是用在FPGA/CPLD/EPLD的设计中。系统为电子产品的开发,电子系统的设计,电子系统工程提供了高度集成的软件环境,具有完整而自动的实现流程,直观的没计环境,庞大的模拟库,简单而优良的仿真功能等优势。  1 引言 
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:225kb
    • 提供者:weixin_38551059