点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - CPU和FPGA
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的简单的CPU设计
基于FPGA设计的一个简单的CPU,有代码和框图。
所属分类:
硬件开发
发布日期:2009-06-02
文件大小:822kb
提供者:
charlielv
基于FPGA动态局部重配置技术的热电厂集中监控系统
项目创新点论述 ①分散处理、统一管理的控制理念。在现代的工业自控当中对大型工业流程的分散处理、统一管理成本较高,而且设备的工业级实时监测系统和视频监控系统都需要进行大量的处理,使得成本高,但集中调控性不强,而本系统通过对FPGA的区域配置,将上述功能集于一身;不仅成本低廉,体积较小,并且工业级效率也会优于现在主流产品;而且全方位、立体化的集中控制,更可以在异常出现时,通过应用FPGA动态局部重配置技术,第一时间做出反应,由于工业生产车间有很多工作人员不易于频繁到达的区域,本系统可以提供异常发生
所属分类:
硬件开发
发布日期:2009-12-01
文件大小:685kb
提供者:
holycafe
用 FPGA 如何自己设计 CPU 和制作计算机
为了让更多的人能够迅速掌握用 FPGA 自己设计 CPU 和制作计算机的方法,推动我 国计算机科学向深层次发展,本文特一般性 介绍一下设计需要掌握的基本知识和设计制 作计算机的一般过程。
所属分类:
硬件开发
发布日期:2010-03-24
文件大小:222kb
提供者:
linweig
现代计算机组成原理—全新的方式
将FPGA与CPU设计结合起来,可以更加深刻理解CPU的内部结构
所属分类:
嵌入式
发布日期:2011-08-19
文件大小:4mb
提供者:
chenzhizhengzhi2008
用CPU配置Altera公司的FPGA
目前很多产品都广泛用了FPGA,虽然品种不同,但编程方式几乎都一样:利用专用的EPROM对FPGA进行配置。专用的EPROM价格不便宜,且大不跟上都是一次性OPT方式编程。一旦更改FPGA设计,代价不小。 为了进一步降低产品的成本和升级成本,可以考虑利用板上现有CPU子系统中空闲的ROM空间存放FPGA的配置数据,并由CPU模拟专用EPROM对FPGA进行配置。 本文将以PowerPC860和EP1K30为例,讲解如何利用CPU来配置FPGA。
所属分类:
硬件开发
发布日期:2008-10-27
文件大小:285kb
提供者:
Ivan__gu
用VHDL写的CPU
基于FPGA的CPU,做自己的CPU。非常适合研究CPU和爱好CPU设计的人学习
所属分类:
硬件开发
发布日期:2015-10-29
文件大小:863kb
提供者:
qq_21739445
FPGA快速加载
基于SRAM 的FPGA 由于其可编程、可升级的特性,被广泛应用于现代通信系统中。由于其易失性,每次上电后都需要重新对FPGA 进行加载。随着通信系统复杂度的提高, FPGA 配置文件越来越大,加载时间越来越长,严重影响系统的启动时间。为了提高FPGA 的加载效率,在此提出一种通过CPLD 进行FPGA 串行加载的方案。通过验证,该方法既能能提高FPGA 加载效率,又能节省CPU 和FPGA 的GIPO 管脚,降低系统启动时间,非常适用于现代复杂通信系统
所属分类:
硬件开发
发布日期:2018-05-30
文件大小:9kb
提供者:
dave8906
FPGA设计CPU
CPU的FPGA实现。一般我们都认为FPGA是一张白纸,如果没有配置,它什么也不是。但是你可以把它设计成一个CPU,现在更好的理解应该把FPGA逻辑和DSP处理单元或者ARM处理器分割开来,但是他们都是可以通过FPGA的内部逻辑实现互联的。
所属分类:
硬件开发
发布日期:2018-01-31
文件大小:305kb
提供者:
qq_36266624
深度学习FPGA加速器的进展与趋势_吴艳霞.pdf
随着大数据时代的来临,深度学习技术在从海量数据中提取有价值信息方面发挥着重要作用,已被广泛应用于计算机视觉、语音识别及自然语言处理等领域。本文从深度学习算法的特点和发展趋势出发,分析 FPGA 加速深度学习的优势以及技术挑战;其次,从 SoC FPGA 和标准 FPGA 两个方面介绍了 CPU-FPGA 平台,主要对比分析了两种模型在 CPU 和FPGA 之间数据交互上的区别;接下来,在介绍 FPGA 加速深度学习算法的开发环境基础上,重点从硬件结构、设计思路和优化策略这三个方面详细综述了采用
所属分类:
深度学习
发布日期:2019-08-15
文件大小:1mb
提供者:
happysheep2008
FPGA真的能取代CPU和GPU吗?
最近我们看到一篇文章,说FPGA可能会取代CPU和GPU成为将来机器人研发领域的主要芯片。文章列举了很多表格和实验数据,证明了在很多领域FPGA的性能会极大优于CPU。并且预言FPGA将来可能会取代CPU和GPU现在的地位。但事实真的是这样吗?
所属分类:
其它
发布日期:2020-07-19
文件大小:101kb
提供者:
weixin_38731979
基于FPGA的OpenCL数据中心服务器的障碍
FPGA一直有望超越CPU和GPU实现方案,拥有更高的算法性能以及更低的功耗范围。但直到现在因为编程模式,未能如愿以偿。而这一编程模式又是有效利用FPGA所必须的。
所属分类:
其它
发布日期:2020-07-30
文件大小:124kb
提供者:
weixin_38657139
基于AD7543和FPGA的数/模转换电路设计
在此设计了基于可编程逻辑器件(FPGA)数/模转换电路,利用可编程逻辑器件(FP-GA)直接控制模转换(D/A)芯片AD7543进行数/模(D/A)转换,取代传统的“CPU+专用的数/模转换(D/A)芯片”设计结构,有利于提高系统的抗干扰能力和可靠性。
所属分类:
其它
发布日期:2020-08-11
文件大小:353kb
提供者:
weixin_38713167
FPGA研发之道(2)FPGA和他那些小伙伴们(二)器件互联
系统架构确定,下一步就是FPGA与各组成器件之间互联的问题了。通常来说,CPU和FPGA的互联接口,主要取决两个要素:(1)CPU所支持的接口。(2)交互的业务。
所属分类:
其它
发布日期:2020-08-26
文件大小:66kb
提供者:
weixin_38640242
FPGA研发之道(3) FPGA和他那些小伙伴们(二)
系统架构确定,下一步就是FPGA与各组成器件之间互联的问题了。通常来说,CPU和FPGA的互联接口。
所属分类:
其它
发布日期:2020-08-30
文件大小:64kb
提供者:
weixin_38609571
FPGA发展的下一个阶段——SoC
在系统设计领域,FPGA悄然向下一阶段发展。使用最先进的CMOS技术,FPGA的逻辑密度和速度足以在一个芯片中实现CPU内核及其外设。Altera发布了Nios,这一RISC CPU内核针对FPGA进行了优化,合作伙伴也开发了在FPGA中实现的其他流行CPU内核。Avalon是一种多主机总线体系结构,适用于CPU和芯片系统之间的可编程逻辑规范互联。
所属分类:
其它
发布日期:2020-08-29
文件大小:142kb
提供者:
weixin_38738189
基于FPGA的嵌入式数字化语音录制与回放的设计实现
0引言随着微电子技术的发展,系统集成向高速、高集成度、低功耗发展已经成为必然,同时SoPC技术也应用而生。SoPC将软硬件集成于单个可编程逻辑器件平台,使得系统设计更加简洁灵活。SoPC综合了SoC,PLD和FPGA的优点,集成了硬核和软核CPU、OSP、存储器、外围I/O及可编程逻辑,用户可以利用SoPC平台自行设计高速、高性能的CPU和DSP处理器,使得电子系统设计进入一个崭新的模式。该设计运用SoPC技术实现嵌入式数字化语音录制与回放。其中,介绍了在FPGA上构建WM8731的I2C总线,
所属分类:
其它
发布日期:2020-10-23
文件大小:445kb
提供者:
weixin_38701312
基于ARM和FPGA架构的三维图形加速系统
本文设计了基于ARM和FPGA的嵌入式图形系统,使用FPGA在硬件上实现三维图形处理,缓解嵌入式CPU在处理三维图形时因计算量过大而导致系统效率降低的问题。图像显示符合人眼对图像连续性的要求。
所属分类:
其它
发布日期:2020-10-21
文件大小:411kb
提供者:
weixin_38567956
单片机和FPGA的远程温度监控系统
本设计是基于单片机和NiosⅡ软核的温度监控系统,其系统框图如图1所示。本系统采用Dallas单线数字温度传感器DS18B20采集温度数据,打破了传统的热电阻、热电偶再通过A/D转换采集温度的思路。用Atmel公司的FLASH单片机AT89S51对数字信号进行处理和控制,通过RS 232串口传到以NiosⅡ构成的嵌入式处理机中对温度进行监视与报警。Nios II的嵌入式Web服务器使用户可以通过IE浏览器浏览存储在FLASH芯片中的网页,由于CPU本身是以软核的方式实现,其功能可根据需要进行定制
所属分类:
其它
发布日期:2020-10-26
文件大小:163kb
提供者:
weixin_38599412
基于AD7543和FPGA的数/模转换电路设计
设计了基于可编程逻辑器件(FPGA)数/模转换电路,利用可编程逻辑器件(FP-GA)直接控制模转换(D/A)芯片AD7543进行数/模(D/A)转换,取代传统的“CPU+专用的数/模转换(D/A)芯片”设计结构,有利于提高系统的抗干扰能力和可靠性。
所属分类:
其它
发布日期:2020-10-24
文件大小:346kb
提供者:
weixin_38715008
cfm:适用于Lattice ICE40 FPGA的16位CPU和自托管Forth系统,用Haskell编写-源码
cfm:适用于Lattice ICE40 FPGA的16位CPU和自托管Forth系统,用Haskell编写
所属分类:
其它
发布日期:2021-02-04
文件大小:281kb
提供者:
weixin_42107165
«
1
2
3
4
5
6
7
8
9
10
...
22
»